亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

相位信號

  • 基于計算全息的菲涅爾雙隨機相位加密技術

    基于傅里葉計算全息技術,結合菲涅爾雙隨機相位加密系統(tǒng),提出了一種數(shù)字圖像加密方法。該方法以傅里葉計算全息圖記錄菲涅爾衍射雙隨機相位加密圖像,傅里葉計算全息加密圖像隱藏了原圖像大小尺度信息,而且再現(xiàn)多個圖像,必須針對加密圖像共軛方可解密,提高了圖像加密的安全性,并且解決了普通方法加密圖像難存儲的問題,作為原始明文的擁有者,兩個隨機相位板,應用波長,兩次菲涅爾衍射的距離都可作為解密密鑰。

    標簽: 計算 全息 菲涅爾 相位

    上傳時間: 2013-10-23

    上傳用戶:YYRR

  • 時鐘抖動和相位噪聲對采樣系統(tǒng)的影響

    如果明智地選擇時鐘,一份簡單的抖動規(guī)范幾乎是不夠的。而重要的是,你要知道時鐘噪聲的帶寬和頻譜形狀,才能在采樣過程中適當?shù)貙⑺鼈兛紤]進去。很多系統(tǒng)設計師對數(shù)據(jù)轉換器時鐘的相位噪聲和抖動要求規(guī)定得不夠高,幾皮秒的時鐘抖動很快就轉換成信號路徑上的數(shù)分貝損耗。

    標簽: 時鐘抖動 相位噪聲 采樣系統(tǒng)

    上傳時間: 2014-12-23

    上傳用戶:dreamboy36

  • 基于周期平穩(wěn)的盲信噪比估計方法

    基于對信號的周期平穩(wěn)統(tǒng)計量的分析,提出了一種高斯白噪聲信道下的盲信噪比估計方法。對信號的調制方式沒有要求,也不需要發(fā)送端發(fā)送己知數(shù)據(jù)。

    標簽: 周期 信噪比

    上傳時間: 2013-11-07

    上傳用戶:hakim

  • 過采樣法提高A_D分辨率和信噪比

    介紹一種簡便的方法, 只用軟件就可以將轉換器位數(shù)提高, 并且還能同時提高采樣系統(tǒng)的信噪比。通過實際驗證, 證明該方法是成功的。

    標簽: A_D 過采樣 分辨率 信噪比

    上傳時間: 2013-11-11

    上傳用戶:zhenyushaw

  • AN-741鮮為人知的相位噪聲特性

      關于相位噪聲專題的信息有很多,包括相位噪聲特性1、相位噪聲測量方法2以及它對系統(tǒng)性能的影響3。眾所周知,振蕩器和時鐘的相位噪聲已成為導致現(xiàn)代無線電系統(tǒng)性能降低的因素之一。然而,大多數(shù)傳統(tǒng)相位噪聲分析僅將重點放在單載波無線電系統(tǒng)中正弦波信號的降低,而相位噪聲對多載波接收機、寬帶系統(tǒng)或數(shù)字無線電的影響則很少涉及。本應用筆記將討論一些與數(shù)據(jù)采樣系統(tǒng)相位噪聲有關的鮮為人知的問題,主要是多載波無線電、寬帶信號和欠采樣無線電架構等

    標簽: 741 AN 相位噪聲

    上傳時間: 2013-10-30

    上傳用戶:asdkin

  • 時鐘分相技術應用

    摘要: 介紹了時鐘分相技術并討論了時鐘分相技術在高速數(shù)字電路設計中的作用。 關鍵詞: 時鐘分相技術; 應用 中圖分類號: TN 79  文獻標識碼:A   文章編號: 025820934 (2000) 0620437203 時鐘是高速數(shù)字電路設計的關鍵技術之一, 系統(tǒng)時鐘的性能好壞, 直接影響了整個電路的 性能。尤其現(xiàn)代電子系統(tǒng)對性能的越來越高的要求, 迫使我們集中更多的注意力在更高頻率、 更高精度的時鐘設計上面。但隨著系統(tǒng)時鐘頻率的升高。我們的系統(tǒng)設計將面臨一系列的問 題。 1) 時鐘的快速電平切換將給電路帶來的串擾(Crosstalk) 和其他的噪聲。 2) 高速的時鐘對電路板的設計提出了更高的要求: 我們應引入傳輸線(T ransm ission L ine) 模型, 并在信號的匹配上有更多的考慮。 3) 在系統(tǒng)時鐘高于100MHz 的情況下, 應使用高速芯片來達到所需的速度, 如ECL 芯 片, 但這種芯片一般功耗很大, 再加上匹配電阻增加的功耗, 使整個系統(tǒng)所需要的電流增大, 發(fā) 熱量增多, 對系統(tǒng)的穩(wěn)定性和集成度有不利的影響。 4) 高頻時鐘相應的電磁輻射(EM I) 比較嚴重。 所以在高速數(shù)字系統(tǒng)設計中對高頻時鐘信號的處理應格外慎重, 盡量減少電路中高頻信 號的成分, 這里介紹一種很好的解決方法, 即利用時鐘分相技術, 以低頻的時鐘實現(xiàn)高頻的處 理。 1 時鐘分相技術 我們知道, 時鐘信號的一個周期按相位來分, 可以分為360°。所謂時鐘分相技術, 就是把 時鐘周期的多個相位都加以利用, 以達到更高的時間分辨。在通常的設計中, 我們只用到時鐘 的上升沿(0 相位) , 如果把時鐘的下降沿(180°相位) 也加以利用, 系統(tǒng)的時間分辨能力就可以 提高一倍(如圖1a 所示)。同理, 將時鐘分為4 個相位(0°、90°、180°和270°) , 系統(tǒng)的時間分辨就 可以提高為原來的4 倍(如圖1b 所示)。 以前也有人嘗試過用專門的延遲線或邏輯門延時來達到時鐘分相的目的。用這種方法產生的相位差不夠準確, 而且引起的時間偏移(Skew ) 和抖動 (J itters) 比較大, 無法實現(xiàn)高精度的時間分辨。 近年來半導體技術的發(fā)展, 使高質量的分相功能在一 片芯片內實現(xiàn)成為可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能優(yōu)異的時鐘 芯片。這些芯片的出現(xiàn), 大大促進了時鐘分相技術在實際電 路中的應用。我們在這方面作了一些嘗試性的工作: 要獲得 良好的時間性能, 必須確保分相時鐘的Skew 和J itters 都 比較小。因此在我們的設計中, 通常用一個低頻、高精度的 晶體作為時鐘源, 將這個低頻時鐘通過一個鎖相環(huán)(PLL ) , 獲得一個較高頻率的、比較純凈的時鐘, 對這個時鐘進行分相, 就可獲得高穩(wěn)定、低抖動的分 相時鐘。 這部分電路在實際運用中獲得了很好的效果。下面以應用的實例加以說明。2 應用實例 2. 1 應用在接入網中 在通訊系統(tǒng)中, 由于要減少傳輸 上的硬件開銷, 一般以串行模式傳輸 圖3 時鐘分為4 個相位 數(shù)據(jù), 與其同步的時鐘信號并不傳輸。 但本地接收到數(shù)據(jù)時, 為了準確地獲取 數(shù)據(jù), 必須得到數(shù)據(jù)時鐘, 即要獲取與數(shù) 據(jù)同步的時鐘信號。在接入網中, 數(shù)據(jù)傳 輸?shù)慕Y構如圖2 所示。 數(shù)據(jù)以68MBös 的速率傳輸, 即每 個bit 占有14. 7ns 的寬度, 在每個數(shù)據(jù) 幀的開頭有一個用于同步檢測的頭部信息。我們要找到與它同步性好的時鐘信號, 一般時間 分辨應該達到1ö4 的時鐘周期。即14. 7ö 4≈ 3. 7ns, 這就是說, 系統(tǒng)時鐘頻率應在300MHz 以 上, 在這種頻率下, 我們必須使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型門延遲為340p s) , 如前所述, 這樣對整個系統(tǒng)設計帶來很多的困擾。 我們在這里使用鎖相環(huán)和時鐘分相技術, 將一個16MHz 晶振作為時鐘源, 經過鎖相環(huán) 89429 升頻得到68MHz 的時鐘, 再經過分相芯片AMCCS4405 分成4 個相位, 如圖3 所示。 我們只要從4 個相位的68MHz 時鐘中選擇出與數(shù)據(jù)同步性最好的一個。選擇的依據(jù)是: 在每個數(shù)據(jù)幀的頭部(HEAD) 都有一個8bit 的KWD (KeyWord) (如圖1 所示) , 我們分別用 這4 個相位的時鐘去鎖存數(shù)據(jù), 如果經某個時鐘鎖存后的數(shù)據(jù)在這個指定位置最先檢測出這 個KWD, 就認為下一相位的時鐘與數(shù)據(jù)的同步性最好(相關)。 根據(jù)這個判別原理, 我們設計了圖4 所示的時鐘分相選擇電路。 在板上通過鎖相環(huán)89429 和分相芯片S4405 獲得我們所要的68MHz 4 相時鐘: 用這4 個 時鐘分別將輸入數(shù)據(jù)進行移位, 將移位的數(shù)據(jù)與KWD 作比較, 若至少有7bit 符合, 則認為檢 出了KWD。將4 路相關器的結果經過優(yōu)先判選控制邏輯, 即可輸出同步性最好的時鐘。這里, 我們運用AMCC 公司生產的 S4405 芯片, 對68MHz 的時鐘進行了4 分 相, 成功地實現(xiàn)了同步時鐘的獲取, 這部分 電路目前已實際地應用在某通訊系統(tǒng)的接 入網中。 2. 2 高速數(shù)據(jù)采集系統(tǒng)中的應用 高速、高精度的模擬- 數(shù)字變換 (ADC) 一直是高速數(shù)據(jù)采集系統(tǒng)的關鍵部 分。高速的ADC 價格昂貴, 而且系統(tǒng)設計 難度很高。以前就有人考慮使用多個低速 圖5 分相技術應用于采集系統(tǒng) ADC 和時鐘分相, 用以替代高速的ADC, 但由 于時鐘分相電路產生的相位不準確, 時鐘的 J itters 和Skew 比較大(如前述) , 容易產生較 大的孔徑晃動(Aperture J itters) , 無法達到很 好的時間分辨。 現(xiàn)在使用時鐘分相芯片, 我們可以把分相 技術應用在高速數(shù)據(jù)采集系統(tǒng)中: 以4 分相后 圖6 分相技術提高系統(tǒng)的數(shù)據(jù)采集率 的80MHz 采樣時鐘分別作為ADC 的 轉換時鐘, 對模擬信號進行采樣, 如圖5 所示。 在每一采集通道中, 輸入信號經過 緩沖、調理, 送入ADC 進行模數(shù)轉換, 采集到的數(shù)據(jù)寫入存儲器(M EM )。各個 采集通道采集的是同一信號, 不過采樣 點依次相差90°相位。通過存儲器中的數(shù) 據(jù)重組, 可以使系統(tǒng)時鐘為80MHz 的采 集系統(tǒng)達到320MHz 數(shù)據(jù)采集率(如圖6 所示)。 3 總結 靈活地運用時鐘分相技術, 可以有效地用低頻時鐘實現(xiàn)相當于高頻時鐘的時間性能, 并 避免了高速數(shù)字電路設計中一些問題, 降低了系統(tǒng)設計的難度。

    標簽: 時鐘 分相 技術應用

    上傳時間: 2013-12-17

    上傳用戶:xg262122

  • 基于相位偏移的主動移頻式孤島檢測方法

    針對傳統(tǒng)過壓/欠壓、過頻/欠頻、相位突變、主動頻率偏移孤島檢測方法的不足,提出了一種改進方法。將相位偏移量作為輔助量加入主動移頻孤島檢測方法中,使檢測容性負載的孤島現(xiàn)象具有與感性負載同樣的快速性,并能有效降低主動頻率偏移法對電網電能的影響。該方法實現(xiàn)簡單,檢測快速,仿真結果驗證了其快速性和有效性。

    標簽: 相位 偏移 孤島檢測 移頻

    上傳時間: 2013-11-09

    上傳用戶:edisonfather

  • 雙相位鎖相放大電路設計

    采用CD4046和AD630設計了一個雙相位鎖相放大器,并進行了實驗驗證,實驗驗證結果表明,該放大器可以測量1 mA以下的交流電流,靈敏度為20 mV/mA,精度0.05%,是一種高精度、實用型鎖相放大電路。

    標簽: 雙相 鎖相放大 電路設計

    上傳時間: 2013-12-08

    上傳用戶:ming52900

  • 美信ESD保護之路

    美信ESD保護之路

    標簽: ESD 美信 保護

    上傳時間: 2013-12-24

    上傳用戶:黃華強

  • 利用AT89S52單片機實現(xiàn)GSM短信的防火報警系統(tǒng)設計

    利用AT89S52單片機實現(xiàn)GSM短信的防火報警系統(tǒng)設計

    標簽: 89S S52 GSM AT

    上傳時間: 2013-11-04

    上傳用戶:liangliang123

主站蜘蛛池模板: 和顺县| 佳木斯市| 姚安县| 宿松县| 师宗县| 凤山市| 天水市| 碌曲县| 吉木乃县| 五家渠市| 祥云县| 河东区| 钟祥市| 白城市| 临邑县| 宽城| 通榆县| 抚顺县| 中江县| 德江县| 特克斯县| 栾城县| 平谷区| 淳安县| 邢台县| 比如县| 永德县| 闽侯县| 从江县| 黄龙县| 瑞金市| 龙泉市| 盐山县| 巴楚县| 安宁市| 宿州市| 盐边县| 开平市| 闻喜县| 溧阳市| 永川市|