基于FPGA設計數字鎖相環,提出了一種由微分超前/滯后型檢相器構成數字鎖相環的Verilog-HDL建模方案
標簽: FPGA 數字鎖相環
上傳時間: 2013-08-19
上傳用戶:Huge_Brother
FPGA可促進嵌入式系統設計改善即時應用性能,臺灣人寫的,關于FPGA應用的技術文章
標簽: FPGA 嵌入式 系統 性能
上傳時間: 2013-08-20
上傳用戶:liuwei6419
針對高頻感應加熱電源中用傳統的模擬鎖相環跟蹤頻率所存在的問題,提出一種非常適合于高頻感應加熱的\r\n新型的數字鎖相環。使用FPGA 內底層嵌入功能單元中的數字鎖相環74HCT297 ,并添加少量的數字電路來實現。最后利\r\n用仿真波形驗證該設計的合理性和有效性。整個設計負載范圍寬、鎖相時間短,現已成功應用于100 kHz/ 30 kW 的感應加\r\n熱電源中。
標簽: 高頻感應 加熱電源 模擬鎖相環 頻率
上傳時間: 2013-08-22
上傳用戶:nairui21
關于數字鎖相環的一點東西,可以下來看看\r\n
標簽: 數字鎖相環
上傳時間: 2013-08-26
上傳用戶:7891
Verilog實現的DDS正弦信號發生器和測頻測相模塊,DDS模塊可產生兩路頻率和相位差均可預置調整的值正弦波,頻率范圍為20Hz-5MHz,相位范圍為0°-359°,測量的數據通過引腳傳輸給單片機,單片機進行計算和顯示。
標簽: Verilog DDS 正弦信號發生器 模塊
上傳時間: 2013-08-28
上傳用戶:asdfasdfd
15.2 已經加入了有關貫孔及銲點的Z軸延遲計算功能. 先開啟 Setup - Constraints - Electrical constraint sets 下的 DRC 選項. 點選 Electrical Constraints dialog box 下 Options 頁面 勾選 Z-Axis delay欄.
標簽: Allegro 15.2 SPB
上傳時間: 2013-10-08
上傳用戶:王慶才
genesis9.0算號器提供genesis算號器使用視頻。安裝文件一定要放在小寫英文路徑下,中文不行,有大寫字母的英文也不行。1.算號器的只是算gnd的號,要算get的號,需要參考算號器的步驟。注意選擇破解有效時間。2.7天過期,30天過期,永不過期等。注意要用自己機器識別號去算,在get運行彈出來的序號對話框里,有機器識別號。3.安裝完成,啟動時,填寫進入用戶名和密碼時,一定不能用鼠標。直接用回車鍵,否則失效。密碼框內的密碼不可見,輸完直接回車,即可進入genesis界面。
標簽: genesis 9.0 算號器 視頻
上傳時間: 2014-12-23
上傳用戶:swaylong
意法半導體靜電計單相組合解決方案 圖 意法半導體靜電計單相組合解決方案
標簽: 半導體 靜電計 單相 組合
上傳時間: 2013-10-23
上傳用戶:Aidane
鎖相放大器資料。
標簽: 2012 TI 鎖相放大器 模塊
上傳時間: 2013-11-28
上傳用戶:life840315
鎖相環
標簽: 鎖相環
上傳用戶:李哈哈哈
蟲蟲下載站版權所有 京ICP備2021023401號-1