設(shè)計(jì)一種應(yīng)用于某全地形ATV車(chē)載武器裝置中的中控系統(tǒng),該系統(tǒng)設(shè)計(jì)是以TMS320F2812型DSP為核心,采用模塊化設(shè)計(jì)思想,對(duì)其硬件部分進(jìn)行系統(tǒng)設(shè)計(jì),能夠完成對(duì)武器裝置高低、回轉(zhuǎn)方向的運(yùn)動(dòng)控制,實(shí)現(xiàn)靜止或行進(jìn)狀態(tài)中對(duì)目標(biāo)物的測(cè)距,自動(dòng)瞄準(zhǔn)以及按既定發(fā)射模式發(fā)射彈丸和各項(xiàng)安全性能檢測(cè)等功能。通過(guò)編制相應(yīng)的軟件,對(duì)其進(jìn)行系統(tǒng)調(diào)試,驗(yàn)證了該設(shè)計(jì)運(yùn)行穩(wěn)定。 Abstract: A central control system applied to an ATV vehicle weapons is designed. The system design is based on TMS320F2812 DSP as the core, uses modular design for its hardware parts. The central control system can complete the motion control of the level of weapons and equipment, rotation direction, to achieve a state of static or moving objects on the target ranging, auto-targeting and according to the established target and the projectile and the launch of the security performance testing and other functions. Through the development of appropriate software and to carry out system testing to verify the stability of this design and operation.
標(biāo)簽: ATV-ATT DSP 中控系統(tǒng)
上傳時(shí)間: 2013-11-02
上傳用戶(hù):jshailingzzh
編碼器倍頻、鑒相電路在FPGA中的實(shí)現(xiàn)
標(biāo)簽: FPGA 編碼器 倍頻 中的實(shí)現(xiàn)
上傳時(shí)間: 2013-11-08
上傳用戶(hù):38553903210
賽靈思推出業(yè)界首款自動(dòng)化精細(xì)粒度時(shí)鐘門(mén)控解決方案,該解決方案可將 Virtex®-6 和 Spartan®-6 FPGA 設(shè)計(jì)方案的動(dòng)態(tài)功耗降低高達(dá) 30%。賽靈思智能時(shí)鐘門(mén)控優(yōu)化可自動(dòng)應(yīng)用于整個(gè)設(shè)計(jì),既無(wú)需在設(shè)計(jì)流程中添加更多新的工具或步驟,又不會(huì)改變現(xiàn)有邏輯或時(shí)鐘,從而避免設(shè)計(jì)修改。此外,在大多數(shù)情況下,該解決方案都能保留時(shí)序結(jié)果。
標(biāo)簽: 370 WP 智能時(shí)鐘 動(dòng)態(tài)
上傳時(shí)間: 2013-11-16
上傳用戶(hù):eastimage
文章詳細(xì)介紹了一種以Xilinx 公司生產(chǎn)的CPLD 器件XC9536 為核心來(lái)產(chǎn)生電機(jī)繞組參考電流, 進(jìn)而實(shí)現(xiàn)具有繞組電流補(bǔ)償功能的兩相混合式步進(jìn)電動(dòng)機(jī)10 細(xì)分和50 細(xì)分運(yùn)行方式的方法。實(shí)踐證明, 該方法可以有效地提高兩相混合式步進(jìn)電動(dòng)機(jī)系統(tǒng)的運(yùn)行效果。
標(biāo)簽: CPLD 器件 中的應(yīng)用 步進(jìn)電動(dòng)
上傳時(shí)間: 2013-11-15
上傳用戶(hù):lnnn30
數(shù)字三相鎖相環(huán)中含有大量乘法運(yùn)算和三角函數(shù)運(yùn)算,占用大量的硬件邏輯資源。為此,提出一種數(shù)字三相鎖相環(huán)的優(yōu)化實(shí)現(xiàn)方案,利用乘法模塊復(fù)用和CORDIC算法實(shí)現(xiàn)三角函數(shù)運(yùn)算,并用Verilog HDL硬件描述語(yǔ)言對(duì)優(yōu)化前后的算法進(jìn)行了編碼實(shí)現(xiàn)。仿真和實(shí)驗(yàn)結(jié)果表明,優(yōu)化后的數(shù)字三相鎖相環(huán)大大節(jié)省了FPGA的資源,并能快速、準(zhǔn)確地鎖定相位,具有良好的性能。
標(biāo)簽: FPGA 數(shù)字 三相 優(yōu)化設(shè)計(jì)
上傳時(shí)間: 2013-11-15
上傳用戶(hù):yjj631
介紹了應(yīng)用VHDL技術(shù)設(shè)計(jì)嵌入式全數(shù)字鎖相環(huán)路的方法。詳細(xì)描述了其工作原理和設(shè)計(jì)思想,并用可編程邏輯器件FPGA加以實(shí)面。
標(biāo)簽: FPGA 全數(shù)字 鎖相環(huán)路
上傳時(shí)間: 2014-12-28
上傳用戶(hù):ruixue198909
設(shè)計(jì)了一種由直接數(shù)字頻率合成(DDS)、倍頻鏈構(gòu)成的三次變頻直接頻率合成方案,實(shí)現(xiàn)了低相噪捷變頻高分辨率毫米波雷達(dá)頻率合成器設(shè)計(jì)。利用直接頻率合成器的倍頻輸出取代傳統(tǒng)三次變頻毫米波頻率源的鎖相環(huán)(PLL),同時(shí)提供線(xiàn)性調(diào)頻(LFM)信號(hào),優(yōu)化DDS和變頻方案的頻率配置關(guān)系。利用FPGA電路進(jìn)行高速控制,較好地解決了毫米波頻率合成器各技術(shù)指標(biāo)之間的矛盾。實(shí)測(cè)結(jié)果表明,采用該方案的毫米波頻率合成器在本振跳頻帶寬為160 MHz時(shí),線(xiàn)性調(diào)頻頻率分辨率可達(dá)0.931 Hz,最大頻率轉(zhuǎn)換時(shí)間小于2 ?滋s,最大雜散低于-60 dBc,相位噪聲優(yōu)于-90 dBc/Hz。
上傳時(shí)間: 2014-01-06
上傳用戶(hù):brain kung
出于提高船載測(cè)控通信設(shè)備監(jiān)控系統(tǒng)信息化水平及模擬訓(xùn)練能力,在深入研究船載測(cè)控通信設(shè)備原理及組成的基礎(chǔ)上,利用虛擬儀器技術(shù)與HLA技術(shù),以網(wǎng)絡(luò)為傳輸媒介,開(kāi)發(fā)了船載測(cè)控通信設(shè)備監(jiān)控模訓(xùn)綜合系統(tǒng)。鑒于設(shè)備監(jiān)控系統(tǒng)與模擬訓(xùn)練系統(tǒng)共同的特性,該系統(tǒng)利用SQL Server的ADO功能、Web服務(wù)和XML技術(shù)實(shí)現(xiàn)數(shù)據(jù)的匯總與跨網(wǎng)同步,選用LabWindows/CVI平臺(tái)開(kāi)發(fā)監(jiān)控系統(tǒng)本地監(jiān)控終端及模訓(xùn)系統(tǒng)界面,采用Ajax技術(shù)架構(gòu)與VML語(yǔ)言完成數(shù)據(jù)的Web發(fā)布,最終使系統(tǒng)可靠性、接入便捷性、網(wǎng)絡(luò)數(shù)量流量控制及構(gòu)件重用性均達(dá)到最優(yōu)。
上傳時(shí)間: 2013-11-03
上傳用戶(hù):風(fēng)行天下
ADI鎖相環(huán)
標(biāo)簽: 4159 ADF ADI 鎖相環(huán)
上傳時(shí)間: 2013-10-27
上傳用戶(hù):zaizaibang
通過(guò)力控組態(tài)軟件發(fā)送短信的模塊及方案說(shuō)明
標(biāo)簽: DTP_S 09 力控組態(tài) 軟件
上傳時(shí)間: 2013-12-15
上傳用戶(hù):shizhanincc
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1