光盤內(nèi)容1.1例 程 “例程”文件夾中為各章節(jié)的程序代碼,均在作者的目標(biāo)板上(自行開發(fā))調(diào)試通過,以確保程序正確。n Keil C對(duì)中文文件、目錄以及空格等可能無法編譯連接,所以若要正確調(diào)試,須確保所有文件、目錄為連續(xù)英文名或數(shù)字。n 這些程序應(yīng)用到其他C8051Fxxx系列單片機(jī)時(shí),要確保各個(gè)操作寄存器的名稱、地址與各個(gè)控制位相一致,否則需要修改。很多寄存器位的位置并不相同,所以移植程序時(shí),使用者要參考F040寄存器和移植對(duì)象單片機(jī)的寄存器,以確保正確操作。1.2 原理圖及pcb封裝“原理圖及pcb封裝”文件夾里包含作者制作的C8051F040PCB封裝和原理圖引腳定義文件c8051f040.ddb。其中PCB封裝與Silicon Laboratories公司(原Cygnal公司)提供的TQ100封裝稍有不同(在cygnalpcb文件中): 作者所做引腳長(zhǎng)為2.5 mm,而cygnalpcb文件中的引腳長(zhǎng)為1.3 mm。加長(zhǎng)引腳焊盤是為了方便手工焊芯片。用戶可根據(jù)需要和習(xí)慣選擇封裝。
標(biāo)簽: C8051F040 單片機(jī)開發(fā) C語(yǔ)言編程
上傳時(shí)間: 2013-11-19
上傳用戶:
摘要: 本文介紹了L ED 顯示屏常規(guī)型驅(qū)動(dòng)電路的設(shè)計(jì)方式及其存在的缺陷, 提出了簡(jiǎn)單的L ED 顯示屏恒流驅(qū)動(dòng)方式及電路的實(shí)現(xiàn)。關(guān)鍵詞:L ED 顯示屏 動(dòng)態(tài)掃描 驅(qū)動(dòng)電路中圖分類號(hào): TN 873+ . 93 文獻(xiàn)標(biāo)識(shí)碼:A 文章編號(hào): 1005- 9490(2001) 03- 0252- 051 引 言 L ED 顯示屏是80 年代后期在全球迅速發(fā)展起來的新型信息顯示媒體, 它利用發(fā)光二極管構(gòu)成的點(diǎn)陣模塊或像素單元, 組成大面積顯示屏幕, 以其可靠性高、使用壽命、環(huán)境適應(yīng)能力強(qiáng)、性能價(jià)格比高、使用成本低等特點(diǎn), 在信息顯示領(lǐng)域已經(jīng)得到了非常廣泛的應(yīng)用[ 1 ]。L ED 顯示屏主要包括發(fā)光二極管構(gòu)成的陣列、驅(qū)動(dòng)電路、控制系統(tǒng)及傳輸接口和相應(yīng)的應(yīng)用軟件等, 其中驅(qū)動(dòng)電路設(shè)計(jì)的好壞, 對(duì)L ED 顯示屏的顯示效果、制作成本及系統(tǒng)的運(yùn)行性能起著很重要的作用。所以, 設(shè)計(jì)一種既能滿足控制驅(qū)動(dòng)的要求, 同時(shí)使用器件少、成本低的控制驅(qū)動(dòng)電路是很有必要的。本文就常規(guī)型驅(qū)動(dòng)電路的設(shè)計(jì)作些分析并提出恒流驅(qū)動(dòng)電路的設(shè)計(jì)方式。2 L ED 顯示屏常規(guī)驅(qū)動(dòng)電路的設(shè)計(jì) L ED 顯示屏驅(qū)動(dòng)電路的設(shè)計(jì), 與所用控制系統(tǒng)相配合, 通常分為動(dòng)態(tài)掃描型驅(qū)動(dòng)及靜態(tài)鎖存型驅(qū)動(dòng)二大類。以下就動(dòng)態(tài)掃描型驅(qū)動(dòng)電路的設(shè)計(jì)為例為進(jìn)行分析:動(dòng)態(tài)掃描型驅(qū)動(dòng)方式是指顯示屏上的4 行、8 行、16 行等n 行發(fā)光二極管共用一組列驅(qū)動(dòng)寄存器, 通過行驅(qū)動(dòng)管的分時(shí)工作, 使得每行L ED 的點(diǎn)亮?xí)r間占總時(shí)間的1ön , 只要每行的刷新速率大于50 Hz, 利用人眼的視覺暫留效應(yīng), 人們就可以看到一幅完整的文字或畫面[ 2 ]。常規(guī)型驅(qū)動(dòng)電路的設(shè)計(jì)一般是用串入并出的通用集成電路芯片如74HC595 或MC14094 等作為列數(shù)據(jù)鎖存, 以8050 等小功率N PN 三極管為列驅(qū)動(dòng), 而以達(dá)林頓三極管如T IP127 等作為行掃描管, 其電路如圖1 所示。
標(biāo)簽: LED 顯示屏 恒流驅(qū)動(dòng) 電路設(shè)計(jì)
上傳時(shí)間: 2014-02-19
上傳用戶:lingzhichao
為了減少電力電子裝置對(duì)電網(wǎng)引起的諧波污染,在變頻器接入電網(wǎng)之前加入PFC電路是一種趨勢(shì)。討論了基于TMS320LF2407的全數(shù)字控制的單相PFC電路的工作原理,并由此得到了主電路參數(shù)的選取原則;建立了單相Boost型數(shù)字PFC的小信號(hào)動(dòng)態(tài)模型,并分析了基于該模型的數(shù)字控制設(shè)計(jì)方法,給出了設(shè)計(jì)軟件流程;最后搭建了一臺(tái)樣機(jī),在實(shí)際電路中實(shí)現(xiàn)了數(shù)字控制的單相PFC,并得到了較好的實(shí)驗(yàn)結(jié)果。
上傳時(shí)間: 2014-12-28
上傳用戶:zhangyi99104144
TMS320F28x 系列MCU 被廣泛用于電機(jī)驅(qū)動(dòng)控制,也同樣被用于汽車的各種電機(jī)驅(qū)動(dòng)控制。TPIC7312 內(nèi)部具有3 相N-MOSFET 橋的驅(qū)動(dòng),并內(nèi)部集成了用于電流檢測(cè)的運(yùn)算放大器,過流、過壓、欠壓、短路等保護(hù)功能,另外內(nèi)部集成了升壓電路。微處理器可通過SPI 接口實(shí)現(xiàn)對(duì)TPIC7312 的配置和控制。
上傳時(shí)間: 2013-11-08
上傳用戶:xinyuzhiqiwuwu
編碼器倍頻、鑒相電路在FPGA中的實(shí)現(xiàn)
標(biāo)簽: FPGA 編碼器 倍頻 中的實(shí)現(xiàn)
上傳時(shí)間: 2013-11-08
上傳用戶:38553903210
文章詳細(xì)介紹了一種以Xilinx 公司生產(chǎn)的CPLD 器件XC9536 為核心來產(chǎn)生電機(jī)繞組參考電流, 進(jìn)而實(shí)現(xiàn)具有繞組電流補(bǔ)償功能的兩相混合式步進(jìn)電動(dòng)機(jī)10 細(xì)分和50 細(xì)分運(yùn)行方式的方法。實(shí)踐證明, 該方法可以有效地提高兩相混合式步進(jìn)電動(dòng)機(jī)系統(tǒng)的運(yùn)行效果。
標(biāo)簽: CPLD 器件 中的應(yīng)用 步進(jìn)電動(dòng)
上傳時(shí)間: 2013-11-15
上傳用戶:lnnn30
數(shù)字三相鎖相環(huán)中含有大量乘法運(yùn)算和三角函數(shù)運(yùn)算,占用大量的硬件邏輯資源。為此,提出一種數(shù)字三相鎖相環(huán)的優(yōu)化實(shí)現(xiàn)方案,利用乘法模塊復(fù)用和CORDIC算法實(shí)現(xiàn)三角函數(shù)運(yùn)算,并用Verilog HDL硬件描述語(yǔ)言對(duì)優(yōu)化前后的算法進(jìn)行了編碼實(shí)現(xiàn)。仿真和實(shí)驗(yàn)結(jié)果表明,優(yōu)化后的數(shù)字三相鎖相環(huán)大大節(jié)省了FPGA的資源,并能快速、準(zhǔn)確地鎖定相位,具有良好的性能。
標(biāo)簽: FPGA 數(shù)字 三相 優(yōu)化設(shè)計(jì)
上傳時(shí)間: 2013-11-15
上傳用戶:yjj631
介紹了應(yīng)用VHDL技術(shù)設(shè)計(jì)嵌入式全數(shù)字鎖相環(huán)路的方法。詳細(xì)描述了其工作原理和設(shè)計(jì)思想,并用可編程邏輯器件FPGA加以實(shí)面。
標(biāo)簽: FPGA 全數(shù)字 鎖相環(huán)路
上傳時(shí)間: 2014-12-28
上傳用戶:ruixue198909
設(shè)計(jì)了一種由直接數(shù)字頻率合成(DDS)、倍頻鏈構(gòu)成的三次變頻直接頻率合成方案,實(shí)現(xiàn)了低相噪捷變頻高分辨率毫米波雷達(dá)頻率合成器設(shè)計(jì)。利用直接頻率合成器的倍頻輸出取代傳統(tǒng)三次變頻毫米波頻率源的鎖相環(huán)(PLL),同時(shí)提供線性調(diào)頻(LFM)信號(hào),優(yōu)化DDS和變頻方案的頻率配置關(guān)系。利用FPGA電路進(jìn)行高速控制,較好地解決了毫米波頻率合成器各技術(shù)指標(biāo)之間的矛盾。實(shí)測(cè)結(jié)果表明,采用該方案的毫米波頻率合成器在本振跳頻帶寬為160 MHz時(shí),線性調(diào)頻頻率分辨率可達(dá)0.931 Hz,最大頻率轉(zhuǎn)換時(shí)間小于2 ?滋s,最大雜散低于-60 dBc,相位噪聲優(yōu)于-90 dBc/Hz。
上傳時(shí)間: 2014-01-06
上傳用戶:brain kung
ADI鎖相環(huán)
標(biāo)簽: 4159 ADF ADI 鎖相環(huán)
上傳時(shí)間: 2013-10-27
上傳用戶:zaizaibang
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1