亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

硬件平臺

  • CANOPEN通訊協議設計與實現.

    近年來,基于CAN應用層協議CANopen的現場總線網絡在工業自動化中得到了廣泛的關注和應用,特別是在分布式運動控制系統中具有良好的應用前景。本文主要研究、設計、實現基于DSPTMS320F2812的CANopen通訊協議。論文首先簡單介紹了CANopen協議的應用背景和意義,描述了CANopen的網絡模型,分析CAN總線網絡的結構,構造了相關的主節點和從節點硬件平臺。其次重點分析CANopen協議的模型結構及其設計過程,簡要介紹了CANopen協議的設備模型、對象字典以及CANopen設備的各種狀態的基本含義,在此基礎上描述了CANopen協議的框架結構、軟件實現體系結構、設計實現流程,據此確定協議軟件的設計編程思想。CANopen協議軟件包括初始化過程和協議棧設計,論文對硬件和協議初始化以及協議棧各功能組成模塊的設計過程和執行功能進行了詳細說明,特別是對采用具有內嵌CAN功能外設部件的DSP處理器編程實現CANopen協議的方法進行了詳細的描述,包括DSP的初始化、中斷處理以及接收、發送處理等。最后,對于編程實現的CANopen 協議軟件在硬件平合上進行了實際驗證,按照CANopen協議的規定,測試各種通訊對象的基本功能,結果表明協議軟件實現了CANopen協議的基木要求。

    標簽: canopen 通訊協議

    上傳時間: 2022-07-18

    上傳用戶:fliang

  • 基于WinCE操作系統、SMDK2410硬件開發平臺下的WIO

    基于WinCE操作系統、SMDK2410硬件開發平臺下的WIO

    標簽: WinCE SMDK 2410 WIO

    上傳時間: 2015-12-21

    上傳用戶:lijianyu172

  • 基于WinCE操作系統、SMDK2410硬件開發平臺下的NBOOT

    基于WinCE操作系統、SMDK2410硬件開發平臺下的NBOOT

    標簽: WinCE NBOOT SMDK 2410

    上傳時間: 2015-12-21

    上傳用戶:refent

  • Altera公司的NIOS2SOPC平臺上的USB使用試驗程序。 Quartus2軟件版本5.0 NIOS2IDE軟件版本5.0 硬件平臺根據軟件需求在Quartus2軟件中構建。

    Altera公司的NIOS2SOPC平臺上的USB使用試驗程序。 Quartus2軟件版本5.0 NIOS2IDE軟件版本5.0 硬件平臺根據軟件需求在Quartus2軟件中構建。

    標簽: Quartus2 5.0 NIOS2SOPC NIOS2IDE

    上傳時間: 2013-12-24

    上傳用戶:wxhwjf

  • VisualDSP 4.5平臺上TS201硬件手冊。

    VisualDSP 4.5平臺上TS201硬件手冊。

    標簽: VisualDSP 4.5 201 TS

    上傳時間: 2017-01-14

    上傳用戶:181992417

  • 這是wince600平臺下S3C6410上camera的硬件的驅動的代碼

    這是wince600平臺下S3C6410上camera的硬件的驅動的代碼,代碼寫的很好很強大,很強大。

    標簽: S3C6410 camera wince 600

    上傳時間: 2017-05-26

    上傳用戶:qq21508895

  • 本文介紹了樂曲演奏電路的設計與實現中涉及的CPLD/FPGA可編程邏輯控件,開發環境MAX+PLUSⅡ,硬件描述語言HDL以及介紹了在MAX+PLUSⅡ的EDA 軟件平臺上, 一種基于FPGA 的樂曲

    本文介紹了樂曲演奏電路的設計與實現中涉及的CPLD/FPGA可編程邏輯控件,開發環境MAX+PLUSⅡ,硬件描述語言HDL以及介紹了在MAX+PLUSⅡ的EDA 軟件平臺上, 一種基于FPGA 的樂曲發生器的設計方法, 并給出了設計的頂層電路圖和底層模塊的VHDL(或AHDL)源程序。該設計的正確性已通過硬件實驗得到驗證。

    標簽: FPGA PLUS MAX CPLD

    上傳時間: 2014-02-01

    上傳用戶:wff

  • 基于FPGA的圖像處理算法研究及硬件設計.rar

    隨著圖像分辨率的越來越高,軟件實現的圖像處理無法滿足實時性的需求;同時FPGA等可編程器件的快速發展使得硬件實現圖像處理變得可行。如今基于FPGA的圖像處理研究成為了國內外的一個熱門領域。 本文在FPGA平臺上,用Verilog HDL實現了一個研究圖像處理算法的可重復配置的硬件模塊架構,架構包括PC機預處理和通信軟件,控制模塊,計算單元,存儲器模塊和通信適配模塊五個部分。其中的計算模塊負責具體算法的實現,根據不同的圖像處理算法可以獨立實現。架構為計算模塊實現了一個可添加、移出接口,不同的算法設計只要符合該接口就可以方便的加入到模塊架構中來進行調試和運行。 在硬件架構的基礎上本文實現了排序濾波,中值濾波,卷積運算及高斯濾波,形態學算子運算等經典的圖像處理算法。討論了FPGA的圖像處理算法的設計方法及優化策略,通過性能分析,FPGA實現圖像處理在時間上比軟件處理有了很大的提高;通過結果的比較,發現FPGA的處理結果達到了軟件處理幾乎同等的效果水平。最后本文在實現較大圖片處理和圖像處理窗口的大小可配置性方面做了一定程度的討論和改進,提高了算法的可用性,同時為進一步的研究提供了更加便利的平臺。 整個設計都是在ISE8.2和ModelSim第三方仿真軟件環境下開發的,在xilinx的Spartan-3E XC3S500E硬件平臺上實現。在軟件仿真過程中利用了ISE8.2自帶仿真工具和ModelSim結合使用。 本課題為制造FPGA的專用圖像處理芯片做了有益的探索性研究,為實現FPGA為核心處理芯片的實時圖像處理系統有著積極的作用。

    標簽: FPGA 圖像處理 算法研究

    上傳時間: 2013-07-29

    上傳用戶:愛順不順

  • 基于ARM的硬件防火墻系統的研究

    作為在保障網絡安全方面扮演著至關重要角色的防火墻技術從出現到發展至今一直是網絡安全研究中的關鍵技術之一,隨著互聯網的迅猛發展,它在信息化、網絡化的過程中也變的越來越重要。為了使防火墻能快速且深入地對網絡數據傳輸過程中的海量信息進行安全檢測,并能應對來自各個網絡層的威脅,將傳統的基于軟件的防火墻轉向硬件平臺實現是不可阻擋的發展趨勢。 首先闡述了網絡安全的現狀、網絡安全研究的重大意義、防火墻目前的發展狀況及未來的發展趨勢,然后介紹了防火墻的概念、功能和分類。重點分析了著名的開源入侵檢測系統Snort的功能實現及數據結構,對Linux中自帶的網絡安全工具Iptables/Netfilter的工作原理做了簡要介紹,然后對現在較流行的基于軟件的字符串匹配算法和硬件實現方法進行對比分析,通過對已存在的解決方法的深入研究,提出了基于ARM處理器并采用內容可尋址存儲器(CAM)的硬件防火墻系統設計方案。將Snort中對數據包載荷檢測部分中的順序檢測替換為由CAM結合Wu-Manbcr多模式匹配算法實現,其中CAM完成短模式匹配,Wu-Manber算法完成長模式匹配,并將Snort與Iptables/Netfilter有機結合移植到基于ARM的嵌入式平臺中,系統可以通過主機對防火墻的狀態進行實時監控和規則更新。 設計了防火墻的整個硬件電路,其中重點分析了CAM模塊的設計。通過對Sourcefire的Snort VRT2.4版免費規則庫的統計分析和計算模擬得出了對規則集的最佳劃分長度;在軟件部分研究了Bootloader制作、Linux內核的裁減與移植及根文件系統制作等內容。重點分析了摩托羅拉公司的專用CAM芯片MCM69C432的驅動程序設計和相應的調用方法,并結合主機軟件部分的功能分析了雙方的通信協議及實現,最后通過程序對系統仿真并選用林肯數據集進行模擬測試,測試結果表明系統比以前效率有了大幅提高,過濾速度已達到最初設計目標,證明了此硬件防火墻方案的可行性。 最后總結了本人的工作并指出此種方案的硬件防火墻的不足、需要改進之處和它的良好應用前景。

    標簽: ARM 硬件 防火墻

    上傳時間: 2013-07-24

    上傳用戶:lanwei

  • 圖像處理算法研究及硬件設計

    隨著圖像分辨率的越來越高,軟件實現的圖像處理無法滿足實時性的需求;同時FPGA等可編程器件的快速發展使得硬件實現圖像處理變得可行。如今基于FPGA的圖像處理研究成為了國內外的一個熱門領域。 本文在FPGA平臺上,用Verilog HDL實現了一個研究圖像處理算法的可重復配置的硬件模塊架構,架構包括PC機預處理和通信軟件,控制模塊,計算單元,存儲器模塊和通信適配模塊五個部分。其中的計算模塊負責具體算法的實現,根據不同的圖像處理算法可以獨立實現。架構為計算模塊實現了一個可添加、移出接口,不同的算法設計只要符合該接口就可以方便的加入到模塊架構中來進行調試和運行。 在硬件架構的基礎上本文實現了排序濾波,中值濾波,卷積運算及高斯濾波,形態學算子運算等經典的圖像處理算法。討論了FPGA的圖像處理算法的設計方法及優化策略,通過性能分析,FPGA實現圖像處理在時間上比軟件處理有了很大的提高;通過結果的比較,發現FPGA的處理結果達到了軟件處理幾乎同等的效果水平。最后本文在實現較大圖片處理和圖像處理窗口的大小可配置性方面做了一定程度的討論和改進,提高了算法的可用性,同時為進一步的研究提供了更加便利的平臺。 整個設計都是在ISE8.2和ModelSim第三方仿真軟件環境下開發的,在xilinx的Spartan-3E XC3S500E硬件平臺上實現。在軟件仿真過程中利用了ISE8.2自帶仿真工具和ModelSim結合使用。 本課題為制造FPGA的專用圖像處理芯片做了有益的探索性研究,為實現FPGA為核心處理芯片的實時圖像處理系統有著積極的作用。

    標簽: 圖像處理 算法研究 硬件設計

    上傳時間: 2013-05-30

    上傳用戶:水瓶kmoon5

主站蜘蛛池模板: 望奎县| 子长县| 马边| 乌审旗| 梨树县| 台北县| 郧西县| 庆阳市| 离岛区| 滕州市| 澎湖县| 丰台区| 兴国县| 东丽区| 文水县| 盘锦市| 美姑县| 高青县| 武穴市| 库车县| 靖宇县| 桃园县| 容城县| 长治县| 临武县| 巴林左旗| 宁明县| 永定县| 闸北区| 河源市| 宁乡县| 浦城县| 通江县| 上饶县| 奎屯市| 西丰县| 道真| 乐东| 湘西| 开平市| 金川县|