隨著電力電子技術(shù)的發(fā)展,開關(guān)電源的小型化、高頻化成為趨勢,其中各個(gè)部分工作時(shí)的電磁干擾問題也越來越嚴(yán)重,因此開關(guān)電源的電磁兼容性也越來越引起人們的重視。目前,軟開關(guān)技術(shù)因其能減少開關(guān)損耗和提高效率,在開關(guān)電源中應(yīng)用越來越廣泛。本文的主要目的是針對開關(guān)電源中的電磁干擾進(jìn)行分析,研究軟開關(guān)技術(shù)對電磁干擾的影響,并且提出一種抑制共模干擾的濾波方法。 本文首先介紹了電磁兼容的定義、開關(guān)電源EMI的特點(diǎn),論述了開關(guān)電源中EMI的研究現(xiàn)狀。從電磁干擾的三要素出發(fā),介紹了開關(guān)電源中電磁干擾的干擾源和干擾的耦合通路。分析了電感、電容、高頻變壓器等器件的高頻特性,并介紹了線性阻抗穩(wěn)定系統(tǒng)(LISN)的定義和作用。在了解了軟開關(guān)基本概念的基礎(chǔ)上,本文以全橋變換器為對象,介紹了移相全橋ZVS的工作原理,分析了它在實(shí)現(xiàn)過程中對共模干擾的影響,并在考慮IGBT寄生電容的情況下,對其共模干擾通道進(jìn)行了分析。然后以UC3875為核心,設(shè)計(jì)了移相全橋ZVS的控制電路和主電路,實(shí)現(xiàn)了軟開關(guān)。為了對共模干擾進(jìn)行抑制,本文提出了一種新型的有源和無源相結(jié)合的EMI濾波器,即無源部分采用匹配網(wǎng)絡(luò)法,將阻抗失配的影響降到最低;有源部分采用前饋控制,對共模電流進(jìn)行補(bǔ)償。 針對以上提出的問題,本文通過Saber軟件對移相全橋ZVS進(jìn)行了仿真,并和硬開關(guān)條件下的傳導(dǎo)干擾進(jìn)行了比較,得出了在高頻段,ZVS的共模干擾小于硬開關(guān),在較低頻段改善不大,甚至更加嚴(yán)重,而差模干擾有較大衰減的結(jié)論。通過對混合濾波器進(jìn)行仿真,取得了良好的濾波效果,和傳統(tǒng)的無源EMI濾波器相比,在體積和重量上都有一定優(yōu)勢。
標(biāo)簽: EMI 開關(guān)電源 模
上傳時(shí)間: 2013-05-28
上傳用戶:iswlkje
硬件工程師必備 華為技術(shù)資料 硬件工程師必備 華為技術(shù)資料
標(biāo)簽: 硬件工程師
上傳時(shí)間: 2013-04-24
上傳用戶:skfreeman
集散控制系統(tǒng)(Distributing Control System,縮寫DCS)是以多個(gè)微處理機(jī)為基礎(chǔ)利用現(xiàn)代網(wǎng)絡(luò)技術(shù)、現(xiàn)代控制技術(shù)、圖形顯示技術(shù)等實(shí)現(xiàn)對分散控制系統(tǒng)的調(diào)節(jié)、監(jiān)視的控制技術(shù)。DCS具有功能分散,故障分散的優(yōu)點(diǎn),適合于上位機(jī)對多個(gè)下位機(jī)的管理和監(jiān)控。本文將DCS技術(shù)應(yīng)用到中央空調(diào)上,設(shè)計(jì)了中央空調(diào)的溫度模糊集散控制系統(tǒng)。 本系統(tǒng)在整體結(jié)構(gòu)上采用集散控制的方案。一臺控制計(jì)算機(jī)(上位機(jī))對各個(gè)空調(diào)房間的風(fēng)機(jī)和水泵進(jìn)行集中管理,若干臺下位機(jī)下放分散到現(xiàn)場實(shí)現(xiàn)分布式控制,上位機(jī)和各個(gè)下位機(jī)之間用控制網(wǎng)絡(luò)互連以實(shí)現(xiàn)相互之間的信息傳遞。 在控制策略上,針對被控量溫度的大慣性、時(shí)變性的特點(diǎn),本文設(shè)計(jì)了溫度的二維模糊控制策略,該策略是基于專家和有經(jīng)驗(yàn)的操作人員的經(jīng)驗(yàn)進(jìn)行調(diào)控的智能控制系統(tǒng)。模糊控制是以查詢模糊控制規(guī)則表的形式實(shí)現(xiàn),模糊控制表可以隨著人們的經(jīng)驗(yàn)和知識的增長日益完善。 根據(jù)總體方案,設(shè)計(jì)下位機(jī)即開關(guān)磁阻電機(jī)(SRM)控制節(jié)點(diǎn)和信號采集節(jié)點(diǎn)的軟、硬件。主要工作包括SRM的就地和遠(yuǎn)程兩種控制方式的實(shí)現(xiàn)、模/數(shù)和數(shù)/模轉(zhuǎn)換器的控制、模擬電壓的采集、溫度傳感器的選型、CAN網(wǎng)絡(luò)通信的硬、軟件,以及下位機(jī)的主程序的設(shè)計(jì)和調(diào)試等。 完成上述工作后,采用溫度開環(huán)和閉環(huán)分別進(jìn)行了試驗(yàn)。通過實(shí)驗(yàn)證明,所設(shè)計(jì)方案的可行性。最后對中央空調(diào)溫度控制系統(tǒng)的運(yùn)行性能進(jìn)行了總結(jié),對下一步用于該系統(tǒng)的研究與開發(fā)具有一定的參考價(jià)值。
標(biāo)簽: 中央空調(diào) 溫度 模糊集
上傳用戶:yangzhiwei
學(xué)習(xí)資料,電子硬件資料,好,好,好,好,好
上傳用戶:萌萌噠小森森
幾個(gè)公司的硬件面試試題,對找工作的各位應(yīng)該有些幫助
標(biāo)簽: 硬件工程師 試題
上傳時(shí)間: 2013-06-25
上傳用戶:1142895891
滑??刂评碚摰幕驹?,各種滑??刂破鞯腗ATLAB仿真源程序,程序代碼詳細(xì),正確,能直接運(yùn)行。
標(biāo)簽: MATLAB 滑模變結(jié)構(gòu) 控制
上傳用戶:253189838
USB2.0硬件設(shè)計(jì).pdf,8.06M,342頁
標(biāo)簽: USB 2.0 硬件設(shè)計(jì)
上傳時(shí)間: 2013-05-20
上傳用戶:大融融rr
對一些信號的監(jiān)測尤其是對電壓、電流、溫度等模擬量的監(jiān)測有著很廣泛的應(yīng)用,通過監(jiān)測到的數(shù)據(jù),可以對系統(tǒng)相關(guān)設(shè)置進(jìn)行及時(shí)調(diào)整,為人們的生產(chǎn)生活帶來便利與保證。 系統(tǒng)采用Actel公司先進(jìn)的模數(shù)混合FPGA以及Actel公司的SOPC設(shè)計(jì)解決方案,單芯片實(shí)現(xiàn)以CortexMI處理器為核心的片上監(jiān)測系統(tǒng)。它可以完成對電壓、電流、溫度等模擬量的監(jiān)測,系統(tǒng)模擬模塊將采集到的數(shù)據(jù)ADC后送給處理器Cortex-MI進(jìn)行處理,通過串行口,以太網(wǎng)口和OLED,實(shí)現(xiàn)與PC主機(jī)交互,板上實(shí)時(shí)顯示以及遠(yuǎn)程主機(jī)檢測功能。借助于Actel的先進(jìn)的新型fusion模數(shù)混合FPGA器件,單芯片實(shí)現(xiàn)可直接對外部模擬信號進(jìn)行處理的數(shù)模混合系統(tǒng),簡化了設(shè)計(jì);對電壓,電流,溫度等模擬量的測控在日常生活中有很重要的意義,該系統(tǒng)在智能家電,電源監(jiān)控以及微控制器等領(lǐng)域有廣泛的應(yīng)用前景。 本文研究的主要內(nèi)容包括: 1.對現(xiàn)有嵌入式設(shè)計(jì)方法進(jìn)行比較,確定系統(tǒng)設(shè)計(jì)目標(biāo)并選擇SOPC方案設(shè)計(jì)系統(tǒng); 2.系統(tǒng)硬件平臺設(shè)計(jì); 3.系統(tǒng)軟件設(shè)計(jì)。
標(biāo)簽: FPGA 電壓電流 溫度監(jiān)測
上傳時(shí)間: 2013-06-14
上傳用戶:tuilp1a
GSM是全球使用最為廣泛的一種無線通信標(biāo)準(zhǔn),不僅在民用領(lǐng)域,也在鐵路GSM-R等專用領(lǐng)域發(fā)揮著極為重要的作用。由于無線信道具有瑞利衰落和延時(shí)效應(yīng),在通信系統(tǒng)的收發(fā)兩端也存在不完全匹配等未知因素,因此接收的信號疊加有各種誤差因素的影響。GSM接收機(jī)的實(shí)現(xiàn)離不開系統(tǒng)的同步,為了得到更好的同步質(zhì)量,就必須對GSM基帶同步技術(shù)進(jìn)行研究,選擇一種最合適的同步算法。GSM的同步既有時(shí)間同步,也有頻率同步。 @@ 軟件無線電是當(dāng)前通信領(lǐng)域引入注目的熱點(diǎn)之一。長期以來,GSM的接收和解調(diào)都是由專用的ASIC芯片來完成的,通過軟件來實(shí)現(xiàn)GSM接收機(jī)的基帶算法,體現(xiàn)了軟件無線電技術(shù)的思想,選擇用它們來實(shí)現(xiàn)的GSM接收機(jī)具有靈活、可靠、擴(kuò)展性好的優(yōu)點(diǎn)。 @@ 論文主要討論GSM接收機(jī)同步算法與基于FPGA和DSP的GSM接收機(jī)設(shè)計(jì), @@ 主要內(nèi)容包括: @@ 通過相關(guān)理論知識的學(xué)習(xí),設(shè)計(jì)驗(yàn)證了GSM基帶同步算法。對FB時(shí)間同步,討論了包絡(luò)檢測和FFT變換兩種不同的方法;對SB時(shí)間同步,介紹實(shí)相關(guān)和復(fù)相關(guān)兩種方法;對頻率同步,給出了一種對FB運(yùn)用相關(guān)運(yùn)算來精確估計(jì)頻率誤差的算法。 @@ 設(shè)計(jì)了使用GSM射頻收發(fā)芯片RDA6210并通過實(shí)驗(yàn)室的ALTERA EP3C25FPGA開發(fā)板進(jìn)行控制的GSM射頻端的解決方案,論文對RDA6210的性能和控制方式進(jìn)行了詳細(xì)的介紹,設(shè)計(jì)了芯片的控制模塊,得到了下變頻后的GSM基帶信號。 @@ 設(shè)計(jì)了基于RF前端+FPGA的GSM接收機(jī)方案。利用ALTERA EP2S180開發(fā)平臺來完成基帶數(shù)據(jù)的處理。針對ALTERA EP2S180開發(fā)平臺模數(shù)轉(zhuǎn)換器AD9433的特點(diǎn)使用THS4501設(shè)計(jì)了單獨(dú)的差分運(yùn)算放大器模塊;設(shè)計(jì)了平臺的數(shù)據(jù)存儲方案并將該平臺得到的基帶采樣數(shù)據(jù)用于同步算法的仿真。 @@ 設(shè)計(jì)了基于RF前端+DSP的GSM接收機(jī)方案。利用模數(shù)轉(zhuǎn)換器AD9243、FPGA芯片和TMS320C6416TDSP芯片來完成基帶數(shù)據(jù)的處理。設(shè)計(jì)了McBSP+EDMA傳輸?shù)臄?shù)據(jù)存儲方案。 @@ 給出了接收機(jī)硬件測試的結(jié)果,從多方面驗(yàn)證了所設(shè)計(jì)硬件平臺的可靠性。 @@關(guān)鍵詞:GSM接收機(jī);同步;RF; FPGA;DSP;
標(biāo)簽: FPGA GSM DSP
上傳時(shí)間: 2013-07-01
上傳用戶:sh19831212
現(xiàn)場可編程門陣列(FPGA,F(xiàn)ield Programmable Gate Array)是可編程邏輯器件的一種,它的出現(xiàn)是隨著微電子技術(shù)的發(fā)展,設(shè)計(jì)與制造集成電路的任務(wù)已不完全由半導(dǎo)體廠商來獨(dú)立承擔(dān)。系統(tǒng)設(shè)計(jì)師們更愿意自己設(shè)計(jì)專用集成電路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的設(shè)計(jì)周期盡可能短,最好是在實(shí)驗(yàn)室里就能設(shè)計(jì)出合適的ASIC芯片,并且立即投入實(shí)際應(yīng)用之中?,F(xiàn)在,F(xiàn)PGA已廣泛地運(yùn)用于通信領(lǐng)域、消費(fèi)類電子和車用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個(gè)大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號引入FPGA內(nèi)部進(jìn)行邏輯功能的實(shí)現(xiàn)并把結(jié)果輸出給外部電路,并且根據(jù)需要可以進(jìn)行配置來支持多種不同的接口標(biāo)準(zhǔn)。FPGA允許使用者通過不同編程來配置實(shí)現(xiàn)各種邏輯功能,在IO端口中它可以通過選擇配置方式來兼容不同信號標(biāo)準(zhǔn)的I/O緩沖器電路??傮w而言,可選的I/O資源的特性包括:IO標(biāo)準(zhǔn)的選擇、輸出驅(qū)動能力的編程控制、擺率選擇、輸入延遲和維持時(shí)間控制等。 本文是關(guān)于FPGA中多標(biāo)準(zhǔn)兼容可編程輸入輸出電路(Input/Output Block)的設(shè)計(jì)和實(shí)現(xiàn),該課題是成都華微電子系統(tǒng)有限公司FPGA大項(xiàng)目中的一子項(xiàng),目的為在更新的工藝水平上設(shè)計(jì)出能夠兼容單端標(biāo)準(zhǔn)的I/O電路模塊;同時(shí)針對以前設(shè)計(jì)的I/O模塊不支持雙端標(biāo)準(zhǔn)的缺點(diǎn),要求新的電路模塊中擴(kuò)展出雙端標(biāo)準(zhǔn)的部分。文中以低壓雙端差分標(biāo)準(zhǔn)(LVDS)為代表構(gòu)建雙端標(biāo)準(zhǔn)收發(fā)轉(zhuǎn)換電路,與單端標(biāo)準(zhǔn)比較,LVDS具有很多優(yōu)點(diǎn): (1)LVDS傳輸?shù)男盘枖[幅小,從而功耗低,一般差分線上電流不超過4mA,負(fù)載阻抗為100Ω。這一特征使它適合做并行數(shù)據(jù)傳輸。 (2)LVDS信號擺幅小,從而使得該結(jié)構(gòu)可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號電壓可以從0V到2.4V變化,單端信號擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內(nèi)變化,也就是說LVDS允許收發(fā)兩端地電勢有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開發(fā)軟件ISE,設(shè)計(jì)完成了可以用于Virtex系列各低端型號FPGA的IOB結(jié)構(gòu),它有靈活的可配置性和出色的適應(yīng)能力,能支持大量的I/O標(biāo)準(zhǔn),其中包括單端標(biāo)準(zhǔn),也包括雙端標(biāo)準(zhǔn)如LVDS等。它具有適應(yīng)性的優(yōu)點(diǎn)、可選的特性和考慮到被文件描述的硬件結(jié)構(gòu)特征,這些特點(diǎn)可以改進(jìn)和簡化系統(tǒng)級的設(shè)計(jì),為最終的產(chǎn)品設(shè)計(jì)和生產(chǎn)打下基礎(chǔ)。設(shè)計(jì)中對包括20種IO標(biāo)準(zhǔn)在內(nèi)的各電器參數(shù)按照用戶手冊描述進(jìn)行仿真驗(yàn)證,性能參數(shù)已達(dá)到預(yù)期標(biāo)準(zhǔn)。
標(biāo)簽: FPGA 標(biāo)準(zhǔn) 可編程
上傳時(shí)間: 2013-05-15
上傳用戶:shawvi
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1