亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

硬件解碼

  • 硬件工程師面試試題.rar

    幾個公司的硬件面試試題,對找工作的各位應該有些幫助

    標簽: 硬件工程師 試題

    上傳時間: 2013-06-25

    上傳用戶:1142895891

  • 串口通訊RS232詳解.rar

    RS232詳解同時是你系需要的通訊工具

    標簽: 232 RS 串口通訊

    上傳時間: 2013-05-19

    上傳用戶:ISRING001

  • 嵌入式Linux應用程序開發詳解.rar

    嵌入式Linux應用程序開發詳解,基于c語言,arm平臺

    標簽: Linux 嵌入式 應用程序

    上傳時間: 2013-05-21

    上傳用戶:helmos

  • USB2.0硬件設計.rar

    USB2.0硬件設計.pdf,8.06M,342頁

    標簽: USB 2.0 硬件設計

    上傳時間: 2013-05-20

    上傳用戶:大融融rr

  • 數字邏輯電路的ASIC設計.pdf.rar

    書名:數字邏輯電路的ASIC設計/實用電子電路設計叢書 作者:(日)小林芳直 著,蔣民 譯,趙寶瑛 校 出版社:科學出版社 原價:30.00 出版日期:2004-9-1 ISBN:9787030133960 字數:348000 頁數:293 印次: 版次:1 紙張:膠版紙 開本: 商品標識:8901735 編輯推薦 -------------------------------------------------------------------------------- 內容提要 -------------------------------------------------------------------------------- 本書是“實用電子電路設計叢書”之一。本書以實現高速高可靠性的數字系統設計為目標,以完全同步式電路為基礎,從技術實現的角度介紹ASIC邏輯電路設計技術。內容包括:邏輯門電路、邏輯壓縮、組合電路、Johnson計數器、定序器設計及應用等,并介紹了實現最佳設計的各種工程設計方法。 本書可供信息工程、電子工程、微電子技術、計算技術、控制工程等領域的高等院校師生及工程技術人員、研制開發人員學習參考。 目錄 -------------------------------------------------------------------------------- 第1章 ASIC=同步式設計=更高可靠性設計方法的實現 1.1 面向高性能系統的設計 1.2 同步電路的不足 1.3 同步電路設計 1.4 ASIC機能設計方法有待思考的地方 第2章 邏輯門電路詳解 2.1 邏輯門電路的最基本的知識 2.2 加法電路及其構成方法 2.3 其他輸入信號為3位的邏輯單元 2.4 復合邏輯門電路的調整 第3章 邏輯壓縮與奎恩·麥克拉斯基法 3.1 除去玻色項的方法 3.2 奎恩·麥克拉斯基法 第4章 組合電路設計 4.1 選擇器、解碼器、編碼器 4.2 比較和運算電路的設計 第5章 計數器電路的設計 5.1 計數器設計的基礎 5.2 各種各樣的計數器設計 5.3 LFSR(M系列發生器)的設計 第6章 江遜計數器 6.1 設計高可靠性的江遜計數器 6.2 沖刷順序的組成 第7章 定序器設計 7.1 定序器電路設計的基礎知識 7.2 把江遜計數器制作成狀態機 7.3 一比特熱位狀態機與江遜狀態機 7.4 跳躍動作的設計 第8章 定序器的高可靠化技術 8.1 高可靠性定序器概述 8.2 關注高可靠性江遜狀態機 第9章 定序器的應用設計 9.1 軟件處理與硬件處理 9.2 自動扶梯的設計 9.3 信號機的設計 9.4 數碼存錢箱的設計 9.5 數字鎖相環的設計 第10章 實現最佳設計的方法 10.1 如何杜絕運行錯誤的產生 10.2 16位乘法器的電路整定 10.3 冒泡分類器(bubble sorter)的電路設定 參考文獻

    標簽: ASIC 數字邏輯電路

    上傳時間: 2013-06-15

    上傳用戶:龍飛艇

  • 基于FPGA的直擴通信系統的同步設計與實現.rar

    擴頻通信技術因為具有較強的抗干擾、抗噪聲、抗多徑衰落能力、較好的保密性、較強的多址能力和高精度測量等優點,在軍事抗干擾和個人通信業務中得到了很大的發展。尤其是基于擴頻理論的CDMA通信技術成為國際電聯規定的第三代移動通信系統的主要標準化建議后,標志著擴頻通信技術在民用通信領域的應用進入了新階段。 近年來,隨著微電子技術和電子設計自動化(EDA)技術的迅速發展,以FPGA和CPLD為代表的可編程邏輯器件憑借其設計方便靈活等特點廣泛應用于數字信號處理領域。 本論文正是采用基于FPGA硬件平臺來實現了一個直接序列擴頻通信基帶系統,該系統的實現涉及擴頻通信和有關FPGA的相關知識,以及實現這些模塊的VHDL硬件描述語言和QuartusⅡ開發平臺,目標是實現一個集成度高、靈活性強、并具有較強的數據處理能力的擴頻通信基帶系統。 本論文中首先對擴頻通信的基礎理論做了探討,著重對直序擴頻的理論進行了分析;其次根據理論分析,設計了全數字直接序列擴頻基帶系統的結構,完成了擴頻序列的產生、信息碼的輸入和擴頻。重點完成了對基帶擴頻信號的相關解擴和幾種同步捕獲電路的設計,將多種專用芯片的功能集成在一片大規模FPGA芯片上。在論文中列出了部分模塊的VHDL程序,并在QuartusⅡ仿真平臺上完成各部分模塊的功能仿真。

    標簽: FPGA 直擴通信 同步設計

    上傳時間: 2013-04-24

    上傳用戶:chenjjer

  • GPS接收機捕獲跟蹤算法研究及FPGA設計.rar

    全球定位系統(Global Positioning System—GPS)是新一代衛星導航定位系統,具有全球、全天候、連續、高精度導航與定位功能,能夠為廣大用戶提供精確的三維坐標、速度和時間信息。因此,GPS系統被廣泛地應用于生活中的各個領域。GPS系統用戶主要是各種型號的接收機,而捕獲跟蹤技術是接收機的關鍵技術,同時也是一個技術難點。在GPS接收機中,導航電文是用戶定位和導航的數據基礎,為了得到導航電文必須要對GPS信號進行捕獲跟蹤。本文詳細研究了GPS信號捕獲跟蹤技術,并進行了FPGA設計。 @@ 本文首先概述了GPS系統信號結構和GPS接收機工作原理,對GPS信號調制機理進行詳細地闡述,重點分析了C/A碼生成原理和特性。 @@ 其次敘述了GPS信號捕獲的基礎理論,重點研究時域滑動相關捕獲方法,深入分析其算法和性能。用MATLAB中Simulink軟件包搭建了可自由修改參數的GPS中頻發生器,并在此平臺上,對GPS信號時域滑動相關捕獲算法進行仿真與分析。 @@ 接著重點研究了GPS信號跟蹤技術,系統分析碼跟蹤環路和載波跟蹤環路結構框圖以及算法。在碼跟蹤環路方面,選用并分析了能分離載波的非相干超前滯后碼鎖定環的工作機理。在載波跟蹤環路中選用對導航電文數據相位翻轉不敏感的科斯塔斯環,并用數學模型分析GPS信號的解調過程。之后對整個跟蹤環路進行MATLAB仿真,結果表明環路參數設計滿足要求,并能成功解調出GPS導航電文。 @@ 最后本文在QuartusII環境下完成對GPS信號捕獲跟蹤系統的FPGA設計。根據對相關器硬件結構框架,對算法中各個模塊的實現進行詳細的說明,包括頂層設計到CA碼、NCO等重要模塊設計,并給出了仿真結果。 @@關鍵詞:GPS接收機;捕獲;跟蹤;MATLAB仿真:FPGA

    標簽: FPGA GPS 接收機

    上傳時間: 2013-06-16

    上傳用戶:jacking

  • IIR數字濾波器優化設計及FPGA仿真驗證.rar

    IIR數字濾波器是沖激響應為無限長的一類數字濾波器,是電子、通信及信號處理領域的重要研究內容,國內外學者對IIR數字濾波器的優化設計進行了大量研究。其中,進化算法優化設計IIR數字濾波器雖然取得了一定的效果,但是其也有自身的一些不足;另外,基于粒子群算法以及人工魚群算法的IIR數字濾波器優化設計也取得了較好的效果。但這些方法都是將多目標優化問題轉化為單目標優化問題,這種方法是將每個目標賦一個權值,然后將這些賦了權值的目標相加,把相加的結果作為目標函數,在此基礎上尋找目標函數的最小值,這樣做造成的問題是可能將其中的任何一種滿足目標函數值最小的情況作為最優解,但實際上得到的不一定是最優解。也就是說,單目標的方法難以區分哪一種情況為最優解,這樣的尋優模型從理論上來說是難以得到最優解的。另外,在將多目標轉化為單目標時,各個目標的權值難以確定,而且最終只能得到唯一解。針對這些問題,本文在研究傳統遺傳算法、進化規劃算法以及量子遺傳算法的IIR數字濾波器優化設計的基礎上,將重點研究IIR數字濾波器的粒子進化規劃優化、遺傳多目標優化以及量子多目標優化。另外,由于在通信系統中IIR數字濾波器有廣泛應用,并且大量采用FPGA實現,多目標優化方法得到的濾波器性能也值得驗證,因此,對多目標優化方法得到的IIR數字濾波器系數進行FPGA仿真驗證有重要的現實意義。 @@ 論文的主要工作及研究成果具體如下: @@ 1.分析IIR數字濾波器的數學模型及其優化設計的參數;針對低通IIR數字濾波器,采用遺傳算法及量子遺傳算法對其進行優化設計,并給出相應的仿真結果及分析。 @@ 2.針對使用進化規劃算法優化設計IIR數字濾波器時容易陷入局部極值的問題,研究粒子進化規劃算法,并將其應用于IIR數字濾波器的優化設計,該算法將粒子群優化算法與進化規劃算法相結合,繼承了粒子群算法局部搜索能力強和進化規劃算法遺傳父代優良基因能力強的優點。將這種新的粒子進化規劃算法應用于IIR低通、高通、帶通、帶阻數字濾波器的優化設計,顯示了較好的效果。 @@ 3.優化設計IIR數字濾波器時,通常將多目標轉化為單目標的優化問題,這種方法雖然設計簡單,但是在將多目標轉化為單目標時,各個目標的權值難以確定,而且最終只能得到唯一解,不能提供更多的有效解給決策者。針對常 用基于單目標優化算法的不足,在分析IIR數字濾波器優化模型和待優化參數的基礎上,本文研究遺傳算法的IIR數字濾波器多目標優化設計方法,該方法將多個目標值直接映射到適應度函數中,通過比較函數值的占優關系來搜索問題的有效解集,使用這種方法可以求得一組有效解,并且將多目標轉化為單目標的優化方法得到的唯一解也能被包括在這一組有效解中。@@ 4.將量子遺傳算法應用于IIR數字濾波器多目標優化設計,研究量子遺傳算法的IIR數字濾波器多目標優化設計方法,并將優化結果與傳統遺傳算法的多目標優化方法進行了比較。仿真結果表明,在對同一種濾波器進行優化設計時,使用該方法得到的結果通帶波動更小,過渡帶更窄,阻帶衰減也更大。 @@ 5.針對IIR數字濾波器的硬件實現問題,在對IIR數字濾波器的結構特征進行分析的基礎上,分別采用遺傳多目標優化方法量子多目標方法優化設計IIR數字濾波器的系數,然后針對兩組系數進行了FPGA( Field-Programmable GateArray,現場可編程門陣列)仿真驗證,并對兩種結果進行了對比分析。 @@關鍵詞:IIR數字濾波器;優化設計

    標簽: FPGA IIR 數字濾波器

    上傳時間: 2013-06-09

    上傳用戶:熊少鋒

  • 基于FPGA的ICT在線測試儀硬件設計.rar

    焊有元件的印制電路板在線測試是印制電路板生產過程中的一個重要環節,關系著整個電子產品的質量。本文在深入研究國內外印制電路板自動測試技術的基礎上,結合當前先進的電子技術,設計出一套高性能,低價位,小體積,便于攜帶和操作的印制電路板在線測試儀。 本文設計的在線測試儀系統包括控制器電路、信號發生電路、信號采集電路、元件測試電路、USB通信電路和開關矩陣電路等,其中控制器電路是以FPGA可編程控制芯片為核心,負責控制下位機其它所有電路的正常工作,并實現與上位機間的通信。 針對模擬元件的測試,本文首先探討了對印制電路板上模擬元件測試時的隔離原理,繼而詳細闡述了電阻、電容(電感)、二極管、三極管、運算放大器等的測試方法,并分別設計了硬件測試電路。因為測試時需向被測元件施加測試激勵信號,本文設計并完成了一信號發生電路,可輸出幅值可調的直流恒壓源信號和直流恒流源信號、幅值和頻率都可調的交流信號。 針對數字器件的測試,本文將數字器件分為兩種,一種為具有邊界掃描功能單元的器件,另一類為非邊界掃描器件,并分別對兩種類型的數字器件的測試原理和方法進行了詳細的描述,在文中給出了相關的硬件測試電路圖。 本設計中,所有測試激勵信號經測試電路后輸出的測試結果都是直流電壓信號,所以本文設計了一通用信號采集電路來完成對測試結果的取樣。本文還設計了開關矩陣電路,用于將被測印制電路板上的元件接入到測試電路中。對通信電路的設計,本文采用USB通信方式與上位機進行有效的數據交換,并通過USB接口芯片完成了硬件電路的設計。 在軟件方面,本文采用NiosⅡ C語言完成所有軟件設計,以協助硬件部分來完成對印制電路板的測試工作。 本文已完成各部分電路試驗及系統聯調,試驗證明設計達到了項目預定要求。

    標簽: FPGA ICT 在線測試儀

    上傳時間: 2013-08-02

    上傳用戶:fywz

  • 基于FPGA的硬件防火墻設計和實現.rar

    本文提出了一種基于FPGA的硬件防火墻的實現方案,采用了FPGA來實現千兆線速的防火墻。傳統的基于X86等通用CPU的防火墻無法支撐快速增長的網絡速度,無法實現線速過濾和轉發。本文在采用FPGA可編程器件+通用CPU模式下,快速處理網絡數據。網絡數據在建立連接跟蹤后,直接由FPGA實現的快速處理板直接轉發,實現了網絡數據的線速處理,通用CPU在操作系統支持下,完成網絡數據的連接跟蹤的創建、維護,對網絡規則表的維護等工作。FPGA硬件板和CPU各司所長,實現快速轉發的目的。 本文設計了基于FPGA的硬件板的硬件規格,提出了硬件連接跟蹤表的存儲模式,以及規則表的存儲模式和定義等; 防火墻系統軟件采用NetBSD操作系統,完成了硬件板的NetBSD的驅動;在軟件系統完成了新建連接的建立、下發、老化等工作;在連接跟蹤上完成了規則的建立、刪除、修改等工作。 本文完成了防火墻的實現。實現了基于連接跟蹤的包過濾、地址轉換(NAT),設計了連接跟蹤的關鍵數據結構,包過濾的關鍵數據結構等,重用了NetBSD操作系統的路由。本文針對地址轉換應用程序的穿透問題,新增了部分實現。 在DoS攻擊是一種比較常見的攻擊網絡手段,本文采用了軟硬件結合的方法,不僅在軟件部分做了完善,也在硬件部分采取了相應的措施,測試數據表明,對常見的Syn洪水攻擊效果明顯。 在實踐過程中,我們發現了NetBSD操作系統內核的軟件缺陷,做了修正,使之更完善。 經過測試分析,本方案不僅明顯的優于X86方案,和基于NP方案、基于ASIC方案比較,具有靈活、可配置、易升級的優點。

    標簽: FPGA 硬件 防火墻

    上傳時間: 2013-06-21

    上傳用戶:zxh1986123

主站蜘蛛池模板: 溧水县| 监利县| 榆社县| 福安市| 丰城市| 格尔木市| 古丈县| 库车县| 九寨沟县| 罗田县| 九龙坡区| 儋州市| 福清市| 运城市| 乡城县| 郁南县| 庐江县| 黄平县| 合山市| 五峰| 历史| 宝山区| 马尔康县| 榆社县| 绥化市| 柘城县| 万宁市| 元氏县| 高清| 江北区| 房产| 惠水县| 汨罗市| 鹤壁市| 张家口市| 石林| 剑阁县| 青田县| 拉萨市| 东山县| 安阳县|