亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

秒表設(shè)計

  • 本書分為上篇、中篇和下篇三個部分

    本書分為上篇、中篇和下篇三個部分,上篇為Windows CE結構分析,中篇為Windows CE情景分析,下篇為實驗手冊。每一篇又劃分為若 干章。上篇包含有引言,Windows CE體系結構,處理 器排程,儲存管理 ,檔案系統和設備管理 等六 章。中篇包含有系統初始化,處理 器排程過程,分頁處理 ,檔案處理 和驅動器載入等五章。下篇包含有Windows CE應用程式開發,Windows CE系統開發,評測與總結以及實習等四章。 上篇的重點在於分析Windows CE kernel的結構以及工作原理 。這個部分是掌握Windows CE作業系統的基礎。 中篇重點在於分析Windows CE kernel的實際運行 過程。如果說 上篇是從靜態的角度 分析Windows CE kernel,那麼中篇則是試圖從動態的角度 給讀 者一個有關Windows CE kernel的描述。希望讀 者能夠通過對中篇的閱讀 理 解,在頭腦中形成有關Windows CE kernel的多方位的運作情景。 下篇著重於有關Windows CE的應用。對理 論 的掌握最終要應用到實務中。

    標簽:

    上傳時間: 2013-12-23

    上傳用戶:FreeSky

  • 利用一塊芯片完成除時鐘源、按鍵、揚聲器和顯示器(數碼管)之外的所有數字電路功能。所有數字邏輯功能都在CPLD器件上用VHDL語言實現。這樣設計具有體積小、設計周期短(設計過程中即可實現時序仿真)、調試

    利用一塊芯片完成除時鐘源、按鍵、揚聲器和顯示器(數碼管)之外的所有數字電路功能。所有數字邏輯功能都在CPLD器件上用VHDL語言實現。這樣設計具有體積小、設計周期短(設計過程中即可實現時序仿真)、調試方便、故障率低、修改升級容易等特點。 本設計采用自頂向下、混合輸入方式(原理圖輸入—頂層文件連接和VHDL語言輸入—各模塊程序設計)實現數字鐘的設計、下載和調試。 一、 功能說明 已完成功能 1. 完成秒/分/時的依次顯示并正確計數; 2. 秒/分/時各段個位滿10正確進位,秒/分能做到滿60向前進位; 3. 定時鬧鐘:實現整點報時,又揚聲器發出報時聲音; 4. 時間設置,也就是手動調時功能:當認為時鐘不準確時,可以分別對分/時鐘進行調整; 5. 利用多余兩位數碼管完成秒表顯示:A、精度達10ms;B、可以清零;C、完成暫停 可以隨時記時、暫停后記錄數據。 待改進功能: 1. 鬧鐘只是整點報時,不能手動設置報時時間,遺憾之一; 2. 秒表不能向秒進位,也就是最多只能記時100ms; 3. 秒表暫停記錄數據后不能在原有基礎上繼續計時,而是復位重新開始。 【注意】秒表為后來添加功能,所以有很多功能不成熟!

    標簽: CPLD VHDL 芯片 時鐘源

    上傳時間: 2014-01-02

    上傳用戶:LIKE

  • 用Keil_C語言編寫的單片機程序

    用Keil_C語言編寫的單片機程序,實現用八段數碼管作秒表功能,可以直接輸入數字調整時間

    標簽: Keil_C 語言 編寫 單片機程序

    上傳時間: 2016-02-20

    上傳用戶:dianxin61

  • 該實驗設計模60計數器

    該實驗設計模60計數器,并通過數碼管進行顯示,最后實現秒表的功能。7段數碼管采用共陰極數碼管,如圖1所示,當某段接有高電平時該段將發光。

    標簽: 實驗 計數器

    上傳時間: 2014-01-18

    上傳用戶:aa54

  • EDA課程設計

    EDA課程設計,包含源碼和文檔說明,實現秒表計數和鬧鐘功能,使用VHDL語言編寫 已完成功能 1. 完成時/分/秒的依次顯示并正確計數,利用六位數碼管顯示; 2. 時/分/秒各段個位滿10正確進位,秒/分能做到滿60向前進位,有系統時間清零功能; 3. 定時器:實現整點報時,通過揚聲器發出高低報時聲音; 4. 時間設置,也就是手動調時功能:當認為時鐘不準確時,可以分別對分/時鐘進行調整; 5. 鬧鐘:實現分/時鬧鐘設置,在時鐘到達設定時間時通過揚聲器響鈴。有靜音模式。 待改進功能: 1. 系統沒有萬年歷功能,正在思考設計方法。 2. 應添加秒表功能。

    標簽: EDA

    上傳時間: 2016-03-15

    上傳用戶:thesk123

  • 1、用系統8253定時器提供的55ms定時單位

    1、用系統8253定時器提供的55ms定時單位,設計秒表定時程序。 2、有關系統定時方法: PC機系統中的8253定時器0工作于方式3,外部提供一個時鐘作為CLK信號, 頻率:f=1.1931816MHz。 定時器0輸出方波的頻率:fout=1.1931816/65536=18.2Hz。 輸出方波的周期Tout=1/18.2=54.945ms。8253A每隔55ms引起一次中斷,作為定時信號??捎? 5945ms作基本計時單位。 用BIOS調用INT 1AH可以取得該定時單位。例:1秒=18.2 (計時單位)

    標簽: 8253 55 ms

    上傳時間: 2016-03-16

    上傳用戶:aeiouetla

  • 一個MATLAB範例

    一個MATLAB範例,可以用來計算分形盒維度

    標簽: MATLAB

    上傳時間: 2016-03-16

    上傳用戶:星仔

  • )利用單片機定時器中斷和定時器計數方式實現秒、分定時。 (2)通過LED顯示程序的調整

    )利用單片機定時器中斷和定時器計數方式實現秒、分定時。 (2)通過LED顯示程序的調整,熟悉8155與8051,8155與LED的接口技術,熟悉LED動態顯示的控制過程。 (3)通過鍵盤程序的調整,熟悉8155與矩陣式鍵盤的接口技術,熟悉鍵盤掃描原理。 (4)通過閱讀和調試簡易秒表整體程序,學會如何編制含LED動態顯示、鍵盤掃描和定時器中斷等多種功能的綜合程序,初步體會大型程序的編制和調試技巧。

    標簽: LED 用單片機 定時器中斷 定時器

    上傳時間: 2014-01-27

    上傳用戶:anng

  • 采用Verilog HDL語言編寫的多功能數字鐘

    采用Verilog HDL語言編寫的多功能數字鐘,包括四個功能:時間顯示與設置、秒表、鬧鐘、日期顯示與設置,源代碼對FPGA和CPLD學習者價值很高,

    標簽: Verilog HDL 語言 編寫

    上傳時間: 2016-03-21

    上傳用戶:270189020

  • /*目的:使一個複數可顯數出來

    /*目的:使一個複數可顯數出來,可做+-/*,還要可以做>>跟<<的功能 題目:定義一個複數的class叫Complex,a(實部)與b(虛部)為double的型態,i表示根號-1, 1.必須包含一個建構子有兩個參數(double型態),能被用來設定物件中的變數為任意值 2.包含一個建構子只有一個參數(double型態),呼叫參數的實部且定義為"實部+0i" 3.包含一個預建構子可把物件初始化為0+0i 4.overload以下的operator以致於可以正確的執行:+ - * / << >> */

    標簽:

    上傳時間: 2013-12-27

    上傳用戶:lindor

主站蜘蛛池模板: 马公市| 汽车| 淮滨县| 大洼县| 台州市| 天柱县| 江山市| 通州市| 滨州市| 五莲县| 桐梓县| 南康市| 天祝| 临清市| 顺平县| 潍坊市| 吕梁市| 佛学| 盘锦市| 湘潭县| 贵港市| 秦皇岛市| 淳化县| 杂多县| 鄂托克旗| 和田县| 观塘区| 呼伦贝尔市| 灵寿县| 竹山县| 嘉黎县| 高安市| 电白县| 新化县| 米易县| 顺义区| 墨脱县| 巴里| 集安市| 克什克腾旗| 诸城市|