有關秒表的設計,很詳細,包括測試文檔,已經(jīng)通過仿真。可供參考
標簽:
上傳時間: 2014-01-17
上傳用戶:qlpqlq
verilog HDL語言編寫的數(shù)字秒表,仿真已經(jīng)通過,可供參考
標簽: verilog HDL 語言 編寫
上傳時間: 2013-12-19
上傳用戶:chfanjiang
電子秒表的設計 1、用系統(tǒng)8253定時器提供的55ms定時單位,設計秒表定時程序。 2、有關系統(tǒng)定時方法: PC機系統(tǒng)中的8253定時器0工作于方式3,外部提供一個時鐘作為CLK信號, 頻率:f=1.1931816MHz。 定時器0輸出方波的頻率:fout=1.1931816/65536=18.2Hz。 輸出方波的周期Tout=1/18.2=54.945ms。8253A每隔55ms引起一次中斷
標簽: 8253 55 ms 電子秒表
上傳時間: 2014-06-21
上傳用戶:lhw888
匯編語言 電子秒表的程序 有需要的下去看下 電子秒表電路,可在開發(fā)版上下載運行
標簽: 電子秒表 匯編語言 程序 電路
上傳時間: 2016-09-03
上傳用戶:lmeeworm
(1) 顯示北京時間; (2) 能夠校準時間; (3) 使用匯編語言; (4) 時、分、秒之間以及年、月、日間以小數(shù)點分隔; (5) 顯示公歷日期 (6) 能夠校準日期 (7) 運動秒表 (8) 鬧鐘功能 (9) 整點報時功能 (10) 自動/手動進入休眠狀態(tài)
標簽: 校準 分 匯編語言
上傳時間: 2014-01-21
上傳用戶:lx9076
一個用VHDL編程基于CPLD的EDA實驗板開發(fā)可以實現(xiàn)順計時和倒計時的秒表。要求計時的范圍為00.0S~99.9S,用三位數(shù)碼管顯示。 (1) 倒計時:通過小鍵盤可以實現(xiàn)設定計時時間(以秒為單位,最大計時時間為99.9秒)。通過鍵盤實現(xiàn)計時開始、計時結(jié)束。當所設定的倒計時間到達00.0S后,自動停止倒計時,同時響鈴。 (2) 順計時:初始值為00.0S,通過鍵盤實現(xiàn)開始計時和結(jié)束計時功能。計時結(jié)束后,顯示記錄的時間。 (3) 用三個發(fā)光二極管正確顯示以下狀態(tài):倒計時狀態(tài)、順計時狀態(tài)、待機狀態(tài)。 (4) 每當接收到有效按鍵時,蜂鳴器發(fā)出提示聲。 順計時在一次計時中可以記錄三個不同的結(jié)束時間,并能通過按鍵顯示三次所記錄的時間。
標簽: VHDL CPLD 00.0 99.9
上傳時間: 2013-12-01
上傳用戶:zhangjinzj
本人上傳的是 單片機 1602LCD液晶秒表.asm 源代碼
標簽: 1602 LCD asm 單片機
上傳時間: 2016-09-21
上傳用戶:330402686
數(shù)字秒表的VHDL設計,能精確到百分秒,在6位數(shù)碼管上顯示,分別有秒,分,小時,通過目標芯片EPF10KLC84-4驗證
標簽: VHDL 分 EPF KLC
上傳時間: 2016-09-23
上傳用戶:851197153
基于89C51的六位led秒表匯編語言原程序
標簽: 89C51 led 匯編語言 程序
上傳時間: 2016-09-24
上傳用戶:youmo81
second.rar 這個做的是一秒表計時程序,是用FPGA寫的,里面代碼完整,并帶有文檔報告
標簽: second 計時 程序
上傳時間: 2013-12-21
蟲蟲下載站版權所有 京ICP備2021023401號-1