本系列芯片支持第三方 IDE 開發,主要支持 IAR 和 Keil MDK 等主流開發環境。主要描述本系列芯片所使用的硬件、軟件開發工具、開發工具的安裝使用說明、開發及調試方法步驟以及注意事項等,旨在幫助使用本系列 MCU 的開發人員快速便捷地進行應用程序的開發工作。安裝包內包含:MCU封裝庫及Demo板參考原理圖,編程工具,仿真器,集成開發環境支持包,驅動庫及樣例,應用筆記,應用注意事項。能讓開發人員快速上手華大芯片開發。
標簽: 單片機
上傳時間: 2022-07-01
上傳用戶:
本文介紹了采用可編程控制器(PLC)作為核心控制部件,并利用計算機進行組態監控的全自動洗衣機控制系統。文章介紹了洗衣機的結構,對全自動洗衣機的控制系統進行了分析,在此基礎上提出了基于PLC的全自動洗衣機控制方案,并對方案進行了論證,根據洗衣機的工作原理,設計了流程及程序,對按鈕,繼電器,開關,變頻器等其它一些輸入/輸出點進行控制,實現了洗衣機洗衣過程的自動化。由于洗滌,排水,脫水的時間均由PLC內計數器控制,所以只要改變計數器參數就可以改變時間。具有智能化程度高、安全可靠、方便、靈活等特點。關鍵詞:PLC;全自動洗衣機;變頻器;繼電器工業洗衣機主要特點:(1)工業洗衣機采用臥室滾筒型,工業洗衣機的內外筒均采用優質不銹鋼板精制而成,平整光亮,耐腐蝕,對織物的磨損小且無損傷,機器使用壽命長;(2)工業洗衣機內筒門蓋均裝有不銹鋼安全鎖緊機構,外筒門蓋上設有電器互鎖裝置,運轉安全可靠;(3)工業洗衣機采用三角膠帶傳動,振動小、運轉平穩、經久耐用。(4)工業洗衣機專業用于服裝廠,水洗廠,賓館,酒店,醫院,工礦企業等。
上傳時間: 2022-07-29
上傳用戶:
IC-Ucc28950改進的相移全橋控制設計UcC28950是T公司進一步改進的相移全橋控制C,它比原有標準型UCC2895主要改進為Zvs能力范圍加寬,對二次側同步整流直接控制,提高了輕載空載轉換效率,而且此時可以ON/OFF控制同步整流成為綠色產品。既可以作電流型控制,也可以作電壓型控制。增加了閉環軟啟動及使能功能。低啟動電流,逐個周期式限流過流保護,開關頻率可達1MHz UCC28950基本應用電路如圖1所示,內部等效方框電路如圖2所示。*啟動中的保護邏輯UCC28950啟動前應該首先滿足下列條件:*VDD電壓要超過UvLo閾值,73V*5V基準電壓已經實現*芯片結溫低于140℃。*軟啟動電容上的電壓不低于0.55V。如果滿足上述條件,一個內部使能信號EN將產生出來,開始軟啟動過程。軟啟動期間的占空比,由Ss端電壓定義,且不會低于由Twm設置的占空比,或由逐個周期電流限制電路決定的負載條件電壓基準精確的(±1.5%5V基準電壓,具有短路保護,支持內部電路,并能提供20mA外部輸出電流,其用于設置DCDC變換器參數,放置一個低ESR,ESL瓷介電容(1uF-2.2uF旁路去耦,從此端接到GND,并緊靠端子,以獲得最佳性能。唯一的關斷特性發生在C的VDD進入UVLo狀態。*誤差放大器(EA+EA,COMP)誤差放大器有兩個未提交的輸入端,EA+和EA-。它具有3MHz帶寬具有柔性的閉環反饋環。EA+為同相端,EA-為反向端。COMP為輸出端輸入電壓共模范圍保證在0.5V-3.6V。誤差放大器的輸出在內部接到pWM比較器的同相輸入端,誤差放大器的輸出范圍為0.25V4.25V,遠超出PwM比較器輸入上斜信號范圍,其從0.8v-2.8V。軟啟動信號作為附加的放大器的同相輸入,當誤差放大器的兩個同相輸入為低,是支配性的輸入,而且設置的占空比是誤差放大器輸出信號與內部斜波相比較后放在PWM比較器的輸入處。
標簽: ucc2895
上傳時間: 2022-03-31
上傳用戶:
論文分析了混合式步進電動機的工作原理和運行特性。采用簡化的磁網絡模型,推導了建立二相混合式步進電機數學模型的關系式。并對步進電機的多種驅動技術進行了詳細的研究,著重分析和論述了正弦脈寬調制細分驅動技術。文中對整個系統的結構、硬件電路設計及驅動軟件編程進行了研究和實現,并給出了系統性能實驗結果。 步進電機的使用離不開步進電機驅動器,驅動器的優劣影響著步進電機的運行性能。傳統的驅動方式側重于使步進電機繞組電流以盡可能短的時間上升到額定值,以提高電機高速運行時的轉矩,一般步距角較大,且造成低速運行時的振動和噪聲加大。針對此問題,開發出一種新型的基于單片機的多細分二相混合式步進電機驅動器。該驅動器以二相混合式步進電動機的靜態和動態運行特性為出發點,主要分為數字控制部分、GAL片邏輯綜合信號處理單元、SG3525恒流控制電路、驅動功放電路、過流保護及反饋電路和系統供電電源模塊等。采用專用集成芯片和可編程邏輯器件,以8位單片機AT89C51為控制核心,實現恒流控制、正/反轉運行、過流保護和多檔位細分等功能。在器件選型和軟、硬件設計方面兼顧了性能與成本等因素,性價比較高且通用性強。 該驅動器樣機已完成制作并進行了聯調測試,文中給出了測試結果并對所測波形進行了分析。實驗結果表明,系統硬件和軟件設計合理可行,各項技術指標均達到了設計要求。它與混合式步進電動機配套可以明顯地改善步進電動機的運行性能,拓寬其應用領域。
上傳時間: 2013-06-07
上傳用戶:西伯利亞狼
60年代初,國際上首次將B超診斷儀應用于臨床診斷,40多年來B超診斷儀的發展極為迅速。隨著數字信號處理及計算機技術的發展,目前國際上先進水平的超聲診斷設備幾乎每一個環節都包含著數字信號處理的內容,研制全數字化的超聲診斷設備已成為發展趨勢。 @@ 基于FPGA及嵌入式操作系統的全數字超聲診斷系統具有技術含量高、便攜的特點,可用數字硬件電路來實現數據量極其龐大的超聲信息的實時處理。 @@ 本文從超聲診斷原理入手,在對超聲診斷系統中的幾個關鍵技術進行分析的基礎上,重點研究開發超聲診斷系統中數字信號處理部分的兩個核心算法。以FPGA芯片為載體,在Quartus Ⅱ平臺中采用Verilog HDL語言進行編程并仿真驗證,分別實現了數字FIR濾波器及CORDIC坐標變換兩個模塊的功能。另外,采用Verilog HDL語言對應用于圖像顯示模塊的SPI接口進行了編程設計,編譯下載至FPGA中,最終實現了與ARM A8的OMPG3530板之間高速串行數據的傳輸。 @@ 采用在單片FPGA芯片內實現數字式超聲診斷部分核心算法并與高性能ARMA8處理器相配合的數字信號處理解決方案,具有高速度、高精度、高集成度、便攜的特點,為全數字化便攜超聲診斷設備的研制打下了基礎。 @@關鍵詞:超聲診斷系統;FPGA;數字FIR濾波器;CORDIC算法;SPI總線
上傳時間: 2013-07-07
上傳用戶:hxy200501
現場可編程門陣列(FPGA)的發展已經有二十多年,從最初的1200門發展到了目前數百萬門至上千萬門的單片FPGA芯片。現在,FPGA已廣泛地應用于通信、消費類電子和車用電子類等領域,但國內市場基本上是國外品牌的天下。 在高密度FPGA中,芯片上時鐘分布質量變的越來越重要,時鐘延遲和時鐘偏差已成為影響系統性能的重要因素。目前,為了消除FPGA芯片內的時鐘延遲,減小時鐘偏差,主要有利用延時鎖相環(DLL)和鎖相環(PLL)兩種方法,而其各自又分為數字設計和模擬設計。雖然用模擬的方法實現的DLL所占用的芯片面積更小,輸出時鐘的精度更高,但從功耗、鎖定時間、設計難易程度以及可復用性等多方面考慮,我們更愿意采用數字的方法來實現。 本論文是以Xilinx公司Virtex-E系列FPGA為研究基礎,對全數字延時鎖相環(DLL)電路進行分析研究和設計,在此基礎上設計出具有自主知識產權的模塊電路。 本文作者在一年多的時間里,從對電路整體功能分析、邏輯電路設計、晶體管級電路設計和仿真以及最后對設計好的電路仿真分析、電路的優化等做了大量的工作,通過比較DLL與PLL、數字DLL與模擬DLL,深入的分析了全數字DLL模塊電路組成結構和工作原理,設計出了符合指標要求的全數字DLL模塊電路,為開發自我知識產權的FPGA奠定了堅實的基礎。 本文先簡要介紹FPGA及其時鐘管理技術的發展,然后深入分析對比了DLL和PLL兩種時鐘管理方法的優劣。接著詳細論述了DLL模塊及各部分電路的工作原理和電路的設計考慮,給出了全數字DLL整體架構設計。最后對DLL整體電路進行整體仿真分析,驗證電路功能,得出應用參數。在設計中,用Verilog-XL對部分電路進行數字仿真,Spectre對進行部分電路的模擬仿真,而電路的整體仿真工具是HSIM。 本設計采用TSMC0.18μmCMOS工藝庫建模,設計出的DLL工作頻率范圍從25MHz到400MHz,工作電壓為1.8V,工作溫度為-55℃~125℃,最大抖動時間為28ps,在輸入100MHz時鐘時的功耗為200MW,達到了國外同類產品的相應指標。最后完成了輸出電路設計,可以實現時鐘占空比調節,2倍頻,以及1.5、2、2.5、3、4、5、8、16時鐘分頻等時鐘頻率合成功能。
上傳時間: 2013-06-10
上傳用戶:yd19890720
數字超聲診斷設備在臨床診斷中應用十分廣泛,研制全數字化的醫療儀器已成為趨勢。盡管很多超聲成像儀器設計制造中使用了數字化技術,但是我們可以說現代VLSI 和EDA 技術在其中并沒有得到充分有效的應用。隨著現代電子信息技術的發展,PLD 在很多與B 型超聲成像或多普勒超聲成像有關的領域都得到了較好的應用,例如數字通信和相控雷達領域。 在研究現代超聲成像原理的基礎上,我們首先介紹了常見的數字超聲成像儀器的基本結構和模塊功能,同時也介紹了現代FPGA 和EDA 技術。隨后我們詳細分析討論了B 超中,全數字化波束合成器的關鍵技術和實現手段。我們設計實現了片內高速異步FIFO 以降低采樣率,仿真結果表明資源使用合理且訪問時間很小。正交檢波方法既能給出灰度超聲成像所需要的回波的幅值信息,也能給出多普勒超聲成像所需要的回波的相移信息。我們設計實現了基于直接數字頻率合成原理的數控振蕩器,能夠給出一對幅值和相位較平衡的正交信號,且在FPGA 片內實現方案簡單廉價。數控振蕩器輸出波形的頻率可動態控制且精度較高,對于隨著超聲在人體組織深度上的穿透衰減,導致回波中心頻率下移的聲學物理現象,可視作將回波接收機的中心頻率同步動態變化進行補償。 還設計實現了B 型數字超聲診斷儀前端發射波束聚焦和掃描控制子系統。在單片FPGA 芯片內部設計實現了聚焦延時、脈寬和重復頻率可動態控制的發射驅動脈沖產生器、線掃控制、探頭激勵控制、功能碼存儲等功能模塊,功能仿真和時序分析結果表明該子系統為設計實現高速度、高精度、高集成度的全數字化超聲診斷設備打下了良好的基礎,將加快其研發和制造進程,為生物醫學電子、醫療設備和超聲診斷等方面帶來新思路。
上傳時間: 2013-06-18
上傳用戶:hfmm633
超聲理論與技術的快速發展,使超聲設備不斷更新,超聲檢查已成為預測和評價疾病及其治療結果不可缺少的重要方法。超聲診斷技術不僅具有安全、方便、無損、廉價等優點,其優越性還在于它選用診斷參數的多樣性及其在工程上實現的靈活性。 全數字B超診斷儀基于嵌入式ARM9+FPGA硬件平臺、LINUX嵌入式操作系統,是一種新型的、操作方便的、技術含量高的機型。它具有現有黑白B超的基本功能,能夠對超聲回波數據進行靈活的處理,從而使操作更加方便,圖象質量進一步提高,并為遠程醫療、圖像存儲、拷貝等打下基礎,是一種很有發展前景、未來市場的主打產品。全數字B型超聲診斷儀的基本技術特點是用數字硬件電路來實現數據量極其龐大的超聲信息的實時處理,它的實現主要倚重于FPGA技術。現在FPGA已經成為多種數字信號處理(DSP)應用的強有力解決方案。硬件和軟件設計者可以利用可編程邏輯開發各種DSP應用解決方案。可編程解決方案可以更好地適應快速變化的標準、協議和性能需求。 本論文首先闡述了醫療儀器發展現狀和嵌入式計算機體系結構及發展狀況,提出了課題研究內容和目標。然后從B超診斷原理及全數字B超診斷儀設計入手深入分析了B型超聲診斷儀的系統的硬件體系機構。對系統的總體框架和ARM模塊設計做了描述后,接著分析了超聲信號進行數字化處理的各個子模塊、可編程邏輯器件的結構特點、編程原理、設計流程以及ARM處理模塊和FPGA模塊的主要通訊接口。接著,本論文介紹了基于ARM9硬件平臺的LINUX嵌入式操作系統的移植和設備驅動的開發,詳細描述了B型超聲診斷儀的軟件環境的架構及其設備驅動的詳細設計。最后對整個系統的功能和特點進行了總結和展望。
上傳時間: 2013-05-28
上傳用戶:sssnaxie
在過去的十幾年間,FPGA取得了驚人的發展:集成度已達到1000萬等效門、速度可達到400~500MHz。隨著FPGA的集成度不斷增大,在高密度FPGA中,芯片上時鐘的分布質量就變得越來越重要。時鐘延時和時鐘相位偏移已成為影響系統性能的重要因素。現在,解決時鐘延時問題主要使用時鐘延時補償電路。 為了消除FPGA芯片內的時鐘延時,減小時鐘偏差,本文設計了內置于FPGA芯片中的延遲鎖相環,采用一種全數字的電路結構,將傳統DLL中的用模擬方式實現的環路濾波器和壓控延遲鏈改進為數字方式實現的時鐘延遲測量電路,和延時補償調整電路,配合特定的控制邏輯電路,完成時鐘延時補償。在輸入時鐘頻率不變的情況下,只需一次調節過程即可完成輸入輸出時鐘的同步,鎖定時間較短,噪聲不會積累,抗干擾性好。 在Smic0.18um工藝下,設計出的時鐘延時補償電路工作頻率范圍從25MHz到300MHz,最大抖動時間為35ps,鎖定時間為13個輸入時鐘周期。另外,完成了時鐘相移電路的設計,實現可編程相移,為用戶提供與輸入時鐘同頻的相位差為90度,180度,270度的相移時鐘;時鐘占空比調節電路的設計,實現可編程占空比,可以提供占空比為50/50的時鐘信號;時鐘分頻電路的設計,實現頻率分頻,提供1.5,2,2.5,3,4,5,8,16分頻時鐘。
上傳時間: 2013-07-06
上傳用戶:LouieWu
數字超聲診斷設備在臨床診斷中應用十分廣泛,研制全數字化的醫療儀器已成為趨勢。盡管很多超聲成像儀器設計制造中使用了數字化技術,但是我們可以說現代VLSI 和EDA 技術在其中并沒有得到充分有效的應用。隨著現代電子信息技術的發展,PLD 在很多與B 型超聲成像或多普勒超聲成像有關的領域都得到了較好的應用,例如數字通信和相控雷達領域。 在研究現代超聲成像原理的基礎上,我們首先介紹了常見的數字超聲成像儀器的基本結構和模塊功能,同時也介紹了現代FPGA 和EDA 技術。隨后我們詳細分析討論了B 超中,全數字化波束合成器的關鍵技術和實現手段。我們設計實現了片內高速異步FIFO 以降低采樣率,仿真結果表明資源使用合理且訪問時間很小。正交檢波方法既能給出灰度超聲成像所需要的回波的幅值信息,也能給出多普勒超聲成像所需要的回波的相移信息。我們設計實現了基于直接數字頻率合成原理的數控振蕩器,能夠給出一對幅值和相位較平衡的正交信號,且在FPGA 片內實現方案簡單廉價。數控振蕩器輸出波形的頻率可動態控制且精度較高,對于隨著超聲在人體組織深度上的穿透衰減,導致回波中心頻率下移的聲學物理現象,可視作將回波接收機的中心頻率同步動態變化進行補償。 還設計實現了B 型數字超聲診斷儀前端發射波束聚焦和掃描控制子系統。在單片FPGA 芯片內部設計實現了聚焦延時、脈寬和重復頻率可動態控制的發射驅動脈沖產生器、線掃控制、探頭激勵控制、功能碼存儲等功能模塊,功能仿真和時序分析結果表明該子系統為設計實現高速度、高精度、高集成度的全數字化超聲診斷設備打下了良好的基礎,將加快其研發和制造進程,為生物醫學電子、醫療設備和超聲診斷等方面帶來新思路。
上傳時間: 2013-05-30
上傳用戶:tonyshao