亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

移相全橋及LLC混合式<b>dc-dc</b>變換器-沙德尚

  • 基于ARM的聲學海流剖面儀信號模擬器研制及回波信號處理

    隨著海洋勘測技術的發展,研制高性能的海洋測流儀器越來越重要。多普勒聲學海流剖面儀就是一種非常重要的用來測量海流速度的儀器。在調試多普勒聲學海流剖面儀的過程中,多普勒聲學海流剖面儀信號模擬器是很重要的設備,它是數字模擬技術與多普勒聲學技術相結合的產物,它通過模擬的方法產生聲學海流剖面儀回波信號,以便在不具備實際海洋情況的條件下,可以在實驗室環境中對聲學海流剖面儀的樣機進行系統調試。在此情況下,本文研制了一種聲學海流剖面儀信號模擬器,并對聲學海流剖面儀回波信號接收過程中使用的算法進行了研究。 本文首先比較了多普勒聲學海流剖面儀的發射信號與接收信號之間的關系,分析了產生多普勒頻移的原因。選用直接數字頻率合成技術(DDS)生成多普勒聲學海流剖面儀調試所需要的回波信號o DDS技術克服了傳統信號源的頻率精度不高和頻率不穩等問題。本文選用專用DDS芯片AD9833來實現回波信號的產生,利用ARM嵌入式技術對輸出信號進行控制。 信號模擬器以S3C2410處理器為核心構建了硬件平臺,采用核心板與擴展板相結合的硬件結構。核心板主要包括了存儲系統、網絡接口和各種通訊接口。其主要功能是存儲大量數據信號和通訊功能;擴展電路包括了16路DDS信號輸出及信號調理電路,可以通過軟件來配置16路信號相應的工作狀態及選擇信號輸出形式。硬件設計預留了一定數量的I/O接口以備將來擴展之用。 建立嵌入式Linux開發環境;并分析BootLoader啟動機制,移植VIVI;通過配置內核相關文件,移植Linux2.4.18內核到模擬器系統;編寫16路DDS的驅動程序;設計了模擬器的上位機通訊程序及用應程序;對系統進行了軟硬件調試,調試結果表明模擬器完全能夠模擬聲學海流剖面儀的回波信號。 最后,結合回波信號形式,采用基帶解調、復相關等技術對接收回波信號所使用的算法進行了研究,估算出多普勒頻移,配合了調試海流剖面儀樣機工作的進行。該模擬器不但可以模擬回波信號,還可以作為發射信號來用,大大提高了模擬器的實用性。關鍵詞:聲學海流剖面儀;S3C2410; AD9833;嵌入式Linux;回波信號

    標簽: ARM 聲學 信號模擬器 信號處理

    上傳時間: 2013-04-24

    上傳用戶:prczsf

  • 全數字OQPSK解調算法的研究及FPGA實現

    隨著各種通信系統數量的日益增多,為了充分地利用有限的頻譜資源,高頻譜利用率的調制技術不斷被應用。偏移正交相移鍵控(OQPSK: Offset QuadraturePhase Shift Keying)是一種恒包絡調制技術,具有較高的頻譜利用率和功率利用率,廣泛應用于衛星通信系統和地面移動通信系統。因此,對于OQPSK全數字解調技術的研究具有一定的理論價值。 本文以軟件無線電和全數字解調的相關理論為指導,成功設計并實現了基于FPGA的OQPSK全數字解調。論文介紹了OQPSK全數字接收解調原理和基于軟件無線電設計思想的全數字接收機的基本結構,詳細闡述了當今OQPSK數字解調中載波頻率同步、載波相位同步、時鐘同步和數據幀同步的一些常用算法,并選擇了相應算法構建了三種系統級的實現方案。通過MATLAB對解調方案的仿真和性能分析,確定了FPGA中的系統實現方案。在此基礎上,本文采用VerilogHDL硬件描述語言在Altera公司的Quartus II開發平臺上設計了同步解調系統中的各個模塊,還對各模塊和整個系統在ModelSim中進行了時序仿真驗證,并對設計中出現的問題進行了修正。最后,經過FPGA調試工具嵌入式邏輯分析儀SignalTapⅡ的硬件實際測試,本文對系統方案進行了最終的改進與調整。 實際測試結果表明,本文的設計最終能夠達到了預期的指標和要求。本課題設計經過時序和資源優化后還可以向ASIC和系統級SOC轉化,以進一步縮小系統體積、降低成本和提高電路的可靠性,因此具有良好的實際應用價值。

    標簽: OQPSK FPGA 全數字 解調

    上傳時間: 2013-07-14

    上傳用戶:aappkkee

  • 兩相混合式步進電機控制系統的設計

    兩相混合式步進電機控制系統的設計,上海大學郭成教授等的作品。不是我的。

    標簽: 步進電機 控制系統

    上傳時間: 2013-06-16

    上傳用戶:xinyuzhiqiwuwu

  • 應用VHDL技術設計嵌入式全數字鎖相環路的方法

    介紹了應用VHDL技術設計嵌入式全數字鎖相環路的方法,詳細敘述了其工作原理和設計思想,并用可編程邏輯器件FPGA實現。

    標簽: VHDL 嵌入式 全數字 鎖相環路

    上傳時間: 2013-08-11

    上傳用戶:yare

  • 基于FPGA的全數字鎖相環設計

    基于FPGA的全數字鎖相環設計,內有設計過程和設計思想

    標簽: FPGA 全數字 鎖相環

    上傳時間: 2013-08-13

    上傳用戶:fqscfqj

  • 最全Proteus元件庫元件名稱及中英對照

    最全Proteus元件庫元件名稱及中英對照

    標簽: Proteus 元件庫 元件 對照

    上傳時間: 2014-03-26

    上傳用戶:changeboy

  • 無功功率自動補償控制器

    1) 全數字化設計,交流采樣,人機界面采用大屏幕點陣圖形128X64 LCD中文液晶顯示器。 2) 可實時顯示A、B、C各相功率因數、電壓、電流、有功功率、無功功率、電壓總諧波畸變率、電流總諧波畸變率、電壓3、5、7、9、11、13次諧波畸變率、電流3、5、7、9、 11、13次諧波畸變率頻率、頻率、電容輸出顯示及投切狀態、報警等信息。 3) 設置參數中文提示,數字輸入。 4) 電容器控制方案支持三相補償、分相補償、混合補償方案,可通過菜單操作進行設置。 5) 電容器投切控制程序支持等容/編碼(1:2、 1:2:3、 1:2:4:8…)等投切方式。 6) 具有手動補償/自動補償兩種工作方式。 7) 提供電平控制輸出接口(+12V),動態響應優于20MS。 8) 取樣物理量為無功功率,具有諧波測量及保護功能。 9) 控制器具有RS-485通訊接口,MODBUS標準現場總線協議,方便接入低壓配電系統。

    標簽: 無功功率 控制器 自動補償

    上傳時間: 2013-11-09

    上傳用戶:dancnc

  • 無源雙端全隔離方案的技術要點及應用實效

    無源雙端全隔離方案,是在兩端通信設備接口與通信線路之間各串入一只新型無源串口隔離器,從而使兩端設備接口得到"均等而有效"的保護。通過電路形式、振蕩頻率、元器件參數及變壓器繞組匝數變比的優化創新,解決了新型隔離器串口竊電的微功耗高效率隔離傳輸、由單電源形成雙極性邏輯電平、以及兩端隔離器的通用性和自環狀態下的電能平均分配等關鍵問題。2010年以來,大慶油田處于該隔離器保護之下的90臺通信設備的接口從未因雷擊損壞,并能方便地進行自環測試。

    標簽: 無源 雙端 方案 隔離

    上傳時間: 2014-12-24

    上傳用戶:Wwill

  • 模塊電源功能性參數指標及測試方法

      模塊電源的電氣性能是通過一系列測試來呈現的,下列為一般的功能性測試項目,詳細說明如下: 電源調整率(Line Regulation) 負載調整率(Load Regulation) 綜合調整率(Conmine Regulation) 輸出漣波及雜訊(Ripple & Noise) 輸入功率及效率(Input Power, Efficiency) 動態負載或暫態負載(Dynamic or Transient Response) 起動(Set-Up)及保持(Hold-Up)時間 常規功能(Functions)測試 1. 電源調整率   電源調整率的定義為電源供應器于輸入電壓變化時提供其穩定輸出電壓的能力。測試步驟如下:于待測電源供應器以正常輸入電壓及負載狀況下熱機穩定后,分別于低輸入電壓(Min),正常輸入電壓(Normal),及高輸入電壓(Max)下測量并記錄其輸出電壓值。 電源調整率通常以一正常之固定負載(Nominal Load)下,由輸入電壓變化所造成其輸出電壓偏差率(deviation)的百分比,如下列公式所示:   [Vo(max)-Vo(min)] / Vo(normal) 2. 負載調整率   負載調整率的定義為開關電源于輸出負載電流變化時,提供其穩定輸出電壓的能力。測試步驟如下:于待測電源供應器以正常輸入電壓及負載狀況下熱機穩定后,測量正常負載下之輸出電壓值,再分別于輕載(Min)、重載(Max)負載下,測量并記錄其輸出電壓值(分別為Vo(max)與Vo(min)),負載調整率通常以正常之固定輸入電壓下,由負載電流變化所造成其輸出電壓偏差率的百分比,如下列公式所示:   [Vo(max)-Vo(min)] / Vo(normal)    3. 綜合調整率   綜合調整率的定義為電源供應器于輸入電壓與輸出負載電流變化時,提供其穩定輸出電壓的能力。這是電源調整率與負載調整率的綜合,此項測試系為上述電源調整率與負載調整率的綜合,可提供對電源供應器于改變輸入電壓與負載狀況下更正確的性能驗證。 綜合調整率用下列方式表示:于輸入電壓與輸出負載電流變化下,其輸出電壓之偏差量須于規定之上下限電壓范圍內(即輸出電壓之上下限絕對值以內)或某一百分比界限內。 4. 輸出雜訊   輸出雜訊(PARD)系指于輸入電壓與輸出負載電流均不變的情況下,其平均直流輸出電壓上的周期性與隨機性偏差量的電壓值。輸出雜訊是表示在經過穩壓及濾波后的直流輸出電壓上所有不需要的交流和噪聲部份(包含低頻之50/60Hz電源倍頻信號、高于20 KHz之高頻切換信號及其諧波,再與其它之隨機性信號所組成)),通常以mVp-p峰對峰值電壓為單位來表示。   一般的開關電源的規格均以輸出直流輸出電壓的1%以內為輸出雜訊之規格,其頻寬為20Hz到20MHz。電源實際工作時最惡劣的狀況(如輸出負載電流最大、輸入電源電壓最低等),若電源供應器在惡劣環境狀況下,其輸出直流電壓加上雜訊后之輸出瞬時電壓,仍能夠維持穩定的輸出電壓不超過輸出高低電壓界限情形,否則將可能會導致電源電壓超過或低于邏輯電路(如TTL電路)之承受電源電壓而誤動作,進一步造成死機現象。   同時測量電路必須有良好的隔離處理及阻抗匹配,為避免導線上產生不必要的干擾、振鈴和駐波,一般都采用雙同軸電纜并以50Ω于其端點上,并使用差動式量測方法(可避免地回路之雜訊電流),來獲得正確的測量結果。 5. 輸入功率與效率   電源供應器的輸入功率之定義為以下之公式:   True Power = Pav(watt) = Vrms x Arms x Power Factor 即為對一周期內其輸入電壓與電流乘積之積分值,需注意的是Watt≠VrmsArms而是Watt=VrmsArmsxP.F.,其中P.F.為功率因素(Power Factor),通常無功率因素校正電路電源供應器的功率因素在0.6~0.7左右,其功率因素為1~0之間。   電源供應器的效率之定義為為輸出直流功率之總和與輸入功率之比值。效率提供對電源供應器正確工作的驗證,若效率超過規定范圍,即表示設計或零件材料上有問題,效率太低時會導致散熱增加而影響其使用壽命。 6. 動態負載或暫態負載   一個定電壓輸出的電源,于設計中具備反饋控制回路,能夠將其輸出電壓連續不斷地維持穩定的輸出電壓。由于實際上反饋控制回路有一定的頻寬,因此限制了電源供應器對負載電流變化時的反應。若控制回路輸入與輸出之相移于增益(Unity Gain)為1時,超過180度,則電源供應器之輸出便會呈現不穩定、失控或振蕩之現象。實際上,電源供應器工作時的負載電流也是動態變化的,而不是始終維持不變(例如硬盤、軟驅、CPU或RAM動作等),因此動態負載測試對電源供應器而言是極為重要的。可編程序電子負載可用來模擬電源供應器實際工作時最惡劣的負載情況,如負載電流迅速上升、下降之斜率、周期等,若電源供應器在惡劣負載狀況下,仍能夠維持穩定的輸出電壓不產生過高激(Overshoot)或過低(Undershoot)情形,否則會導致電源之輸出電壓超過負載組件(如TTL電路其輸出瞬時電壓應介于4.75V至5.25V之間,才不致引起TTL邏輯電路之誤動作)之承受電源電壓而誤動作,進一步造成死機現象。 7. 啟動時間與保持時間   啟動時間為電源供應器從輸入接上電源起到其輸出電壓上升到穩壓范圍內為止的時間,以一輸出為5V的電源供應器為例,啟動時間為從電源開機起到輸出電壓達到4.75V為止的時間。   保持時間為電源供應器從輸入切斷電源起到其輸出電壓下降到穩壓范圍外為止的時間,以一輸出為5V的電源供應器為例,保持時間為從關機起到輸出電壓低于4.75V為止的時間,一般值為17ms或20ms以上,以避免電力公司供電中于少了半周或一周之狀況下而受影響。    8. 其它 在電源具備一些特定保護功能的前提下,還需要進行保護功能測試,如過電壓保護(OVP)測試、短路保護測試、過功保護等

    標簽: 模塊電源 參數 指標 測試方法

    上傳時間: 2013-10-22

    上傳用戶:zouxinwang

  • LLC電路基本原理分析及公式推導(ST)

    LLC電路知識,LLC電路基本原理分析及公式推導(ST)。

    標簽: LLC ST 電路

    上傳時間: 2013-10-20

    上傳用戶:zl5712176

主站蜘蛛池模板: 焉耆| 东源县| 垣曲县| 肃南| 双城市| 石林| 独山县| 兴化市| 阜新| 罗甸县| SHOW| 博罗县| 铜鼓县| 烟台市| 北京市| 明光市| 岑溪市| 兴海县| 饶阳县| 新竹市| 会宁县| 铁力市| 同江市| 吉首市| 邹平县| 九江县| 且末县| 盱眙县| 鹤峰县| 新源县| 庆阳市| 常德市| 门源| 夹江县| 靖边县| 泗水县| 包头市| 安多县| 宜兴市| 武定县| 莱芜市|