近年來,電源技術無論在理論研究,還是生產應用方面都取得了許多成果和長足的進步。開關電源的研究涉及電力電子、自動控制等技術領域,軟開關、高效率是開關電源的重要研究方向。因此,PFC技術和軟開關PWM技術作為成熟的技術,近些年來在中、小功率乃至大功率開關電源中得到普遍的應用。 本文研究設計了一種具有功率因數校正和軟開關技術的高效率開關電源。該開關電源主要分為兩個部分,前一部分為單相有源功率因數校正電路,后一部分為采用移相控制軟開關技術的全橋變換器。 論文首先介紹了開關電源技術的發展以及涉及到的技術領域,然后闡述了現階段幾種提高開關電源技術的新方法,最后詳細敘述了整個系統的設計。在詳細分析和研究單相有源功率因數校正原理的基礎上,設計出有源功率因數校正電路,并給出電路中升壓電感的設計方法。同時,設計出了大功率移相控制全橋軟開關PWMDC/DC變換器,詳細的研究了實現ZVS的條件。最后研制出了實驗樣機,并給出了實驗樣機的功率因數校正電路和移相全橋軟開關變換電路的實驗波形。
上傳時間: 2013-04-24
上傳用戶:ynwbosss
隨著電力電子技術的發展,開關電源的小型化、高頻化成為趨勢,其中各個部分工作時的電磁干擾問題也越來越嚴重,因此開關電源的電磁兼容性也越來越引起人們的重視。目前,軟開關技術因其能減少開關損耗和提高效率,在開關電源中應用越來越廣泛。本文的主要目的是針對開關電源中的電磁干擾進行分析,研究軟開關技術對電磁干擾的影響,并且提出一種抑制共模干擾的濾波方法。 本文首先介紹了電磁兼容的定義、開關電源EMI的特點,論述了開關電源中EMI的研究現狀。從電磁干擾的三要素出發,介紹了開關電源中電磁干擾的干擾源和干擾的耦合通路。分析了電感、電容、高頻變壓器等器件的高頻特性,并介紹了線性阻抗穩定系統(LISN)的定義和作用。在了解了軟開關基本概念的基礎上,本文以全橋變換器為對象,介紹了移相全橋ZVS的工作原理,分析了它在實現過程中對共模干擾的影響,并在考慮IGBT寄生電容的情況下,對其共模干擾通道進行了分析。然后以UC3875為核心,設計了移相全橋ZVS的控制電路和主電路,實現了軟開關。為了對共模干擾進行抑制,本文提出了一種新型的有源和無源相結合的EMI濾波器,即無源部分采用匹配網絡法,將阻抗失配的影響降到最低;有源部分采用前饋控制,對共模電流進行補償。 針對以上提出的問題,本文通過Saber軟件對移相全橋ZVS進行了仿真,并和硬開關條件下的傳導干擾進行了比較,得出了在高頻段,ZVS的共模干擾小于硬開關,在較低頻段改善不大,甚至更加嚴重,而差模干擾有較大衰減的結論。通過對混合濾波器進行仿真,取得了良好的濾波效果,和傳統的無源EMI濾波器相比,在體積和重量上都有一定優勢。
上傳時間: 2013-05-28
上傳用戶:iswlkje
蓄電池作為一種儲能設備,廣泛應用于國民經濟的各個部門。近幾年來,電動汽車行業迅速發展,對于純電動汽車蓄電池是唯一的動力源,需要定期的滿充滿放的維護來提高電池性能,同時測量電池實際安時數。蓄電池的充放電技術與蓄電池相伴而生,與蓄電池的發展和應用有著密切的關系。充放電系統性能直接影響著蓄電池的技術狀態,使用壽命,并決定著放電時對電網污染的程度。 目前,大功率蓄電池充放電系統仍大量采用晶閘管移相控制技術,該技術具有技術成熟,價格低廉的優點,但網側功率因數低,對電網的污染大。而消除電網諧波污染、提高功率因數是電力電子領域研究的重大課題之一。本文為大功率鋰離子蓄電池充放電設計的系統采用電壓型PWM整流器和雙向DC/DC變換器的結構,在實現能量雙向流動的同時,實現網側電流波形的正弦化控制,具有節能,對電網污染小等優點。 本文設計了主電路參數并在MATLAB/Simulink環境下進行了仿真。本文還提出了以MC9S12D64為核心的雙向DC/DC變換器控制板和控制器的硬件、軟件的完整的設計方案。充電采用恒流充電和恒壓充電相結合的控制策略,實現單體電池電壓控制,提高了充放電控制性能和安全性。充放電系統樣機測試結果表明:滿載時,系統效率80%以上,功率因數99%以上,諧波含量5%以下,滿足設計要求,驗證了系統設計的可行性。
上傳時間: 2013-06-27
上傳用戶:啊颯颯大師的
隨著電信業的迅猛發展,電信網絡總體規模不斷擴大,網絡結構日益復雜先進。作為通訊支撐系統的通訊用基礎電源系統,市場需求逐年增加,其動力之源的重要性也日益突出。龐大的電信網絡高效、安全、有序的正常運行,對通信電源系統的品質提出了越來越嚴格的要求,推動了通信電源向著高效率、高頻化、模塊化、數字化方向發展。 本文在廣泛了解通信電源的行業現狀和研究熱點的基礎上,深入研究了開關電源的基本原理及相關技術,重點分析了開關電源功率因數技術及移相全橋軟開關PWM技術的基本原理,并在這基礎上設計了一款通信機房常用的48V/25A的通信電源模塊,該電源模塊由功率因數校正和DC/DC變換兩級電路組成,采用了一些最新的技術來提高電源的性能。例如,在電路拓撲中引入軟開關技術,通過采用移相全橋軟開關PWM變換器實現開關管的零電壓開通,減小功率器件損耗,提高電源效率;采用高性能的DSP芯片對電源實現數字PWM控制,克服了一般單芯片控制器由于運行頻率有限,無法產生足夠高頻率和精度的PWM輸出及無法完成單周期控制的缺陷;引入了智能控制技術,以模糊自適應PID控制算法取代傳統的PID算法,提高了開關電源的動態性能。 整篇論文以電源設計為主線,在詳細分析電路原理的基礎上,進行系統的主電路參數設計、輔助電路設計、控制回路設計、仿真研究、軟件實現。
上傳時間: 2013-05-26
上傳用戶:l254587896
近年來,世界各國競相發展綠色可再生能源,太陽能因其潔凈、儲量巨大等優點倍受青睞。在太陽能的各種應用中,光伏發電倍受關注。隨著光伏組件價格的不斷降低和電力電子技術的發展,光伏發電的系統容量和變換設備的轉換效率不斷增加,體積逐漸減小,對光伏發電系統相關設備的設計和制造提出了新的要求。 本文從提高光伏發電系統整體效率的角度出發,以光伏發電系統中電能變換裝置作為研究目標,研究光伏發電中的關鍵性技術之一——光伏陣列的最大功率點跟蹤技術。主要研究適用于光伏發電系統的最大功率點跟蹤變換器的拓撲;研究光伏發電系統的最大功率點跟蹤變換器的控制方法。論文在分析研究光伏電池的工作原理及輸出特性的基礎上,分析研究了幾種基于DC/DC變換器的最大功率跟蹤算法及各自優缺點和適用場合。在拓撲研究方面,分析研究了Buck、Boost和全橋電路應用于光伏發電中的優缺點以及適用的最佳功率等級,并對這三種電路的功率損耗進行分析,通過仿真進行驗證。探討了把軟開關技術、三電平技術應用于光伏發電系統的可行性,并詳細分析了應用于光伏發電系統的移相全橋ZVS DC/DC變換器電路的換流過程。在理論分析的基礎上,論文設計實現了應用移相全橋軟開關DC/DC變換電路作為主電路的MPPT變換器,構建了1000W小型獨立光伏發電系統,進行仿真和實驗,對實驗結果進行損耗分析。證實了移相全橋ZVS DC/DC變換電路作為中小型光伏發電系統的前級變換器,可以在實現太陽能光伏陣列的最大功率點跟蹤的同時,保證開關管實現軟開關,從而提高了系統的轉換效率和功率密度。
上傳時間: 2013-05-23
上傳用戶:huannan88
本文從感應加熱基本原理出發,概述了感應加熱技術的現狀及發展趨勢,在分析串聯諧振逆變器各種功率控制策略原理及優缺點的基礎上,對于移相調功輕載時的缺陷,本文將有限雙極性PWM法引入逆變器輕載時的輸出控制,通過DPLL鎖相,使滯后橋臂的電壓與電流始終保持一定的相位,同時結合非輕載時移相功率調節良好的特性,提出了一種基于DSP的新型功率控制策略,克服了傳統移相全橋的缺點,使得高頻逆變電源在輕載條件下仍能實現軟開關,且輕載時電流連續調節范圍廣,三角畸變程度輕于PSPWM,大幅度的擴大了負載的適用范圍,提高了電源整機效率。 在對新型PWM功率控制串聯諧振逆變器工作過程進行分析的基礎上,解決了所有開關管的軟開關問題;并通過分析功率輸出單元的輸出電壓、電流、功率等,進而得到一個脈沖周期的輸出電壓、電流及功率的計算式。在這些理論分析的基礎上,本文設計了基于新型PWM功率控制策略的感應加熱電源實驗系統,對主電路各元器件進行了精確計算與設計,設計了以TMS320LF2407A為核心的控制與保護電路,并對DSP外圍電路進行設計,同時編寫了基于新型PWM功率控制策略,以數字環相環及功率控制算法為核心的DSP程序,相關的仿真與實驗系統得到的輸出波形很好的驗證了新型PWM控制策略的可行性。
上傳時間: 2013-04-24
上傳用戶:gokk
本文主要以串聯諧振型感應加熱電源為研究對象,通過分析其負載特性及調功控制方式,選擇不控整流加逆變移相調功控制方式,其中重點分析感性移相式PWM感應加熱電源調功控制方式,及其在由自關斷器件MOSFET組成的串聯諧振逆變器中的應用,并深入分析了感性移相式PWM控制方式調功特性。同時針對感應加熱電源這個具有復雜的參數時變性,結構非線性的工業控制對象,在MATLAB/Simulink環境下建立了感性移相PWM感應加熱電源的系統閉環控制模型,進行了移相式感應加熱電源系統仿真研究。 在理論分析的基礎上,設計了200W/100kHz感性移相式感應加熱電源的主電路及控制電路。通過對移相諧振全橋軟開關控制器UC3879的學習和了解,設計并搭建一種區別以往的移相式感應加熱電源的鎖相移相調功的控制平臺,即鎖相環電路和基于UC3879設計的移相調功電路相配合的方案。并設計了它激重復掃頻轉自激的啟動方法,大大提高了電源的啟動成功率。同時搭建了200W/100kHz移相式感應加熱電源實驗平臺,完成了系統閉環控制,實驗結果驗證了本文理論分析的正確性及控制方案的可行性。
上傳時間: 2013-07-15
上傳用戶:bruce5996
基于FPGA設計數字鎖相環,提出了一種由微分超前/滯后型檢相器構成數字鎖相環的Verilog-HDL建模方案
上傳時間: 2013-08-19
上傳用戶:Huge_Brother
提出了一種改進的基于直接頻率合成技術(DDS)的任意波形發生器在現場可編程門陣列(FPGA)上的實現方法。首先將三角波、正弦波、方波和升/降鋸齒波的波形數據寫入片外存儲器,當調用時再將相應的數據移入FPGA的片上RAM,取代分區塊的將所有類型波形數據同時存儲在片上RAM中的傳統方法;再利用正弦波和三角波的波形在4個象限的對稱性以及鋸齒波的線性特性,通過硬件反相器對波形數據和尋址地址值進行處理,實現了以1/4的數據量還原出精度不變的模擬信號,從而將整體的存儲量減小為原始設計方案的5%。經驗證,這種改進方法正確可行,能夠大大降低開發成本。
上傳時間: 2013-12-25
上傳用戶:日光微瀾
ucc3895
上傳時間: 2013-11-24
上傳用戶:名爵少年