同步技術是跳頻系統的核心。本文針對FPGA的跳頻系統,設計了一種基于獨立信道法,同步字頭法和精準時鐘相結合的快速同步方法,同時設計了基于雙圖案的改進型獨立信道法,同步算法協議,協議幀格式等。該設計使用VHDL硬件語言實現,采用Altera公司的EP3C16E144C8作為核心芯片,并在此硬件平臺上進行了功能驗證。實際測試表明,該快速同步算法建立時間短、同步穩定可靠。
上傳時間: 2013-10-27
上傳用戶:RQB123
基于FPGA的循環冗余校驗算法實現
上傳時間: 2013-10-09
上傳用戶:黃蛋的蛋黃
This application note describes how to build a system that can be used for determining theoptimal phase shift for a Double Data Rate (DDR) memory feedback clock. In this system, theDDR memory is controlled by a controller that attaches to either the OPB or PLB and is used inan embedded microprocessor application. This reference system also uses a DCM that isconfigured so that the phase of its output clock can be changed while the system is running anda GPIO core that controls that phase shift. The GPIO output is controlled by a softwareapplication that can be run on a PowerPC® 405 or Microblaze™ microprocessor.
上傳時間: 2014-11-26
上傳用戶:erkuizhang
protel 是一門實踐性很強的課程,本課程以 protel99 的各種高級應用為內容,通精心選擇的實例,著重講述了原理圖繪制和 PCB 設計的典型方法和技巧。通過深入析和學習 protel 各種繪制技巧和過程,使學生能在 PCB 制版和 protel 軟件使用上更大的空間的提升。同時本課程采用聽課、綜合練習、多媒體等形式相結合的教學法,以使學生能夠看懂、聽懂,學會,真正的駕馭好 protel99 這門專業軟件課程。
上傳時間: 2013-10-09
上傳用戶:sxdtlqqjl
針對傳統集成電路(ASIC)功能固定、升級困難等缺點,利用FPGA實現了擴頻通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核實現NCO模塊,在下變頻模塊調用了硬核乘法器并引入CIC濾波器進行低通濾波,給出了DQPSK解調的原理和實現方法,推導出一種簡便的引入?仔/4固定相移的實現方法。采用模塊化的設計方法使用VHDL語言編寫出源程序,在Virtex-II Pro 開發板上成功實現了整個系統。測試結果表明該系統正確實現了STEL-2000A的核心功能。 Abstract: To overcome drawbacks of ASIC such as fixed functionality and upgrade difficulty, FPGA was used to realize the core functions of STEL-2000A. This paper used the DDS IP core provided by ISE to realize the NCO module, called hard core multiplier and implemented CIC filter in the down converter, described the principle and implementation detail of the demodulation of DQPSK, and derived a simple method to introduce a fixed phase shift of ?仔/4. The VHDL source code was designed by modularity method , and the complete system was successfully implemented on Virtex-II Pro development board. Test results indicate that this system successfully realize the core function of the STEL-2000A.
上傳時間: 2013-11-19
上傳用戶:neu_liyan
文章詳細介紹了一種以Xilinx 公司生產的CPLD 器件XC9536 為核心來產生電機繞組參考電流, 進而實現具有繞組電流補償功能的兩相混合式步進電動機10 細分和50 細分運行方式的方法。實踐證明, 該方法可以有效地提高兩相混合式步進電動機系統的運行效果。
上傳時間: 2013-11-16
上傳用戶:trepb001
目前通信領域正處于急速發展階段,由于新的需 求層出不窮,促使新的業務不斷產生,因而導致頻率資源越來越緊張。在有限的帶寬里要傳輸大量的多媒體數據,提高頻譜利用率成為當前至關重要的課題,否則將 很難容納如此眾多的業務。正交幅度調制(QAM)由于具有很高的頻譜利用率被DVB-C等標準選做主要的調制技術。與多進制PSK(MPSK)調制不 同,OAM調制采取幅度與相位相結合的方式,因而可以更充分地利用信號平面,從而在具有高頻譜利用效率的同時可以獲得比MPSK更低的誤碼率。 但仔細分析可以發現QAM調制仍存在著頻繁的相位跳變,相位跳變會產生較大的諧波分量,因此如果能夠在保證QAM調制所需的相位區分度的前提下,盡量減少 或消除這種相位跳變,就可以大大抑制諧波分量,從而進一步提高頻譜利用率,同時又不影響QAM的解調性能。文獻中提出了針對QPSK調制的相位連續化方 法,本文借鑒該方法,提出連續相位QAM調制技術,并針對QAM調制的特點在電路設計時作了改進。
上傳時間: 2013-10-17
上傳用戶:lalaruby
數字三相鎖相環中含有大量乘法運算和三角函數運算,占用大量的硬件邏輯資源。為此,提出一種數字三相鎖相環的優化實現方案,利用乘法模塊復用和CORDIC算法實現三角函數運算,并用Verilog HDL硬件描述語言對優化前后的算法進行了編碼實現。仿真和實驗結果表明,優化后的數字三相鎖相環大大節省了FPGA的資源,并能快速、準確地鎖定相位,具有良好的性能。
上傳時間: 2013-10-22
上傳用戶:emhx1990
介紹了應用VHDL技術設計嵌入式全數字鎖相環路的方法。詳細描述了其工作原理和設計思想,并用可編程邏輯器件FPGA加以實面。
上傳時間: 2013-10-20
上傳用戶:yl8908
DSP 實現軟件鎖相環
上傳時間: 2013-11-05
上傳用戶:cazjing