提出了一種改進的基于直接頻率合成技術(DDS)的任意波形發生器在現場可編程門陣列(FPGA)上的實現方法。首先將三角波、正弦波、方波和升/降鋸齒波的波形數據寫入片外存儲器,當調用時再將相應的數據移入FPGA的片上RAM,取代分區塊的將所有類型波形數據同時存儲在片上RAM中的傳統方法;再利用正弦波和三角波的波形在4個象限的對稱性以及鋸齒波的線性特性,通過硬件反相器對波形數據和尋址地址值進行處理,實現了以1/4的數據量還原出精度不變的模擬信號,從而將整體的存儲量減小為原始設計方案的5%。經驗證,這種改進方法正確可行,能夠大大降低開發成本。
上傳時間: 2013-12-25
上傳用戶:日光微瀾
•1-1 傳輸線方程式 •1-2 傳輸線問題的時域分析 •1-3 正弦狀的行進波 •1-4 傳輸線問題的頻域分析 •1-5 駐波和駐波比 •1-6 Smith圖 •1-7 多段傳輸線問題的解法 •1-8 傳輸線的阻抗匹配
上傳時間: 2013-11-21
上傳用戶:laomv123
電路板級的電磁兼容設計:本應用文檔從元件選擇、電路設計和印制電路板的布線等幾個方面討論了電路板級的電磁兼容性(EMC)設計。本文從以下幾個部分進行論述:第一部分:電磁兼容性的概述第二部分:元件選擇和電路設計技術第三部分:印制電路板的布線技術附錄A:電磁兼容性的術語附錄B:抗干擾的測量標準第一部分 — 電磁干擾和兼容性的概述電磁干擾是現代電路工業面對的一個主要問題。為了克服干擾,電路設計者不得不移走干擾源,或設法保護電路不受干擾。其目的都是為了使電路按照預期的目標來工作——即達到電磁兼容性。通常,僅僅實現板級的電磁兼容性這還不夠。雖然電路是在板級工作的,但是它會對系統的其它部分輻射出噪聲,從而產生系統級的問題。另外,系統級或是設備級的電磁兼容性必須要滿足某種輻射標準,這樣才不會影響其他設備或裝置的正常工作。許多發達國家對電子設備和儀器有嚴格的電磁兼容性標準;為了適應這個要求,設計者必須從板級設計開始就考慮抑制電子干擾。
上傳時間: 2013-10-12
上傳用戶:xiaoyaa
零電壓開關控制的DC/DC變換器在中大功率應用場合受到越來越多的關注,并被廣泛地應用到工程中,其可靠性受到人們的重視。本文介紹了零電壓開關控制的原理和現在較為常用的零電壓開關控制芯片UCC3895芯片,并用該芯片完成一臺15V/48V的DC/DC變換器設計,給出了電路主要參數的設計和初步的實驗結果。
上傳時間: 2013-11-05
上傳用戶:devin_zhong
LTC3524 的 2.5V 至 6V 輸入電源範圍非常適合於那些從鋰離子電池或者多節堿性或鎳電池供電的便攜式設備。LCD 和 LED 驅動器的工作頻率均為 1.5MHz,因而允許使用纖巧、低成本的電感器和電容器。
上傳時間: 2013-11-22
上傳用戶:zzbbqq99n
模塊電源的電氣性能是通過一系列測試來呈現的,下列為一般的功能性測試項目,詳細說明如下: 電源調整率(Line Regulation) 負載調整率(Load Regulation) 綜合調整率(Conmine Regulation) 輸出漣波及雜訊(Ripple & Noise) 輸入功率及效率(Input Power, Efficiency) 動態負載或暫態負載(Dynamic or Transient Response) 起動(Set-Up)及保持(Hold-Up)時間 常規功能(Functions)測試 1. 電源調整率 電源調整率的定義為電源供應器于輸入電壓變化時提供其穩定輸出電壓的能力。測試步驟如下:于待測電源供應器以正常輸入電壓及負載狀況下熱機穩定后,分別于低輸入電壓(Min),正常輸入電壓(Normal),及高輸入電壓(Max)下測量并記錄其輸出電壓值。 電源調整率通常以一正常之固定負載(Nominal Load)下,由輸入電壓變化所造成其輸出電壓偏差率(deviation)的百分比,如下列公式所示: [Vo(max)-Vo(min)] / Vo(normal) 2. 負載調整率 負載調整率的定義為開關電源于輸出負載電流變化時,提供其穩定輸出電壓的能力。測試步驟如下:于待測電源供應器以正常輸入電壓及負載狀況下熱機穩定后,測量正常負載下之輸出電壓值,再分別于輕載(Min)、重載(Max)負載下,測量并記錄其輸出電壓值(分別為Vo(max)與Vo(min)),負載調整率通常以正常之固定輸入電壓下,由負載電流變化所造成其輸出電壓偏差率的百分比,如下列公式所示: [Vo(max)-Vo(min)] / Vo(normal) 3. 綜合調整率 綜合調整率的定義為電源供應器于輸入電壓與輸出負載電流變化時,提供其穩定輸出電壓的能力。這是電源調整率與負載調整率的綜合,此項測試系為上述電源調整率與負載調整率的綜合,可提供對電源供應器于改變輸入電壓與負載狀況下更正確的性能驗證。 綜合調整率用下列方式表示:于輸入電壓與輸出負載電流變化下,其輸出電壓之偏差量須于規定之上下限電壓范圍內(即輸出電壓之上下限絕對值以內)或某一百分比界限內。 4. 輸出雜訊 輸出雜訊(PARD)系指于輸入電壓與輸出負載電流均不變的情況下,其平均直流輸出電壓上的周期性與隨機性偏差量的電壓值。輸出雜訊是表示在經過穩壓及濾波后的直流輸出電壓上所有不需要的交流和噪聲部份(包含低頻之50/60Hz電源倍頻信號、高于20 KHz之高頻切換信號及其諧波,再與其它之隨機性信號所組成)),通常以mVp-p峰對峰值電壓為單位來表示。 一般的開關電源的規格均以輸出直流輸出電壓的1%以內為輸出雜訊之規格,其頻寬為20Hz到20MHz。電源實際工作時最惡劣的狀況(如輸出負載電流最大、輸入電源電壓最低等),若電源供應器在惡劣環境狀況下,其輸出直流電壓加上雜訊后之輸出瞬時電壓,仍能夠維持穩定的輸出電壓不超過輸出高低電壓界限情形,否則將可能會導致電源電壓超過或低于邏輯電路(如TTL電路)之承受電源電壓而誤動作,進一步造成死機現象。 同時測量電路必須有良好的隔離處理及阻抗匹配,為避免導線上產生不必要的干擾、振鈴和駐波,一般都采用雙同軸電纜并以50Ω于其端點上,并使用差動式量測方法(可避免地回路之雜訊電流),來獲得正確的測量結果。 5. 輸入功率與效率 電源供應器的輸入功率之定義為以下之公式: True Power = Pav(watt) = Vrms x Arms x Power Factor 即為對一周期內其輸入電壓與電流乘積之積分值,需注意的是Watt≠VrmsArms而是Watt=VrmsArmsxP.F.,其中P.F.為功率因素(Power Factor),通常無功率因素校正電路電源供應器的功率因素在0.6~0.7左右,其功率因素為1~0之間。 電源供應器的效率之定義為為輸出直流功率之總和與輸入功率之比值。效率提供對電源供應器正確工作的驗證,若效率超過規定范圍,即表示設計或零件材料上有問題,效率太低時會導致散熱增加而影響其使用壽命。 6. 動態負載或暫態負載 一個定電壓輸出的電源,于設計中具備反饋控制回路,能夠將其輸出電壓連續不斷地維持穩定的輸出電壓。由于實際上反饋控制回路有一定的頻寬,因此限制了電源供應器對負載電流變化時的反應。若控制回路輸入與輸出之相移于增益(Unity Gain)為1時,超過180度,則電源供應器之輸出便會呈現不穩定、失控或振蕩之現象。實際上,電源供應器工作時的負載電流也是動態變化的,而不是始終維持不變(例如硬盤、軟驅、CPU或RAM動作等),因此動態負載測試對電源供應器而言是極為重要的。可編程序電子負載可用來模擬電源供應器實際工作時最惡劣的負載情況,如負載電流迅速上升、下降之斜率、周期等,若電源供應器在惡劣負載狀況下,仍能夠維持穩定的輸出電壓不產生過高激(Overshoot)或過低(Undershoot)情形,否則會導致電源之輸出電壓超過負載組件(如TTL電路其輸出瞬時電壓應介于4.75V至5.25V之間,才不致引起TTL邏輯電路之誤動作)之承受電源電壓而誤動作,進一步造成死機現象。 7. 啟動時間與保持時間 啟動時間為電源供應器從輸入接上電源起到其輸出電壓上升到穩壓范圍內為止的時間,以一輸出為5V的電源供應器為例,啟動時間為從電源開機起到輸出電壓達到4.75V為止的時間。 保持時間為電源供應器從輸入切斷電源起到其輸出電壓下降到穩壓范圍外為止的時間,以一輸出為5V的電源供應器為例,保持時間為從關機起到輸出電壓低于4.75V為止的時間,一般值為17ms或20ms以上,以避免電力公司供電中于少了半周或一周之狀況下而受影響。 8. 其它 在電源具備一些特定保護功能的前提下,還需要進行保護功能測試,如過電壓保護(OVP)測試、短路保護測試、過功保護等
上傳時間: 2013-10-22
上傳用戶:zouxinwang
CMOS 邏輯系統的功耗主要與時脈頻率、系統內各閘極輸入電容及電源電壓有關,裝置尺寸縮小後,電源電壓也隨之降低,使得閘極大幅降低功耗。這種低電壓裝置擁有更低的功耗和更高的運作速度,因此系統時脈頻率可升高至 Ghz 範圍。
上傳時間: 2013-10-14
上傳用戶:immanuel2006
為了解決電力系統諧波檢測中存在的檢測精度低的問題,提出一種改進的全相位時移相位差頻譜校正算法,消除了相位值對采樣中心樣點的依賴性。將該算法用于電網含有諧波以及間諧波的測量分析,結果表明該算法在中高信噪比情況下相位誤差小于1°,具有估計精度高且穩定性好的特點。
上傳時間: 2014-12-24
上傳用戶:dajin
UCC3895
上傳時間: 2014-01-27
上傳用戶:zchpr@163.com
ucc3895
上傳時間: 2013-11-24
上傳用戶:名爵少年