糾錯(cuò)碼技術(shù)是一種通過增加一定冗余信息來提高信息傳輸可靠性的有效方法。RS碼是一種典型的糾錯(cuò)碼,在線性分組碼中,它具有最強(qiáng)的糾錯(cuò)能力,既能糾正隨機(jī)錯(cuò)誤,也能糾正突發(fā)錯(cuò)誤,在深空通信、移動(dòng)通信、磁盤陣列、光存儲(chǔ)及數(shù)字視頻廣播(DVB)等系統(tǒng)中具有廣泛的應(yīng)用。 DVD是一種高容量的存儲(chǔ)媒質(zhì)。DVD技術(shù)的應(yīng)用很廣泛,在數(shù)字技術(shù)中占有重要地位。DVD系統(tǒng)中采用里德-所羅門乘積碼(RS-PC:Reed-Solomon ProductCode)進(jìn)行糾錯(cuò),RS碼譯碼器在伺服芯片中具有重要作用。 FPGA在開發(fā)階段具有安全、方便、可隨時(shí)修改設(shè)計(jì)等不可替代的優(yōu)點(diǎn),在電子系統(tǒng)中采用FPGA可以極大的提升硬件系統(tǒng)設(shè)計(jì)的靈活性,可靠性,同時(shí)提高硬件開發(fā)的速度和降低系統(tǒng)的成本。FPGA的固有優(yōu)點(diǎn)使其得到越來越廣泛的應(yīng)用,F(xiàn)PGA設(shè)計(jì)技術(shù)也被越來越多的設(shè)計(jì)人員所掌握。 本文首先介紹了編碼理論和常用的RS編譯碼算法,提出RS編碼器實(shí)現(xiàn)方案,詳細(xì)分析了譯碼器的ME算法和改進(jìn)BM算法的實(shí)現(xiàn),針對(duì)ME算法提出了一種流水線結(jié)構(gòu)的糾刪糾錯(cuò)RS譯碼器實(shí)現(xiàn)方案,在譯碼器復(fù)雜度和延時(shí)上作了折衷,降低了譯碼器的復(fù)雜度并提高了最高工作頻率,利用有限域乘法器的特性對(duì)編譯碼電路進(jìn)行優(yōu)化。這些技術(shù)的采用大大的提高了RS編譯碼器的效率,節(jié)省了RS編譯碼器占用的資源。在Xilinx公司的Virtex-II系列FPGA上設(shè)計(jì)并成功實(shí)現(xiàn)了RS(208,192)編譯碼器。
標(biāo)簽: DVD RS編譯碼
上傳時(shí)間: 2013-07-20
上傳用戶:xinshou123456
為了提高壓電超聲換能器的系統(tǒng)效率,保證換能器安全工作,利用換能器等效電路方法,分析了匹配電路的調(diào)振匹配和阻抗匹配功能.提出了頻率跟蹤結(jié)合數(shù)字電感實(shí)現(xiàn)調(diào)諧匹配的方法,并對(duì)調(diào)諧匹配方法進(jìn)行了實(shí)驗(yàn)驗(yàn)證.以含源網(wǎng)絡(luò)電路分析方法為基礎(chǔ),從理論上證明了實(shí)現(xiàn)換能器阻抗匹配的最佳條件
標(biāo)簽: 壓電 換能器 電路 終端匹配
上傳時(shí)間: 2013-04-24
上傳用戶:xfbs821
介紹一種脈沖渦流無損檢測(cè)系統(tǒng)所使用的多波形專用PWM 信號(hào)發(fā)生器的設(shè)計(jì)。該信號(hào)發(fā)生器以單片機(jī)為核心控制單元,通過對(duì)外圍芯片的控制來實(shí)現(xiàn)對(duì)輸出波形的頻率、電壓幅值、占空比的連續(xù)調(diào)節(jié),并能對(duì)運(yùn)行信
標(biāo)簽: 89S S51 PWM AT
上傳用戶:luominghua
·佳能相機(jī)的照相程序和SDK庫CDSDK71 WIN以及編程手冊(cè)
標(biāo)簽: CDSDK nbsp SDK WIN
上傳時(shí)間: 2013-07-21
上傳用戶:3233
用UC3842做的開關(guān)電源的典型電路見圖1。過載和短路保護(hù),一般是通過在開關(guān)管的源極串一個(gè)電阻(R4),把電流信號(hào)送到3842的第3腳來實(shí)現(xiàn)保護(hù)。當(dāng)電源過載時(shí),3842保護(hù)動(dòng)作,使占空比減小,輸出電壓降低,3842的供電電壓Vaux也跟著降低,當(dāng)?shù)偷?842不能工作時(shí),整個(gè)電路關(guān)閉,然后靠R1、R2開始下一次啟動(dòng)過程。這被稱為“打嗝”式(hiccup)保護(hù)。
標(biāo)簽: 開關(guān)電源 電路圖
上傳用戶:564708051@qq.com
實(shí)現(xiàn)4種常見波形正弦、三角、鋸齒、方波(A、B)的頻率、幅度可控輸出(方波A的占空比也是可控的),可以存儲(chǔ)任意波形特征數(shù)據(jù)并能重現(xiàn)該波形,還可完成各種波形的線形疊加輸出。
標(biāo)簽: 波形發(fā)生 程序
上傳用戶:vendy
高速FPGA系統(tǒng)的信號(hào)完整性測(cè)試和分析,能幫助學(xué)習(xí)FPGA
標(biāo)簽: FPGA 信號(hào)完整性 測(cè)試
上傳時(shí)間: 2013-08-05
上傳用戶:妄想演繹師
能完全模擬DDS芯片的工作,在CPLD的輸出引腳后接上相應(yīng)的D/A轉(zhuǎn)換芯片并接上低通濾波器,將得到非常好的正旋波
標(biāo)簽: DDS 模擬 芯片
上傳時(shí)間: 2013-08-09
上傳用戶:3294322651
基于FPGA的高速圖像采集和處理卡 能用于視覺檢測(cè)系統(tǒng)
標(biāo)簽: FPGA 高速圖像采集 視覺檢測(cè)
上傳時(shí)間: 2013-08-28
上傳用戶:Shaikh
8051工作于11.0592MHZ,RAM擴(kuò)展為128KB的628128,FlashRom擴(kuò)展為128KB的AT29C010A\r\n 128KB的RAM分成4個(gè)區(qū)(Bank) 地址分配為0x0000-0x7FFF\r\n 128KB的FlashRom分成8個(gè)區(qū)(Bank) 地址分配為0x8000-0xBFFF\r\n 為了使8051能訪問整個(gè)128KB的RAM空間和128KB的FlashRom空間,在CPLD內(nèi)建兩個(gè)寄存器\r\n RamBankReg和FlashRomBankReg用于存放高位地址
標(biāo)簽: 128 FlashRom 8051 KB
上傳時(shí)間: 2013-08-30
上傳用戶:cainaifa
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1