亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

符串

  • FPGA RS232串口通信實(shí)驗源程序

    經(jīng)過測試的RS232和PC機(jī)通訊的串口通訊程序

    標(biāo)簽: FPGA 232 RS 串口通信

    上傳時間: 2013-10-20

    上傳用戶:sc965382896

  • 基于verilog的串口通信實(shí)驗指導(dǎo)和源程序

    uart接口串行傳輸詳細(xì)分析

    標(biāo)簽: verilog 串口通信 實(shí)驗指導(dǎo) 源程序

    上傳時間: 2013-10-26

    上傳用戶:dxxx

  • 串口下載板Comm-B1電路圖及焊接說明(ddb文件)

    串口下載板Comm-B1電路圖及焊接說明(ddb文件),含原理圖、PCB圖

    標(biāo)簽: Comm-B ddb 串口 下載板

    上傳時間: 2013-11-19

    上傳用戶:chfanjiang

  • 基于FPGA的34位串行編碼信號設(shè)計與實(shí)現(xiàn)

        為實(shí)現(xiàn)某專用接口裝置的接口功能檢測,文中詳細(xì)地介紹了一種34位串行碼的編碼方式,并基于FPGA芯片設(shè)計了該類型編碼的接收、發(fā)送電路。重點(diǎn)分析了電路各模塊的設(shè)計思路。電路采用SOPC模塊作為中心控制器,設(shè)計簡潔、可靠。試驗表明:該設(shè)計系統(tǒng)運(yùn)行正常、穩(wěn)定。

    標(biāo)簽: FPGA 串行 編碼 信號設(shè)計

    上傳時間: 2013-10-09

    上傳用戶:小寶愛考拉

  • 高速PCB中微帶線的串?dāng)_分析

      對高速PCB中的微帶線在多種不同情況下進(jìn)行了有損傳輸?shù)拇當(dāng)_仿真和分析, 通過有、無端接時改變線間距、線長和線寬等參數(shù)的仿真波形中近端串?dāng)_和遠(yuǎn)端串?dāng)_波形的直觀變化和對比, 研究了高速PCB設(shè)計中串?dāng)_的產(chǎn)生和有效抑制, 相關(guān)結(jié)論對在高速PCB中合理利用微帶線進(jìn)行信號傳輸提供了一定的依據(jù).

    標(biāo)簽: PCB 微帶線 串?dāng)_分析

    上傳時間: 2015-01-02

    上傳用戶:haohao

  • 二線制串行EEPROM應(yīng)用

    本文介紹了AT24C01系列二線制串行EEPROM的使用方法及串行EEPROM與單片機(jī)的軟件接口,簡要說明其在電機(jī)控制中保存控制參數(shù)的應(yīng)用

    標(biāo)簽: EEPROM 二線制 串行

    上傳時間: 2013-11-21

    上傳用戶:lps11188

  • 基于Actel FPGA的多串口擴(kuò)展設(shè)計

    基于Actel FPGA 的多串口擴(kuò)展設(shè)計采用了Actel 公司高集成度,小體積,低功耗,低系統(tǒng)成本,高安全性和可靠性的小容量FPGA—A3P030 進(jìn)行設(shè)計,把若干接口電路的功能集成到A3P030 中,實(shí)現(xiàn)了三路以上的串口擴(kuò)展。該設(shè)計靈活性高,可根據(jù)需求靈活實(shí)現(xiàn)并行總線擴(kuò)展三路UART 或者SPI 擴(kuò)展三路UART,波特率可以靈活設(shè)置。

    標(biāo)簽: Actel FPGA 多串口 擴(kuò)展設(shè)計

    上傳時間: 2013-11-03

    上傳用戶:924484786

  • 基于FPGA實(shí)現(xiàn)的高速串行交換模塊實(shí)現(xiàn)方法研究

    采用Xlinx公司的Virtex5系列FPGA設(shè)計了一個用于多種高速串行協(xié)議的數(shù)據(jù)交換模塊,并解決了該模塊實(shí)現(xiàn)中的關(guān)鍵問題.該交換模塊實(shí)現(xiàn)4X模式RapidIO協(xié)議與4X模式PCI Express協(xié)議之間的數(shù)據(jù)交換,以及自定義光纖協(xié)議與4X模式PCI Express協(xié)議之間的數(shù)據(jù)交換,實(shí)現(xiàn)了單字讀寫以及DMA操作,并提供高速穩(wěn)定的傳輸帶寬.

    標(biāo)簽: FPGA 高速串行 模塊 實(shí)現(xiàn)方法

    上傳時間: 2013-10-19

    上傳用戶:angle

  • 采用高速串行收發(fā)器Rocket I/O實(shí)現(xiàn)數(shù)據(jù)率為2.5 G

    摘要: 串行傳輸技術(shù)具有更高的傳輸速率和更低的設(shè)計成本, 已成為業(yè)界首選, 被廣泛應(yīng)用于高速通信領(lǐng)域。提出了一種新的高速串行傳輸接口的設(shè)計方案, 改進(jìn)了Aurora 協(xié)議數(shù)據(jù)幀格式定義的弊端, 并采用高速串行收發(fā)器Rocket I/O, 實(shí)現(xiàn)數(shù)據(jù)率為2.5 Gbps的高速串行傳輸。關(guān)鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協(xié)議 為促使FPGA 芯片與串行傳輸技術(shù)更好地結(jié)合以滿足市場需求, Xilinx 公司適時推出了內(nèi)嵌高速串行收發(fā)器RocketI/O 的Virtex II Pro 系列FPGA 和可升級的小型鏈路層協(xié)議———Aurora 協(xié)議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時鐘生成及恢復(fù)等功能, 可以理想地適用于芯片之間或背板的高速串行數(shù)據(jù)傳輸。Aurora 協(xié)議是為專有上層協(xié)議或行業(yè)標(biāo)準(zhǔn)的上層協(xié)議提供透明接口的第一款串行互連協(xié)議, 可用于高速線性通路之間的點(diǎn)到點(diǎn)串行數(shù)據(jù)傳輸, 同時其可擴(kuò)展的帶寬, 為系統(tǒng)設(shè)計人員提供了所需要的靈活性[4]。但該協(xié)議幀格式的定義存在弊端,會導(dǎo)致系統(tǒng)資源的浪費(fèi)。本文提出的設(shè)計方案可以改進(jìn)Aurora 協(xié)議的固有缺陷,提高系統(tǒng)性能, 實(shí)現(xiàn)數(shù)據(jù)率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應(yīng)用前景。

    標(biāo)簽: Rocket 2.5 高速串行 收發(fā)器

    上傳時間: 2013-10-13

    上傳用戶:lml1234lml

  • 基于FPGA的高速串行傳輸接口研究與實(shí)現(xiàn)

    摘 要:介紹了FPGA最新一代器件Virtex25上的高速串行收發(fā)器RocketIO。基于ML505開發(fā)平臺構(gòu)建了一個高速串行數(shù)據(jù)傳輸系統(tǒng),重點(diǎn)說明了該系統(tǒng)采用RocketIO實(shí)現(xiàn)1. 25Gbp s高速串行傳輸?shù)脑O(shè)計方案。實(shí)現(xiàn)并驗證了采用FPGA完成千兆串行傳輸?shù)墓δ苣繕?biāo),為后續(xù)采用FPGA實(shí)現(xiàn)各種高速協(xié)議奠定了良好的基礎(chǔ)。關(guān)鍵詞: FPGA;高速串行傳輸; RocketIO; GTP 在數(shù)字系統(tǒng)互連設(shè)計中,高速串行I/O技術(shù)取代傳統(tǒng)的并行I/O技術(shù)成為當(dāng)前發(fā)展的趨勢。與傳統(tǒng)并行I/O技術(shù)相比,串行方案提供了更大的帶寬、更遠(yuǎn)的距離、更低的成本和更高的擴(kuò)展能力,克服了并行I/O設(shè)計存在的缺陷。在實(shí)際設(shè)計應(yīng)用中,采用現(xiàn)場可編程門陣列( FPGA)實(shí)現(xiàn)高速串行接口是一種性價比較高的技術(shù)途徑。

    標(biāo)簽: FPGA 高速串行 傳輸接口

    上傳時間: 2013-10-22

    上傳用戶:semi1981

主站蜘蛛池模板: 天长市| 策勒县| 元谋县| 龙山县| 黔江区| 钟山县| 盐山县| 昌图县| 南溪县| 沅陵县| 隆林| 年辖:市辖区| 永年县| 耿马| 博湖县| 梓潼县| 邻水| 沛县| 安阳市| 舞钢市| 唐山市| 和林格尔县| 灵武市| 东平县| 海阳市| 囊谦县| 普洱| 津南区| 富顺县| 万州区| 清水河县| 名山县| 福州市| 永和县| 兴山县| 绵阳市| 滨海县| 石阡县| 拜城县| 定陶县| 南靖县|