以視頻、音頻等大數(shù)據(jù)量為特點(diǎn)的以太網(wǎng)應(yīng)用成為嵌入式以太網(wǎng)技術(shù)廣泛普及的因素之一。針對(duì)此類(lèi)應(yīng)用,采用UDP作為傳輸協(xié)議能有效解決傳輸速度的問(wèn)題。目前業(yè)內(nèi)已有的嵌入式以太網(wǎng)解決方案眾多,其中在微控制器內(nèi)移植軟件 ...
標(biāo)簽: UDPIP FPGA 硬件 協(xié)議棧
上傳時(shí)間: 2013-04-24
上傳用戶(hù):prczsf
基于CPLD/FPGA的可編程邏輯器件,借助單片機(jī)AT89C51;利用標(biāo)準(zhǔn)頻率50~100MHz的周期信號(hào)實(shí)現(xiàn)系統(tǒng)計(jì)數(shù)的等精度測(cè)量技術(shù)。同時(shí)采用閘門(mén)測(cè)量技術(shù)完成脈寬,占空比的測(cè)量。
上傳時(shí)間: 2013-08-09
上傳用戶(hù):yd19890720
該系統(tǒng)由單片機(jī)89S52控制模塊,程控寬帶放大模塊,整形模塊,F(xiàn)PGA內(nèi)頻率、相位差測(cè)量模塊等構(gòu)成,采用等精度測(cè)頻法測(cè)出頻率和周期,可測(cè)量有效值為0.01~5V,頻率范圍1Hz~20MHz信號(hào)的頻率、周期信號(hào),精度高達(dá)10-6。采用計(jì)數(shù)法測(cè)量相位差,該系統(tǒng)可測(cè)量有效值0.5~5V,頻率10Hz~100kHz信號(hào)的相位差,精度為1°。系統(tǒng)功能由按鍵控制,測(cè)量結(jié)果實(shí)時(shí)顯示,人機(jī)界面友好。 Abstract: The system consists of the following functional blocks:89S52microcontroller controlling module,programmable amplifier module,comparator module,frequency and phase difference testing module in the FPGA.The system use the equal accuracy frequency-examining technique it measures frequency and circle of signal which its ranges is from1Hz to20MHz and the amplitude of which its range is from0.01Vrms to5Vrms,precision is up to10-6.Using of count method,the system detects the phase difference of signal,the amplitude of whic its range is from0.5Vrms to5Vrms and the frequency of which its ranges is from10Hz to100kHz,precision is up to1°,The system functions is controlled by certain keys,measurement results are displayed in real-time and it is friendly interface.
標(biāo)簽: 89S52 單片機(jī) 多功能 計(jì)數(shù)器
上傳時(shí)間: 2013-11-04
上傳用戶(hù):CHINA526
以89S52單片機(jī)和EP1C6Q240C8型FPGA為控制核心的多功能計(jì)數(shù)器,是由峰值檢波、A/D轉(zhuǎn)換、程控放大、比較整形、移相網(wǎng)絡(luò)部分組成,可實(shí)現(xiàn)測(cè)量正弦信號(hào)的頻率、周期和相位差的功能。多功能計(jì)數(shù)器采用等精度的測(cè)量方法,可實(shí)現(xiàn)頻率為1Hz~10MHz、幅度為0.01~5Vrms的正弦信號(hào)的精確測(cè)頻,以及頻率為10Hz~100kHz、幅度為0.5~5Vrms的正弦信號(hào)精確測(cè)相。液晶顯示器能夠?qū)崟r(shí)顯示當(dāng)前信號(hào)的頻率、周期和相位差。該多功能計(jì)數(shù)器精度高,界面友好,實(shí)用性強(qiáng)。 Abstract: A multi-function counter,which uses89S52MCU and EP1C6Q240C8FPGA as a control core,consists of peak detector,A/D conversion,program-controlled amplification,compared shaping and phase-shifting network part.The counter measures the frequency,period and phase of sinusoidal signal.With the equal precision method,the multi-function counter achieves the precise frequency measurement of the sinusoidal signal which its frequency is from1Hz to10MHz,its amplitude is from0.01Vrms to5Vrms,as well as the accurate phase measurement of the sinusoidal signal which its frequency is from10Hz to100kHz,its amplitude is from0.5Vrms to5Vrms.The LCD monitor real-time displays the frequency,period and phase difference of current signal.The multi-function counter features high precision,friendly interface,and strong practical.
標(biāo)簽: FPGA 單片機(jī) 多功能 計(jì)數(shù)器
上傳時(shí)間: 2013-11-15
上傳用戶(hù):gy592333
介紹一種以MSP430單片機(jī)為基礎(chǔ)的智能頻率測(cè)量系統(tǒng),采用硬件邏輯與軟件指令相結(jié)合的方式控制閘門(mén),實(shí)現(xiàn)0 MHz~10 MHz范圍內(nèi)無(wú)檔切換的等精度測(cè)量。 Abstract: An intelligent frequency measurement system based on MSP430 singlechip is introduced. The system uses a way that can combine hardware logic and software instructions to contronl the strobe ,and completes the functions of equal precision in the range of 0MHz~10MHz without shifting
上傳時(shí)間: 2013-10-28
上傳用戶(hù):dbs012280
摘 要:針對(duì)單片機(jī)進(jìn)行高頻測(cè)量存在的響應(yīng)速度問(wèn)題,利用CPLD適合精確、高速計(jì)數(shù)的特點(diǎn),提出了一種基于單片機(jī)和CPLD的頻率測(cè)量電路,通過(guò)CPLD對(duì)被測(cè)信號(hào)分頻再與單片機(jī)計(jì)數(shù)值進(jìn)行比較,實(shí)現(xiàn)了高精度、等精度測(cè)量,同時(shí)又解決了高頻測(cè)量中存在的問(wèn)題,滿(mǎn)足了系統(tǒng)對(duì)響應(yīng)時(shí)間的要求。該項(xiàng)研究成果已經(jīng)在所設(shè)計(jì)信號(hào)源產(chǎn)品中得到了應(yīng)用。關(guān)鍵詞:頻率測(cè)量;信號(hào)源;高頻測(cè)量;CPLD
標(biāo)簽: CPLD 單片機(jī) 頻率測(cè)量
上傳時(shí)間: 2013-10-15
上傳用戶(hù):283155731
提出了一種基于BP神經(jīng)網(wǎng)絡(luò)的浮選機(jī)液位穩(wěn)定及液泡厚度的預(yù)測(cè)模型。預(yù)測(cè)模型主要以攪拌槽輸出的礦漿流量,掃選輸入流量,精選尾礦流量等為輸入量,以液泡厚度為輸出量,網(wǎng)絡(luò)隱含層單元個(gè)數(shù)與中心向量采用正交最小二乘法(OLS)。同時(shí),在此基礎(chǔ)上在通過(guò)Matlab軟件來(lái)分析液泡厚度情況,并給出了預(yù)測(cè)及預(yù)警信息。從仿真的結(jié)果來(lái)看,符合預(yù)期的效果,對(duì)預(yù)防液位變化過(guò)大和保證液位穩(wěn)定具有較大的參考價(jià)值和現(xiàn)實(shí)意義。
標(biāo)簽: 浮選機(jī) 在線檢測(cè) 分 液位
上傳時(shí)間: 2013-10-22
上傳用戶(hù):haoxiyizhong
從串口讀取數(shù)據(jù),有兩種方法,1、每接收一個(gè)EV_RXCHAR,就用ReadFile讀一次,這樣我覺(jué)得太恐怖了。2、接收到一個(gè)EV_RXCHAR后,等一定數(shù)據(jù)量的CPU周期(GetTickCount),再一次性讀取緩沖區(qū)里的數(shù)據(jù)。這樣做,一般情況下不會(huì)有問(wèn)題,但是,如果數(shù)據(jù)很多,過(guò)了“一定數(shù)據(jù)量的CPU周期”,還沒(méi)收完數(shù)據(jù)怎么辦?就會(huì)少讀數(shù)據(jù)了。 我用三個(gè)線程序來(lái)完成串口數(shù)據(jù)的接收,其實(shí)就是第一種方法的變種: 一個(gè)偵聽(tīng)EV_RXCHAR,一個(gè)對(duì)EV_RXCHAR進(jìn)行分析,其實(shí)就是超時(shí)判斷。如果接收到一個(gè)消息后,一段時(shí)間沒(méi)收到下一個(gè)EV_RXCHAR,就認(rèn)為是一個(gè)數(shù)據(jù)包的結(jié)束。這個(gè)線程就會(huì)通知數(shù)據(jù)接收線程,進(jìn)行數(shù)據(jù)接收。一般同一包數(shù)據(jù),兩個(gè)字符之間的時(shí)間間隔,應(yīng)該很小了吧,而兩個(gè)數(shù)據(jù)包之間的間隔,應(yīng)該不會(huì)太小吧!(這個(gè)地方我不清楚,猜的:( :) )最后一個(gè)線程,是接收數(shù)據(jù)的。
標(biāo)簽: 串口 讀取 數(shù)據(jù)
上傳時(shí)間: 2014-01-24
上傳用戶(hù):cylnpy
從串口讀取數(shù)據(jù),有兩種方法, 1、每接收一個(gè)EV_RXCHAR,就用ReadFile讀一次,這樣我覺(jué)得太恐怖了。 2、接收到一個(gè)EV_RXCHAR后,等一定數(shù)據(jù)量的CPU周期(GetTickCount),再一次性讀取緩沖區(qū)里的數(shù)據(jù)。這樣做,一般情況下不會(huì)有問(wèn)題,但是,如果數(shù)據(jù)很多,過(guò)了“一定數(shù)據(jù)量的CPU周期”,還沒(méi)收完數(shù)據(jù)怎么辦?就會(huì)少讀數(shù)據(jù)了。 我用三個(gè)線程序來(lái)完成串口數(shù)據(jù)的
標(biāo)簽: 串口 讀取 數(shù)據(jù)
上傳時(shí)間: 2015-03-23
上傳用戶(hù):qb1993225
使用vhdl語(yǔ)言寫(xiě)的fpga的應(yīng)用程序,使獻(xiàn)策內(nèi)容為等精度頻率計(jì)
標(biāo)簽: vhdl fpga 語(yǔ)言 應(yīng)用程序
上傳時(shí)間: 2014-01-01
上傳用戶(hù):frank1234
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1