亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

等精度測頻

  • 此程序是基于c8051f020平臺實現的是等精度頻率計的測量控制部分

    此程序是基于c8051f020平臺實現的是等精度頻率計的測量控制部分,程序可讀性高!

    標簽: c8051f020 程序 測量控制

    上傳時間: 2017-09-16

    上傳用戶:wangdean1101

  • 一種基于等精度測頻原理的測頻儀

    一種基于等精度的測頻儀 cpld VHDL語言  消除正負1的誤差

    標簽: 等精度測頻 測頻儀

    上傳時間: 2016-04-27

    上傳用戶:屠龍少年

  • 基于FPGA的等精度頻率計的設計與實現

    基于FPGA的等精度頻率計的設計與實現這是一份非常不錯的資料,歡迎下載,希望對您有幫助!

    標簽: fpga 頻率計

    上傳時間: 2021-12-27

    上傳用戶:

  • 基于89C51的等精度頻率計LCD1602顯示

    基于89C51的等精度頻率計LCD1602顯示這是一份非常不錯的資料,歡迎下載,希望對您有幫助!

    標簽: 89c51 頻率計 lcd1602

    上傳時間: 2022-02-03

    上傳用戶:zhaiyawei

  • 基于AT89C51單片機的等精度數顯頻率計

    基于AT89C51單片機的等精度數顯頻率計這是一份非常不錯的資料,歡迎下載,希望對您有幫助!

    標簽: at89c51 單片機

    上傳時間: 2022-03-07

    上傳用戶:

  • 單片機控制的高精度智能頻率計的FPGA實現

    由于直接計數測頻法只是簡單地記下單位時間內信號的重復次數,其計數數值會有±1個計數誤差。為提高精度,系統運用等精度頻率測試技術,采用FPGA作為計數器,利用單片機來進行數據處理,將處理好的數據送到用8片LED組成的顯示器中進行顯示,解決了±1個誤差的問題。基于FPGA與單片機混合系統,實現了測頻過程的高精度、數字化、自動化和智能化,對被測頻率信號可從低頻到高頻連續測量。整個系統結構簡單、使用方便,具有較高的實用及推廣價值。

    標簽: FPGA 單片機控制 高精度 頻率計

    上傳時間: 2013-11-21

    上傳用戶:a1054751988

  • 基于FPGA的全同步數字頻率計的設計.rar

    頻率是電子技術領域內的一個基本參數,同時也是一個非常重要的參數。穩定的時鐘在高性能電子系統中有著舉足輕重的作用,直接決定系統性能的優劣。隨著電子技術的發展,測頻系統使用時鐘的提高,測頻技術有了相當大的發展,但不管是何種測頻方法,±1個計數誤差始終是限制測頻精度進一步提高的一個重要因素。 本設計闡述了各種數字測頻方法的優缺點。通過分析±1個計數誤差的來源得出了一種新的測頻方法:檢測被測信號,時基信號的相位,當相位同步時開始計數,相位再次同步時停止計數,通過相位同步來消除計數誤差,然后再通過運算得到實際頻率的大小。根據M/T法的測頻原理,已經出現了等精度的測頻方法,但是還存在±1的計數誤差。因此,本文根據等精度測頻原理中閘門時間只與被測信號同步,而不與標準信號同步的缺點,通過分析已有等精度澳孽頻方法所存在±1個計數誤差的來源,采用了全同步的測頻原理在FPGA器件上實現了全同步數字頻率計。根據全同步數字頻率計的測頻原理方框圖,采用VHDL語言,成功的編寫出了設計程序,并在MAX+PLUS Ⅱ軟件環境中,對編寫的VHDL程序進行了仿真,得到了很好的效果。最后,又討論了全同步頻率計的硬件設計并給出了電路原理圖和PCB圖。對構成全同步數字頻率計的每一個模塊,給出了較詳細的設計方法和完整的程序設計以及仿真結果。

    標簽: FPGA 數字頻率計

    上傳時間: 2013-06-05

    上傳用戶:wys0120

  • 基于FPGA的全同步數字頻率計的設計

    頻率是電子技術領域內的一個基本參數,同時也是一個非常重要的參數。穩定的時鐘在高性能電子系統中有著舉足輕重的作用,直接決定系統性能的優劣。隨著電子技術的發展,測頻系統使用時鐘的提高,測頻技術有了相當大的發展,但不管是何種測頻方法,±1個計數誤差始終是限制測頻精度進一步提高的一個重要因素。 本設計闡述了各種數字測頻方法的優缺點。通過分析±1個計數誤差的來源得出了一種新的測頻方法:檢測被測信號,時基信號的相位,當相位同步時開始計數,相位再次同步時停止計數,通過相位同步來消除計數誤差,然后再通過運算得到實際頻率的大小。根據M/T法的測頻原理,已經出現了等精度的測頻方法,但是還存在±1的計數誤差。因此,本文根據等精度測頻原理中閘門時間只與被測信號同步,而不與標準信號同步的缺點,通過分析已有等精度澳孽頻方法所存在±1個計數誤差的來源,采用了全同步的測頻原理在FPGA器件上實現了全同步數字頻率計。根據全同步數字頻率計的測頻原理方框圖,采用VHDL語言,成功的編寫出了設計程序,并在MAX+PLUS Ⅱ軟件環境中,對編寫的VHDL程序進行了仿真,得到了很好的效果。最后,又討論了全同步頻率計的硬件設計并給出了電路原理圖和PCB圖。對構成全同步數字頻率計的每一個模塊,給出了較詳細的設計方法和完整的程序設計以及仿真結果。

    標簽: FPGA 數字頻率計

    上傳時間: 2013-04-24

    上傳用戶:qqoqoqo

  • 基于CPLD/FPGA的可編程邏輯器件

    基于CPLD/FPGA的可編程邏輯器件,借助單片機AT89C51;利用標準頻率50~100MHz的周期信號實現系統計數的等精度測量技術。同時采用閘門測量技術完成脈寬,占空比的測量。

    標簽: CPLD FPGA 可編程邏輯器件

    上傳時間: 2013-08-09

    上傳用戶:yd19890720

  • 基于單片機89S52的多功能計數器設計

    該系統由單片機89S52控制模塊,程控寬帶放大模塊,整形模塊,FPGA內頻率、相位差測量模塊等構成,采用等精度測頻法測出頻率和周期,可測量有效值為0.01~5V,頻率范圍1Hz~20MHz信號的頻率、周期信號,精度高達10-6。采用計數法測量相位差,該系統可測量有效值0.5~5V,頻率10Hz~100kHz信號的相位差,精度為1°。系統功能由按鍵控制,測量結果實時顯示,人機界面友好。 Abstract:  The system consists of the following functional blocks:89S52microcontroller controlling module,programmable amplifier module,comparator module,frequency and phase difference testing module in the FPGA.The system use the equal accuracy frequency-examining technique it measures frequency and circle of signal which its ranges is from1Hz to20MHz and the amplitude of which its range is from0.01Vrms to5Vrms,precision is up to10-6.Using of count method,the system detects the phase difference of signal,the amplitude of whic its range is from0.5Vrms to5Vrms and the frequency of which its ranges is from10Hz to100kHz,precision is up to1°,The system functions is controlled by certain keys,measurement results are displayed in real-time and it is friendly interface.

    標簽: 89S52 單片機 多功能 計數器

    上傳時間: 2013-11-04

    上傳用戶:CHINA526

主站蜘蛛池模板: 陆丰市| 札达县| 富锦市| 太仆寺旗| 石首市| 新竹县| 宜良县| 栖霞市| 门源| 慈溪市| 萨迦县| 合川市| 文水县| 冀州市| 巴东县| 福安市| 临邑县| 五常市| 荔浦县| 扎囊县| 西乌珠穆沁旗| 邯郸县| 开封市| 汉沽区| 永仁县| 勐海县| 柏乡县| 阿合奇县| 通化县| 仙游县| 石阡县| 江安县| 江北区| 遂昌县| 昔阳县| 顺义区| 台中县| 滁州市| 秦皇岛市| 高州市| 柏乡县|