頻譜分析儀的主要工作原理 接收到的中頻模擬信號(hào)經(jīng)過(guò)A/D轉(zhuǎn)換為14位的數(shù)字信 號(hào),首先對(duì)數(shù)字信號(hào)進(jìn)行數(shù)字下變頻(DDC),得到I路、Q路信號(hào),然后根據(jù)控制信號(hào)對(duì)I路、Q路信號(hào)進(jìn)行抽取濾波,使用CIC抽取濾波器完成,然后在分 別對(duì)I路、Q路信號(hào)分別進(jìn)行低通濾波,濾波器采用FIR濾波器和半帶濾波器相結(jié)合的方式,然后對(duì)信號(hào)進(jìn)行加窗、FFT(對(duì)頻譜進(jìn)行分析時(shí)進(jìn)行FFT運(yùn)算, 對(duì)功率譜進(jìn)行分析時(shí)不進(jìn)行FFT運(yùn)算)、I路和Q路平方求和、求平均。最后將輸出的數(shù)據(jù)送入到DSP中進(jìn)行顯示與控制的后續(xù)處理。
標(biāo)簽: Xilinx FPGA 多分辨率 頻譜分析儀
上傳時(shí)間: 2013-11-14
上傳用戶:leixinzhuo
EDA課程設(shè)計(jì)8位十進(jìn)制乘法器。
上傳時(shí)間: 2013-10-09
上傳用戶:ZOULIN58
為了能實(shí)時(shí)監(jiān)控?zé)o人機(jī)的狀態(tài)和提高無(wú)人機(jī)的安全可靠性,本設(shè)計(jì)利用FPGA高速率、豐富的片上資源和靈活的設(shè)計(jì)接口,設(shè)計(jì)了一套無(wú)人機(jī)多路監(jiān)控系統(tǒng)。該監(jiān)控系統(tǒng)具備了將處于無(wú)人機(jī)不同位置的攝像機(jī)所采集的視頻信息,傳送給地面站控制設(shè)備,并在同一臺(tái)顯示器上實(shí)現(xiàn)同步顯示的功能。仿真結(jié)果表明,該系統(tǒng)可以很好的保證監(jiān)控視頻的實(shí)時(shí)性、和高清度,確保無(wú)人機(jī)完成偵查任務(wù)。
標(biāo)簽: FPGA 無(wú)人機(jī) 多路 視頻監(jiān)控
上傳時(shí)間: 2013-10-24
上傳用戶:baiom
附件有二個(gè)文當(dāng),都是dxp2004教程 ,第一部份DXP2004的相關(guān)快捷鍵,以及中英文對(duì)照的意思。第二部份細(xì)致的講解的如何使用DXP2004。 dxp2004教程第一部份: 目錄 1 快捷鍵 2 常用元件及封裝 7 創(chuàng)建自己的集成庫(kù) 12 板層介紹 14 過(guò)孔 15 生成BOM清單 16 頂層原理圖: 16 生成PCB 17 包地 18 電路板設(shè)計(jì)規(guī)則 18 PCB設(shè)計(jì)注意事項(xiàng) 20 畫(huà)板心得 22 DRC 規(guī)則英文對(duì)照 22 一、Error Reporting 中英文對(duì)照 22 A : Violations Associated with Buses 有關(guān)總線電氣錯(cuò)誤的各類(lèi)型(共 12 項(xiàng)) 22 B :Violations Associated Components 有關(guān)元件符號(hào)電氣錯(cuò)誤(共 20 項(xiàng)) 22 C : violations associated with document 相關(guān)的文檔電氣錯(cuò)誤(共 10 項(xiàng)) 23 D : violations associated with nets 有關(guān)網(wǎng)絡(luò)電氣錯(cuò)誤(共 19 項(xiàng)) 23 E : Violations associated with others 有關(guān)原理圖的各種類(lèi)型的錯(cuò)誤 (3 項(xiàng) ) 24 二、 Comparator 規(guī)則比較 24 A : Differences associated with components 原理圖和 PCB 上有關(guān)的不同 ( 共 16 項(xiàng) ) 24 B : Differences associated with nets 原理圖和 PCB 上有關(guān)網(wǎng)絡(luò)不同(共 6 項(xiàng)) 25 C : Differences associated with parameters 原理圖和 PCB 上有關(guān)的參數(shù)不同(共 3 項(xiàng)) 25 Violations Associated withBuses欄 —總線電氣錯(cuò)誤類(lèi)型 25 Violations Associated with Components欄 ——元件電氣錯(cuò)誤類(lèi)型 26 Violations Associated with documents欄 —文檔電氣連接錯(cuò)誤類(lèi)型 27 Violations Associated with Nets欄 ——網(wǎng)絡(luò)電氣連接錯(cuò)誤類(lèi)型 27 Violations Associated with Parameters欄 ——參數(shù)錯(cuò)誤類(lèi)型 28 dxp2004教程第二部份 路設(shè)計(jì)自動(dòng)化( Electronic Design Automation ) EDA 指的就是將電路設(shè)計(jì)中各種工作交由計(jì)算機(jī)來(lái)協(xié)助完成。如電路圖( Schematic )的繪制,印刷電路板( PCB )文件的制作執(zhí)行電路仿真( Simulation )等設(shè)計(jì)工作。隨著電子工業(yè)的發(fā)展,大規(guī)模、超大規(guī)模集成電路的使用是電路板走線愈加精密和復(fù)雜。電子線路 CAD 軟件產(chǎn)生了, Protel 是突出的代表,它操作簡(jiǎn)單、易學(xué)易用、功能強(qiáng)大。 1.1 Protel 的產(chǎn)生及發(fā)展 1985 年 誕生 dos 版 Protel 1991 年 Protel for Widows 1998 年 Protel98 這個(gè) 32 位產(chǎn)品是第一個(gè)包含 5 個(gè)核心模塊的 EDA 工具 1999 年 Protel99 既有原理圖的邏輯功能驗(yàn)證的混合信號(hào)仿真,又有了 PCB 信號(hào)完整性 分析的板級(jí)仿真,構(gòu)成從電路設(shè)計(jì)到真實(shí)板分析的完整體系。 2000 年 Protel99se 性能進(jìn)一步提高,可以對(duì)設(shè)計(jì)過(guò)程有更大控制力。 2002 年 Protel DXP 集成了更多工具,使用方便,功能更強(qiáng)大。 1.2 Protel DXP 主要特點(diǎn) 1 、通過(guò)設(shè)計(jì)檔包的方式,將原理圖編輯、電路仿真、 PCB 設(shè)計(jì)及打印這些功能有機(jī)地結(jié)合在一起,提供了一個(gè)集成開(kāi)發(fā)環(huán)境。 2 、提供了混合電路仿真功能,為設(shè)計(jì)實(shí)驗(yàn)原理圖電路中某些功能模塊的正確與否提供了方便。 3 、提供了豐富的原理圖組件庫(kù)和 PCB 封裝庫(kù),并且為設(shè)計(jì)新的器件提供了封裝向?qū)С绦颍?jiǎn)化了封裝設(shè)計(jì)過(guò)程。 4 、提供了層次原理圖設(shè)計(jì)方法,支持“自上向下”的設(shè)計(jì)思想,使大型電路設(shè)計(jì)的工作組開(kāi)發(fā)方式成為可能。 5 、提供了強(qiáng)大的查錯(cuò)功能。原理圖中的 ERC (電氣法則檢查)工具和 PCB 的 DRC (設(shè)計(jì)規(guī)則檢查)工具能幫助設(shè)計(jì)者更快地查出和改正錯(cuò)誤。 6 、全面兼容 Protel 系列以前版本的設(shè)計(jì)文件,并提供了 OrCAD 格式文件的轉(zhuǎn)換功能。 7 、提供了全新的 FPGA 設(shè)計(jì)的功能,這好似以前的版本所沒(méi)有提供的功能。
上傳時(shí)間: 2015-01-01
上傳用戶:zhyfjj
色環(huán)電阻識(shí)別小程序V1.0--功能說(shuō)明: 1、能直接根據(jù)色環(huán)電阻的顏色計(jì)算出電阻值和偏差; 2、能根據(jù)電阻值,反標(biāo)電阻顏色; 3、支持四環(huán)、五環(huán)電阻計(jì)算; 4、帶萬(wàn)用表直讀數(shù); 色環(huán)電阻識(shí)別小程序--使用說(shuō)明: 1、選擇電阻環(huán)數(shù);(四環(huán)電阻或五環(huán)電阻) 2、如果是“色環(huán)轉(zhuǎn)阻值”則:鼠標(biāo)點(diǎn)擊對(duì)應(yīng)環(huán)的顏色,然后點(diǎn)按鈕“色環(huán)→阻值” 3、如果是“阻值轉(zhuǎn)色環(huán)”則:輸入相應(yīng)阻值、單位、精度,點(diǎn)按鈕“阻值→色環(huán)” 國(guó)家標(biāo)稱(chēng)電阻值說(shuō)明: ★E6±20%系列:1.0、1.5、2.2、3.3、4.7、6.8 E12±10%系列:1.0、1.2、1.5、1.8、2.2、2.7、3.3、3.9、4.7、5.6、6.8、8.2、9.1 E24 I級(jí)±5%:1.0、1.1、1.2、1.3、1.5、1.6、1.8、2.0、2.2、2.4、2.7、3.0、3.3、3.6、3.9、4.3、4.7、5.1、5.6、6.2、6.8、7.5、8.2、9.1 使用注意事項(xiàng): 1、請(qǐng)不要帶電和在路測(cè)試電阻,這樣操作既不安全也不能測(cè)出正確阻值; 2、請(qǐng)不要用手接觸到電阻引腳,因?yàn)槿梭w也有電阻,會(huì)使測(cè)試值產(chǎn)生誤差; 3、請(qǐng)正確選擇萬(wàn)用表的檔位(電阻檔)和量程(200、20K、2M量程)
標(biāo)簽: 最新電阻色環(huán)的 教程 識(shí)別
上傳時(shí)間: 2013-11-24
上傳用戶:tou15837271233
摘 要:研究一種基于FPGA的多路視頻合成系統(tǒng)。系統(tǒng)接收16路ITU656格式的視頻數(shù)據(jù),按照畫(huà)面分割的要求對(duì)視頻數(shù)據(jù)流進(jìn)行有效抽取和幀合成處理,經(jīng)過(guò)視頻編碼芯片轉(zhuǎn)換成模擬信號(hào)輸出到顯示器,以全屏或多窗口模式顯示多路視頻畫(huà)面。系統(tǒng)利用FPGA的高速并行處理能力的優(yōu)勢(shì),應(yīng)用靈活的的多路視頻信號(hào)的合成技術(shù)和數(shù)字圖像處理算法,實(shí)現(xiàn)實(shí)時(shí)處理多路視頻數(shù)據(jù)。
上傳時(shí)間: 2013-11-21
上傳用戶:pei5
七天玩轉(zhuǎn)Altera:學(xué)習(xí)FPGA必經(jīng)之路包括基礎(chǔ)篇、時(shí)序篇和驗(yàn)證篇三個(gè)部分。
上傳時(shí)間: 2013-11-13
上傳用戶:yyyyyyyyyy
為實(shí)現(xiàn)某專(zhuān)用接口裝置的接口功能檢測(cè),文中詳細(xì)地介紹了一種34位串行碼的編碼方式,并基于FPGA芯片設(shè)計(jì)了該類(lèi)型編碼的接收、發(fā)送電路。重點(diǎn)分析了電路各模塊的設(shè)計(jì)思路。電路采用SOPC模塊作為中心控制器,設(shè)計(jì)簡(jiǎn)潔、可靠。試驗(yàn)表明:該設(shè)計(jì)系統(tǒng)運(yùn)行正常、穩(wěn)定。
標(biāo)簽: FPGA 串行 編碼 信號(hào)設(shè)計(jì)
上傳時(shí)間: 2013-10-09
上傳用戶:小寶愛(ài)考拉
為有效控制固態(tài)功率調(diào)制設(shè)備,提高系統(tǒng)的可調(diào)性和穩(wěn)定性,介紹了一種基于現(xiàn)場(chǎng)可編程門(mén)陣列( FPGA)和微控制器(MCU) 的多路高壓IGBT 驅(qū)動(dòng)觸發(fā)器的設(shè)計(jì)方法和實(shí)現(xiàn)電路。該觸發(fā)器可選擇內(nèi)或外觸發(fā)信號(hào),可遙控或本控,能產(chǎn)生多路頻率、寬度和延時(shí)獨(dú)立可調(diào)的脈沖信號(hào),信號(hào)的輸入輸出和傳輸都使用光纖。將該觸發(fā)器用于高壓IGBT(3300 V/ 800 A) 感應(yīng)疊加脈沖發(fā)生器中進(jìn)行實(shí)驗(yàn)測(cè)試,給出了實(shí)驗(yàn)波形。結(jié)果表明,該多路高壓IGBT驅(qū)動(dòng)觸發(fā)器輸出脈沖信號(hào)達(dá)到了較高的調(diào)整精度,頻寬’脈寬及延時(shí)可分別以步進(jìn)1 Hz、0. 1μs、0. 1μs 進(jìn)行調(diào)整,滿足了脈沖發(fā)生器的要求,提高了脈沖功率調(diào)制系統(tǒng)的性能。
標(biāo)簽: FPGA IGBT 多路 驅(qū)動(dòng)
上傳時(shí)間: 2013-10-17
上傳用戶:123456wh
高速串并轉(zhuǎn)換器的設(shè)計(jì)是FPGA 設(shè)計(jì)的一個(gè)重要方面,傳統(tǒng)設(shè)計(jì)方法由于采用FPGA 的內(nèi)部邏輯資源來(lái)實(shí)現(xiàn),從而限制了串并轉(zhuǎn)換的速度。該研究以網(wǎng)絡(luò)交換調(diào)度系統(tǒng)的FGPA 驗(yàn)證平臺(tái)中多路高速串并轉(zhuǎn)換器的設(shè)計(jì)為例,詳細(xì)闡述了1 :8DDR 模式下高速串并轉(zhuǎn)換器的設(shè)計(jì)方法和16 路1 :8 串并轉(zhuǎn)換器的實(shí)現(xiàn)。結(jié)果表明,采用Xilinx Virtex24 的ISERDES 設(shè)計(jì)的多路串并轉(zhuǎn)換器可以實(shí)現(xiàn)800 Mbit/ s 輸入信號(hào)的串并轉(zhuǎn)換,并且減少了設(shè)計(jì)復(fù)雜度,縮短了開(kāi)發(fā)周期,能滿足設(shè)計(jì)要求。關(guān)鍵詞:串并轉(zhuǎn)換;現(xiàn)場(chǎng)可編程邏輯陣列;Xilinx ; ISERDES
標(biāo)簽: FPGA 多路 串并轉(zhuǎn)換
上傳時(shí)間: 2013-11-17
上傳用戶:hxy200501
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1