亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

管理集成系統(tǒng)

  • 集成元件庫的創建

    集成元件庫的創建

    標簽: 集成 元件庫

    上傳時間: 2013-11-23

    上傳用戶:gxm2052

  • protel99se元件名系表

    protel99se元件名系表

    標簽: protel 99 se 元件

    上傳時間: 2013-11-12

    上傳用戶:sz_hjbf

  • 第五講_altium_designer_集成庫制作

    altium_designer_集成庫制作

    標簽: altium_designer 集成庫

    上傳時間: 2015-01-02

    上傳用戶:plsee

  • PROTEL 99簡明使用手冊

    Protel 99采用全新的管理方式,即數據庫的管理方式。Protel 99 是在桌面環境下第一個以獨特的設計管理和團隊合作技術為核心的全方位的印制板設計系統。所有Protel 99 設計文件都被存儲在唯一的綜合設計數據庫中,并顯示在唯一的綜合設計編輯窗口。Protel 99 軟件沿襲了 Protel 以前版本方便易學的特點,內部界面與 Protel 98 大體相同,新增加了一些功能模塊。Protel 公司引進了德國 INCASES公司的先進技術,在 Protel99 中集成了信號完整性工具,精確的模型和板分析,幫助你在設計周期里利用信號完整性分析可獲得一次性成功和消除盲目性。Protel99 容易使用的特性就是新的“這是什么”幫助。按下任何對話框右上角的小問號,然后選擇你所要的信息。現在可以很快地看到特性的功能,然后用到設計中,按下狀態欄末端的按鈕,使用自然語言幫助顧問。

    標簽: PROTEL 使用手冊

    上傳時間: 2013-10-17

    上傳用戶:zhishenglu

  • Protel最新版本Altium Designer 6.0

    Altium Designer 6.0保留了包括全面集成化的版本控制系統的圖形化團隊設計功能,例如:內嵌了文檔歷史管理系統、新增強大的可以檢測原理圖與PCB  文件的差異的工程比較修正功能、元件到文檔的鏈接功能。Altium Designer 6.0 存儲管理器可以幫助比較并恢復舊的工程文件功能的高級文件控制和易用的備份管理;比較功能不僅能查找電氣差異,也包括原理圖與PCB 文檔間圖形變化;還提供無需第三方版本控制系統的完整的本地文件歷史管理功能。強大的設計比較工具不僅可以隨時用于同步原理圖工程到PCB,也可以被用于比較兩個文檔,例如:兩個網表、兩張原理圖、網表和PCB等等。還可以是元件與連通性比較。

    標簽: Designer Protel Altium 6.0

    上傳時間: 2014-12-08

    上傳用戶:wdq1111

  • Protel采用數據庫的管理方式

    Protel 99SE采用數據庫的管理方式。Protel 99SE軟件沿襲了 Protel 以前版本方便易學的特點,內部界面與 Protel 99 大體相同,新增加了一些功能模塊,功能更加強大。新增的層堆棧管理功能,可以設計 32 個信號層,16 個地電層,16 個機械層。新增的 3D 功能讓您在加工印制版之前可以看到板的三維效果。增強的打印功能,使您可以輕松修改打印設置控制打印結果。Protel 99SE容易使用的特性還體現在“這是什么”幫助,按下右上角的小問號,然后輸入你所要的信息,可以很快地看到特性的功能,然后用到設計中,按下狀態   欄末端的按鈕,使用自然語言幫助顧問。

    標簽: Protel 數據庫 方式

    上傳時間: 2013-10-19

    上傳用戶:shirleyYim

  • LTE標準下Turbo碼編譯碼器的集成設計

    針對固定碼長Turbo碼適應性差的缺點,以LTE為應用背景,提出了一種幀長可配置的Turbo編譯碼器的FPGA實現方案。該設計可以依據具體的信道環境和速率要求調節信息幀長,平衡譯碼性能和系統時延。方案采用“自頂向下”的設計思想和“自底而上”的實現方法,對 Turbo編譯碼系統模塊化設計后優化統一,經時序仿真驗證后下載配置到Altera公司Stratix III系列的EP3SL150F1152C2N中。測試結果表明,系統運行穩健可靠,并具有良好的移植性;集成化一體設計,為LTE標準下Turbo碼 ASIC的開發提供了參考。

    標簽: Turbo LTE 標準 編譯碼器

    上傳時間: 2013-10-08

    上傳用戶:回電話#

  • 基于FPGA的棧空間管理器的研究和設計

    提出了一種將堆棧空間劃分為任務棧和中斷嵌套棧的設計結構,使堆棧空間最小化。采用VHDL硬件語言,在FPGA設備上模擬實現了具有自動檢驗功能的棧空間管理器。棧空間管理器由不同功能的邏輯模塊組成,主要闡述了狀態控制邏輯模塊和地址產生邏輯模塊的設計方法。

    標簽: FPGA 棧空間 管理器

    上傳時間: 2013-11-08

    上傳用戶:jiangfire

  • PCCAD2010使用手冊

    天河軟件公司是專業、專門從事企業信息化整體解決方案(CAD/ CAPP/ EDPS/ PDM…)開發、咨詢、集成及實施、服務供應商,高新技術企業。產品線覆蓋設計、管理、工藝、生產信息化領域,自主版權軟件5大體系19個產品。天河軟件在業內享有:“設計、管理信息化專家,工藝、生產信息化領跑者”的美譽。 十年來,天河公司已經積累了百余家大中型企業CAPP/PDM典型用戶和5000多家PCCAD/P3DM注冊用戶,每天有百萬級技術人員在使用天河CAD軟件,創造了巨大的社會價值;CAPP/PDM用戶遍布電站能源、航空航天、國防科工、重型機械、汽車工程、冶金化工、基礎件行業、農機行業、機床行業、通用機械等離散裝備制造業領域。天河人緊追世界先進技術潮流,結合我國企業的具體情況,不斷為國內企業開發出功能強大,性能價格比高的專業軟件,為國家富強、民族復興做出了巨大的貢獻!

    標簽: PCCAD 2010 使用手冊

    上傳時間: 2013-10-08

    上傳用戶:liuchee

  • Xilinx FPGA全局時鐘資源的使用方法

    目前,大型設計一般推薦使用同步時序電路。同步時序電路基于時鐘觸發沿設計,對時鐘的周期、占空比、延時和抖動提出了更高的要求。為了滿足同步時序設計的要求,一般在FPGA設計中采用全局時鐘資源驅動設計的主時鐘,以達到最低的時鐘抖動和延遲。 FPGA全局時鐘資源一般使用全銅層工藝實現,并設計了專用時鐘緩沖與驅動結構,從而使全局時鐘到達芯片內部的所有可配置單元(CLB)、I/O單元 (IOB)和選擇性塊RAM(Block Select RAM)的時延和抖動都為最小。為了適應復雜設計的需要,Xilinx的FPGA中集成的專用時鐘資源與數字延遲鎖相環(DLL)的數目不斷增加,最新的 Virtex II器件最多可以提供16個全局時鐘輸入端口和8個數字時鐘管理模塊(DCM)。與全局時鐘資源相關的原語常用的與全局時鐘資源相關的Xilinx器件原語包括:IBUFG、IBUFGDS、BUFG、BUFGP、BUFGCE、 BUFGMUX、BUFGDLL和DCM等,如圖1所示。  

    標簽: Xilinx FPGA 全局時鐘資源

    上傳時間: 2013-11-20

    上傳用戶:563686540

主站蜘蛛池模板: 南丹县| 平原县| 库伦旗| 石阡县| 巢湖市| 东辽县| 瓦房店市| 罗源县| 五莲县| 垣曲县| 辛集市| 茂名市| 太仆寺旗| 屯留县| 托克托县| 佛教| 增城市| 施甸县| 保定市| 太原市| 惠东县| 新密市| 丹阳市| 兴海县| 南木林县| 石门县| 修文县| 龙南县| 庐江县| 庄浪县| 专栏| 昭平县| 新竹县| 南充市| 祁东县| 兖州市| 和田市| 盐山县| 两当县| 固始县| 海安县|