亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

系統(tǒng)設(shè)計(jì)師

  • 一個(gè)自己寫的簡單員工管理系統(tǒng)

    一個(gè)自己寫的簡單員工管理系統(tǒng),這個(gè)系統(tǒng)是使用GUI運(yùn)行的,可以增加員工資料,查找員工資料,和觀看員工資料也能算出員工薪資總數(shù),平均薪資和員工總數(shù)

    標(biāo)簽: 系統(tǒng)

    上傳時(shí)間: 2014-01-09

    上傳用戶:愛死愛死

  • 本文件雖已力求正確

    本文件雖已力求正確,然而無法保證所有操作/設(shè)定範(fàn)例, 都可以順利的在您的系統(tǒng)上面進(jìn)行。 如果您依 照本文件的說明而使您的系統(tǒng)發(fā)生任何問題或損失, 作者都將不負(fù)任何責(zé)任。 希望由於本文的出現(xiàn),能大量減少在網(wǎng)路上一再重複出現(xiàn)的問題:"為 什麼我不能輸入/看到中文?","為什 麼我 xxxx 裝不起來?" 等等。 雖然我也了解這是不太可能的...

    標(biāo)簽:

    上傳時(shí)間: 2013-12-19

    上傳用戶:wang5829

  • 學(xué)會(huì)一個(gè)程式語言

    學(xué)會(huì)一個(gè)程式語言,是一回事兒;學(xué)會(huì)如何以此語言設(shè)計(jì)並實(shí)作出有效的程式,又是一回事兒。C++ 尤其如此,因?yàn)樗懿粚こ5睾w了罕見的威力和豐富的表現(xiàn)力,不但建立在一個(gè)全功能的傳統(tǒng)語言(C)之上,更提供極為廣泛的物件導(dǎo)向(object-oriented)性質(zhì),以及對templates 和exceptions(異常狀態(tài))的支援。

    標(biāo)簽: 程式

    上傳時(shí)間: 2013-12-09

    上傳用戶:ANRAN

  • lunwen1.rar

    臺(tái)灣成功大學(xué)的關(guān)于無人機(jī)自動(dòng)駕駛控制的論文集(1) 這包共4篇,分別為: 無人飛機(jī)速度控制器設(shè)計(jì)與實(shí)現(xiàn) 無人飛行船自主性控制設(shè)計(jì)與實(shí)現(xiàn) 無人飛行載具導(dǎo)引飛控整合自動(dòng)駕駛儀參數(shù)選取之研究 無人飛行載具導(dǎo)引飛控之軟體與硬體模擬

    標(biāo)簽: lunwen

    上傳時(shí)間: 2013-08-03

    上傳用戶:luominghua

  • PCI的LAYOUT注意事項(xiàng)及特性阻抗

    主版上有很多PCI的介面可以利用,他的LAYOUT有一些注意事項(xiàng)及必須處理走線的特性阻抗才可以讓系統(tǒng)穩(wěn)定。

    標(biāo)簽: LAYOUT PCI 特性阻抗

    上傳時(shí)間: 2013-06-14

    上傳用戶:夢雨軒膂

  • 開關(guān)電源基本原理介紹

    開關(guān)電源基本原理與設(shè)計(jì)介紹,臺(tái)達(dá)的資料,很好的

    標(biāo)簽: 開關(guān) 電源基本

    上傳時(shí)間: 2013-04-24

    上傳用戶:cursor

  • _Wiley_Synthesis_of_Arithmetic_Circuits_-_FPGA_ASIC_and_Embedded_Systems_(2006)

    _Wiley_Synthesis_of_Arithmetic_Circuits_-_FPGA_ASIC_and_Embedded_Systems_(2006)_-_DDU一些硬體設(shè)計(jì)教學(xué)文件

    標(biāo)簽: Wiley_Synthesis_of_Arithmetic_Cir FPGA_ASIC_and_Embedded_Systems cuits 2006

    上傳時(shí)間: 2013-08-20

    上傳用戶:lchjng

  • 步進(jìn)頻率雷達(dá)系統(tǒng)的模擬與測試

    任何雷達(dá)接收器所接收到的回波(echo)訊號(hào),都會(huì)包含目標(biāo)回波和背景雜波。雷達(dá)系統(tǒng)的縱向解析度和橫向解析度必須夠高,才能在充滿背景雜波的環(huán)境中偵測到目標(biāo)。傳統(tǒng)上都會(huì)使用短週期脈衝波和寬頻FM 脈衝來達(dá)到上述目的。

    標(biāo)簽: 步進(jìn)頻率 模擬 雷達(dá)系統(tǒng) 測試

    上傳時(shí)間: 2014-12-23

    上傳用戶:zhqzal1014

  • 微電腦型數(shù)學(xué)演算式隔離傳送器

    特點(diǎn): 精確度0.1%滿刻度 可作各式數(shù)學(xué)演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A|/ 16 BIT類比輸出功能 輸入與輸出絕緣耐壓2仟伏特/1分鐘(input/output/power) 寬范圍交直流兩用電源設(shè)計(jì) 尺寸小,穩(wěn)定性高

    標(biāo)簽: 微電腦 數(shù)學(xué)演算 隔離傳送器

    上傳時(shí)間: 2014-12-23

    上傳用戶:ydd3625

  • pcb layout design(臺(tái)灣硬件工程師15年經(jīng)驗(yàn)

    PCB LAYOUT 術(shù)語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範(fàn)圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時(shí)所使用之PAD,一般稱為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號(hào)的 Power& GND plane 之間的分隔線13. Grid : 佈線時(shí)的走線格點(diǎn)2. Test Point : ATE 測試點(diǎn)供工廠ICT 測試治具使用ICT 測試點(diǎn) LAYOUT 注意事項(xiàng):PCB 的每條TRACE 都要有一個(gè)作為測試用之TEST PAD(測試點(diǎn)),其原則如下:1. 一般測試點(diǎn)大小均為30-35mil,元件分布較密時(shí),測試點(diǎn)最小可至30mil.測試點(diǎn)與元件PAD 的距離最小為40mil。2. 測試點(diǎn)與測試點(diǎn)間的間距最小為50-75mil,一般使用75mil。密度高時(shí)可使用50mil,3. 測試點(diǎn)必須均勻分佈於PCB 上,避免測試時(shí)造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點(diǎn)留於錫爐著錫面上(Solder Side)。5. 測試點(diǎn)必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點(diǎn)設(shè)置處:Setup􀃆pads􀃆stacks

    標(biāo)簽: layout design pcb 硬件工程師

    上傳時(shí)間: 2013-10-22

    上傳用戶:pei5

主站蜘蛛池模板: 青河县| 虎林市| 县级市| 宜君县| 海淀区| 静海县| 东山县| 永安市| 页游| 英山县| 仙游县| 兴山县| 永宁县| 临澧县| 应用必备| 阜南县| 金秀| 呼图壁县| 龙口市| 台北市| 台南县| 武宁县| 始兴县| 洛南县| 大名县| 甘孜县| 三原县| 电白县| 宜宾县| 兴城市| 台南市| 高州市| 油尖旺区| 丁青县| 米林县| 清水县| 琼结县| 海丰县| 尤溪县| 迭部县| 泰州市|