亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

紅外發(fā)射器

  • 基于FPGA采用PCM通信實(shí)現(xiàn)多路數(shù)據(jù)采集器的研制

    本文研制的數(shù)據(jù)采集器,用于采集導(dǎo)彈過載模擬試車臺(tái)的各種參數(shù),來評(píng)價(jià)導(dǎo)彈在飛行過程中的性能,由于試車臺(tái)是高速旋轉(zhuǎn)體,其工作環(huán)境惡劣,受電磁干擾大,而且設(shè)備要求高,如果遇到設(shè)備故障或設(shè)備事故,其損失相當(dāng)巨大,保證設(shè)備的安全性和可靠性較為困難。 本文在分析數(shù)字通信技術(shù)的基礎(chǔ)上,選用了基于現(xiàn)場(chǎng)可編程邏輯陣列(FPGA)采用脈沖編碼調(diào)制(PCM)通信實(shí)現(xiàn)多路數(shù)據(jù)采集器的設(shè)計(jì),其優(yōu)點(diǎn)是FPGA技術(shù)在數(shù)據(jù)采集器中可以進(jìn)行模塊化設(shè)計(jì),增加了系統(tǒng)的抗干擾性、靈活性和適應(yīng)性,并且可以將整個(gè)PCM通信系統(tǒng)設(shè)計(jì)成可編程序系統(tǒng),用戶只要稍加變更程序,則系統(tǒng)的被測(cè)路數(shù)、幀結(jié)構(gòu)、碼速率、標(biāo)度等均可改變以適應(yīng)任何場(chǎng)合。并且采用合理的糾錯(cuò)和加密編碼能夠?qū)崿F(xiàn)數(shù)據(jù)在傳輸工程中的完整性和安全性。 通過對(duì)PCM通信的特點(diǎn)研究,研制了一套集采集與傳輸?shù)南到y(tǒng)。文章給出了各個(gè)模塊的具體建模與設(shè)計(jì),系統(tǒng)采用的是FPGA技術(shù)來實(shí)現(xiàn)數(shù)據(jù)采集和信號(hào)處理,采用VHDL實(shí)現(xiàn)了數(shù)字復(fù)接器和分接器、編解碼器、調(diào)制與解調(diào)模塊的建模與設(shè)計(jì)。采用基于NiosII實(shí)現(xiàn)串口通訊,構(gòu)建了實(shí)時(shí)性和準(zhǔn)確性通信網(wǎng)絡(luò),實(shí)現(xiàn)了數(shù)據(jù)的采集。 測(cè)試數(shù)據(jù)和數(shù)據(jù)采集的實(shí)驗(yàn)結(jié)果證明,采用FPGA技術(shù)實(shí)現(xiàn)PCM信號(hào)的編碼、傳輸、解碼,能夠有較強(qiáng)的抗干擾性、抗噪聲性能好、差錯(cuò)可控、易加密、易與現(xiàn)代技術(shù)結(jié)合,并且誤碼率較低,要遠(yuǎn)遠(yuǎn)優(yōu)于傳統(tǒng)的方法。

    標(biāo)簽: FPGA PCM 通信實(shí)現(xiàn) 多路

    上傳時(shí)間: 2013-04-24

    上傳用戶:com1com2

  • 基于FPGA的DAB信道編碼器輸入接口的設(shè)計(jì)與實(shí)現(xiàn)

    電臺(tái)廣播在我們的社會(huì)生活中占有重要的地位。隨著我國(guó)廣播事業(yè)的發(fā)展,對(duì)我國(guó)廣播業(yè)開發(fā)技術(shù)、信號(hào)的傳輸質(zhì)量和速度提出了更高更新的要求,促使廣播科研人員不斷更新現(xiàn)有技術(shù),以滿足人民群眾日益增長(zhǎng)的需求。 本論文主要分析了現(xiàn)行廣播發(fā)射臺(tái)的數(shù)字廣播激勵(lì)器輸入接口的不足之處,根據(jù)歐洲ETS300799標(biāo)準(zhǔn),實(shí)現(xiàn)了一種激勵(lì)器輸入接口的解決方案,這種方案將復(fù)接器送來的ETI(NA,G704)格式的碼流轉(zhuǎn)換成符合ETS300799標(biāo)準(zhǔn)ETI(NI)的標(biāo)準(zhǔn)碼流,并送往后面的信道編碼器。ETI(NA,G704)格式與現(xiàn)行的ETI(NI,G703)格式相比,主要加入了交織和RS糾錯(cuò)編碼,使得信號(hào)抗干擾能力大大加強(qiáng),提高了節(jié)目從演播室到發(fā)射臺(tái)的傳輸質(zhì)量,特別是實(shí)時(shí)直播節(jié)目要求信號(hào)質(zhì)量比較好時(shí)具有更大的作用。 本論文利用校驗(yàn)位為奇數(shù)個(gè)的RS碼,對(duì)可檢不可糾的錯(cuò)誤發(fā)出報(bào)警信號(hào),通過其它方法替代原有信號(hào),對(duì)音質(zhì)影響不大,節(jié)省了糾正這個(gè)錯(cuò)誤的資源和開發(fā)成本。 同時(shí),我們采用FPGA硬件開發(fā)平臺(tái)和VHDL硬件描述語言編寫代碼實(shí)現(xiàn)硬件功能,而不采用專用芯片實(shí)現(xiàn)功能,使得修改電路和升級(jí)變得異常方便,大大提高了開發(fā)產(chǎn)品的效率,降低了成本。 經(jīng)過軟件仿真和硬件驗(yàn)證,本系統(tǒng)已經(jīng)基本實(shí)現(xiàn)了預(yù)想的功能,擴(kuò)展性較好,硬件資源開銷較小,具有實(shí)用價(jià)值。

    標(biāo)簽: FPGA DAB 信道 編碼器

    上傳時(shí)間: 2013-07-15

    上傳用戶:afeiafei309

  • 基于ARM的手持式RFID讀寫器的研究與實(shí)現(xiàn)

    當(dāng)代科學(xué)技術(shù)突飛猛進(jìn),極大促進(jìn)了自動(dòng)識(shí)別技術(shù)的發(fā)展——條形碼、光學(xué)字符識(shí)別、磁條(卡)、工C卡、語音識(shí)別、視覺識(shí)別、RFID等,其中,RFID無疑是最為前沿的自動(dòng)識(shí)別技術(shù),是一種非接觸式的識(shí)別技術(shù);同時(shí),隨著另外一項(xiàng)技術(shù)——嵌入式技術(shù)的飛速發(fā)展,機(jī)構(gòu)小巧、性能優(yōu)越、價(jià)格便宜、操作簡(jiǎn)便的手持式數(shù)據(jù)自動(dòng)讀寫設(shè)備發(fā)展尤為迅速。具體說來,一款好的手持式RFID讀寫器適用于工作現(xiàn)場(chǎng),可以供工作人員對(duì)現(xiàn)場(chǎng)物品信息進(jìn)行自動(dòng)收集,而隨著嵌入式操作系統(tǒng)和網(wǎng)絡(luò)技術(shù)的應(yīng)用,使讀寫器不僅有數(shù)據(jù)采集功能,而且可以對(duì)數(shù)據(jù)進(jìn)行分析以供管理決策。在這其中,操作系統(tǒng)、芯片、總線、接口技術(shù)成為讀寫器的內(nèi)核,嵌入式系統(tǒng)成為技術(shù)的代表。 隨著嵌入式操作系統(tǒng)(如linux、wirice.net)的出現(xiàn),使得軟件開發(fā)人員在嵌入式系統(tǒng)和普通pc機(jī)上進(jìn)行應(yīng)用軟件開發(fā)不會(huì)感到太大的差別(借助于交叉開發(fā)環(huán)境,即在pc機(jī)上編譯連接,但生成的是目標(biāo)機(jī)代碼)。但是,對(duì)于那些應(yīng)用軟件開發(fā)者,往往對(duì)某一行業(yè)軟件開發(fā)比較熟悉卻對(duì)硬件有些陌生,熟悉硬件原理(嵌入式處理器架構(gòu)、部件工作原理等)恰恰是構(gòu)建一個(gè)嵌入式系統(tǒng)所必須的。因此,構(gòu)建一個(gè)性能穩(wěn)定、持續(xù)工作時(shí)間長(zhǎng)、完善數(shù)據(jù)接口、方便讀寫器接口的手持式設(shè)備成為了當(dāng)今一個(gè)比較熱門的技術(shù)領(lǐng)域。本項(xiàng)目就是根據(jù)以上事實(shí),先分析了國(guó)內(nèi)外研究現(xiàn)狀,再根據(jù)項(xiàng)目需求、生產(chǎn)成本以及RFID應(yīng)用開發(fā)者的要求,決定采用以ARM920T為內(nèi)核的$3C2410為嵌入式處理器、微軟公司力推的wiIice.net為嵌入式操作系統(tǒng),設(shè)計(jì)開發(fā)了供RFID應(yīng)用軟件開發(fā)者使用的手持式RFID讀寫器。針對(duì)手持式設(shè)備的特點(diǎn)和實(shí)際要求,對(duì)讀寫器軟硬件系統(tǒng)整體結(jié)構(gòu)進(jìn)行了規(guī)劃,完成了時(shí)鐘電路、nand flash存儲(chǔ)器接口電路、SDRAM電路、串行接口電路、RFID讀寫模塊接口電路、USB接口電路、無線通信模塊接口電路、LCD/觸摸屏接口電路的設(shè)計(jì),并開發(fā)了讀寫器的二次發(fā)API;在wince.net平臺(tái)下,利用platform builder工具定制了適于讀寫器的操作系統(tǒng),實(shí)現(xiàn)了嵌入式操作系統(tǒng)的設(shè)計(jì),最后對(duì)整個(gè)系統(tǒng)進(jìn)行了測(cè)試。

    標(biāo)簽: RFID ARM 手持式 讀寫器

    上傳時(shí)間: 2013-06-21

    上傳用戶:yatouzi118

  • 倫茨變頻器8400說明書

    倫茨變頻器8400說明書倫茨變頻器8400說明書

    標(biāo)簽: 8400 變頻器 說明書

    上傳時(shí)間: 2013-04-24

    上傳用戶:zl5712176

  • 開關(guān)電源變換器小信號(hào)建模

    開關(guān)電源變換器ridley的博士論文,很經(jīng)典

    標(biāo)簽: 開關(guān)電源 變換器 小信號(hào)建模

    上傳時(shí)間: 2013-04-24

    上傳用戶:afeiafei309

  • 基于ARM和射頻技術(shù)的工程機(jī)械遙控器的研制

    隨著我國(guó)經(jīng)濟(jì)的高速發(fā)展,各類建設(shè)工程越來越多,這導(dǎo)致了國(guó)家對(duì)工程機(jī)械的需求越來越大,要求也越來越高。在機(jī)械和液壓技術(shù)已發(fā)展成熟的今天,信息化和智能化成了工程機(jī)械進(jìn)行產(chǎn)品性能提升的新的突破口。而無線遙控技術(shù)是信息化的一個(gè)重要方面。 鑒于工程機(jī)械設(shè)備對(duì)無線遙控設(shè)備的需求,本文研制了用于工程機(jī)械的無線遙控器。因?yàn)楣こ虣C(jī)械對(duì)遙控通信的可靠性、抗干擾性和通信距離都有比較高的要求,所以本文沒有選擇紅外、藍(lán)牙等技術(shù)作為通信手段,而是選用高性能的射頻芯片ADF7020來搭建射頻模塊。在控制器方面,考慮到通信過程中需要進(jìn)行非常復(fù)雜的編解碼運(yùn)算,所以本文選用了運(yùn)算速率較快的32位ARM核微控制器LPC2119。 論文首先在對(duì)上述兩塊主芯片進(jìn)行深入研究的基礎(chǔ)上介紹了它們的功能特點(diǎn)和參數(shù)性能,與此同時(shí)還介紹了嵌入式系統(tǒng)開發(fā)的相關(guān)知識(shí)。接著基于這兩塊芯片對(duì)遙控器的實(shí)施方案進(jìn)行了設(shè)計(jì),包括硬件系統(tǒng)和軟件系統(tǒng)兩方面的內(nèi)容,這構(gòu)成了論文的主體內(nèi)容之一。然后論文詳細(xì)深入的研究和討論了對(duì)遙控器通信性能起關(guān)鍵作用的差錯(cuò)控制系統(tǒng)。研究?jī)?nèi)容包括循環(huán)碼、CRC碼、RS碼和交織技術(shù)等一系列的信道編碼理論,并且給出了各種編解碼的實(shí)現(xiàn)方法。基于這些理論,論文設(shè)計(jì)了一種CRC碼、RS碼以及交織技術(shù)相結(jié)合的差錯(cuò)控制方法并將其應(yīng)用在遙控器中,實(shí)際測(cè)試證明該方法從很大程度上提升了遙控器的通信性能。此外,還實(shí)現(xiàn)了遙控器的跳頻功能,可以有效的抵抗同頻干擾。論文的最后簡(jiǎn)要介紹了系統(tǒng)開發(fā)調(diào)試環(huán)境以及仿真工具,并總結(jié)了軟件實(shí)現(xiàn)過程中對(duì)一些關(guān)鍵問題的處理辦法。

    標(biāo)簽: ARM 射頻技術(shù) 工程機(jī)械 遙控器

    上傳時(shí)間: 2013-05-18

    上傳用戶:yyyyyyyyyy

  • 基于ARM控制的新型零電壓零電流全橋DCDC變換器的研制

    軟開關(guān)技術(shù)是電力電子裝置向高頻化、高功率密度化發(fā)展的關(guān)鍵技術(shù),已成為現(xiàn)代電力電子技術(shù)研究的熱點(diǎn)之一。微處理器的出現(xiàn)促進(jìn)了電力電子變換器的控制技術(shù)從傳統(tǒng)的模擬控制轉(zhuǎn)向數(shù)字控制,數(shù)字控制技術(shù)可使控制電路大為簡(jiǎn)化,并能提高系統(tǒng)的抗干擾能力、控制靈活性、通用性以及智能化程度。本文提出了一種利用耦合輸出電感的新型次級(jí)箝位ZVZCS PWM DC/DC變換器,其反饋控制采用數(shù)字化方式。 論文分析了該新型變換器的工作原理,推導(dǎo)了變換器各種狀態(tài)時(shí)的參數(shù)計(jì)算方程;設(shè)計(jì)了以ARW芯片LPC2210為核心的數(shù)字化反饋控制系統(tǒng),通過軟件設(shè)計(jì)實(shí)現(xiàn)了PWM移相控制信號(hào)的輸出;運(yùn)用Pspice9.2軟件成功地對(duì)變換器進(jìn)行了仿真,分析了各參數(shù)對(duì)變換器性能的影響,并得出了變換器的優(yōu)化設(shè)計(jì)參數(shù);最后研制出基于該新型拓?fù)浜蛿?shù)字化控制策略的1千瓦移相控制零電壓零電流軟開關(guān)電源,給出了其主電路、控制電路、驅(qū)動(dòng)電路、保護(hù)電路及高頻變壓器等的設(shè)計(jì)過程,并在實(shí)驗(yàn)樣機(jī)上測(cè)量出了實(shí)際運(yùn)行時(shí)的波形。 理論分析與實(shí)驗(yàn)結(jié)果表明:該變換器拓?fù)淠軐?shí)現(xiàn)超前橋臂的零電壓開關(guān),滯后橋臂的零電流開關(guān);采用ARM微控制器進(jìn)行數(shù)字控制,較傳統(tǒng)的純模擬控制實(shí)時(shí)反應(yīng)速度更快、電源穩(wěn)壓性能更好、外圍電路更簡(jiǎn)單、設(shè)計(jì)更靈活等,為實(shí)現(xiàn)智能化數(shù)字電源創(chuàng)造了基礎(chǔ),具有廣泛的應(yīng)用前景和巨大的經(jīng)濟(jì)價(jià)值。

    標(biāo)簽: DCDC ARM 控制 全橋

    上傳時(shí)間: 2013-08-03

    上傳用戶:cc1

  • LDPC碼編碼器FPGA實(shí)現(xiàn)研究

    LDPC(低密度奇偶校驗(yàn)碼)編碼是提高通信質(zhì)量和數(shù)據(jù)傳輸速率的關(guān)鍵技術(shù)。LDPC碼應(yīng)用于實(shí)際通信系統(tǒng)是本課題的研究重點(diǎn)。實(shí)際通信要求在LDPC碼長(zhǎng)盡量短、碼率盡量高及硬件可實(shí)現(xiàn)的前提下,結(jié)合連續(xù)相位MSK調(diào)制,滿足歸一化信噪比SNR=2dB時(shí),系統(tǒng)誤碼率低于10-4。根據(jù)課題背景,本文主要研究基于FPGA的LDPC編碼器設(shè)計(jì)與實(shí)現(xiàn)。 LDPC碼的編碼復(fù)雜度往往與其幀長(zhǎng)的平方成正比,編碼復(fù)雜度大,成為編碼硬件實(shí)現(xiàn)的一個(gè)障礙;論文針對(duì)實(shí)際系統(tǒng)的預(yù)期指標(biāo),通過對(duì)多種矩陣構(gòu)造算法的預(yù)選方案及影響LDPC碼性能參數(shù)仿真分析,基于1/2碼率,1024和2048兩種幀長(zhǎng),設(shè)計(jì)了三種編碼器的備選方案,分別為直接下三角編碼器,串行準(zhǔn)循環(huán)編碼器和二階準(zhǔn)循環(huán)編碼器。 對(duì)于每種編碼器,分別設(shè)計(jì)了其整體結(jié)構(gòu),并對(duì)每種編碼器的功能模塊進(jìn)行深入研究,設(shè)計(jì)完成后利用第3方軟件MODELSIM對(duì)編碼器進(jìn)行了時(shí)序仿真;根據(jù)時(shí)序仿真結(jié)果和綜合報(bào)告對(duì)三種編碼方案進(jìn)行比較,最終選擇串行準(zhǔn)循環(huán)編碼器作為硬件實(shí)現(xiàn)的編碼方案。 最后,在FPGA中硬件實(shí)現(xiàn)了串行準(zhǔn)循環(huán)編碼器并對(duì)其進(jìn)行測(cè)試,利用MATLAB仿真程序和串口通信工具最終驗(yàn)證了這種編碼器的正確性和硬件可實(shí)現(xiàn)性。

    標(biāo)簽: LDPC FPGA 編碼器 實(shí)現(xiàn)研究

    上傳時(shí)間: 2013-08-02

    上傳用戶:林魚2016

  • LDPC碼譯碼器FPGA實(shí)現(xiàn)研究

    LDPC碼以其接近Shannon極限的優(yōu)異性能在編碼界引起了轟動(dòng),成為研究的熱點(diǎn)。隨著研究的不斷深入和技術(shù)的發(fā)展,目前,LDPC碼已經(jīng)被多個(gè)通信系統(tǒng)定為信道編碼方案,并被應(yīng)用到第二代數(shù)字視頻廣播衛(wèi)星(DVB—S2)通信系統(tǒng)中。由于LDPC碼譯碼過程中所涉及的數(shù)據(jù)量龐大,譯碼時(shí)序控制復(fù)雜,如何實(shí)現(xiàn)LDPC碼譯碼器成為了人們研究的重點(diǎn)。 論文以基于FPGA實(shí)現(xiàn)LDPC碼譯碼器為研究目標(biāo),主要對(duì)譯碼算法選擇、譯碼數(shù)據(jù)量化、定點(diǎn)數(shù)據(jù)表示方式、譯碼算法關(guān)鍵運(yùn)算單元的FPGA設(shè)計(jì)和譯碼的時(shí)序控制進(jìn)行了深入研究。首先分析了LDPC碼的基本譯碼原理和常用譯碼算法。然后重點(diǎn)分析了BP算法、Log-BP算法、最小和算法和歸一化最小和算法,并對(duì)四種譯碼算法的糾錯(cuò)性能和譯碼復(fù)雜度進(jìn)行比較論證,選出適合硬件實(shí)現(xiàn)的譯碼方案。結(jié)合通信系統(tǒng),對(duì)譯碼算法進(jìn)行仿真分析,確定了譯碼算法的各個(gè)參數(shù)值和譯碼量化方案。 在系統(tǒng)仿真分析論證的基礎(chǔ)之上,以歸一化最小和譯碼算法為理論方案,利用硬件描述語言編寫譯碼功能模塊,并基于FPGA實(shí)現(xiàn)了固定譯碼長(zhǎng)度的LDPC碼譯碼器,利用MATLAB和Modelsim分別對(duì)譯碼器進(jìn)行了功能驗(yàn)證和時(shí)序驗(yàn)證,最后模擬通信系統(tǒng)完成了譯碼器的硬件測(cè)試。

    標(biāo)簽: LDPC FPGA 譯碼器 實(shí)現(xiàn)研究

    上傳時(shí)間: 2013-04-24

    上傳用戶:1234567890qqq

  • 利用AD650壓頻轉(zhuǎn)換器設(shè)計(jì)頻壓轉(zhuǎn)換器

    利用AD650壓頻轉(zhuǎn)換器設(shè)計(jì)頻壓轉(zhuǎn)換器:

    標(biāo)簽: 650 AD 壓頻轉(zhuǎn)換器 轉(zhuǎn)換器

    上傳時(shí)間: 2013-06-03

    上傳用戶:pinksun9

主站蜘蛛池模板: 义马市| 泰来县| 湖州市| 邛崃市| 霍州市| 霸州市| 新龙县| 平顶山市| 泽普县| 红桥区| 淮滨县| 丰宁| 黄大仙区| 余江县| 桓台县| 黄石市| 泰兴市| 犍为县| 通城县| 简阳市| 茂名市| 简阳市| 久治县| 沈丘县| 喀什市| 上思县| 定州市| 渝中区| 闵行区| 贺州市| 确山县| 罗江县| 沙坪坝区| 长沙市| 米泉市| 许昌市| 驻马店市| 镇安县| 儋州市| 嵩明县| 浑源县|