亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

終端測(cè)試

  • μC-OS-Ⅱ中文手冊.rar

    μC-OS-Ⅱ中文手冊,共分為十二個章節。第1章:范例,第2章 實時系統概念,第3章 內核結構,第4 章 任務管理,第5 章 時間管理,第6 章 任務之間的通訊與同步,第7 章 內存管理,第8章 移植μC/OS-Ⅱ,第9章 μC/OS-II在80x86上的移植,第10章從 μC/OS 升級到 μC/OS-II,第11 章 參考手冊,第12章 配置手冊。

    標簽: C-OS

    上傳時間: 2013-04-24

    上傳用戶:william345

  • 單片機C語言.rar

    單片機C語言的理論書籍,內容比較豐富,涵蓋了單片機C語言的各種應用。

    標簽: 單片機 C語言

    上傳時間: 2013-07-11

    上傳用戶:liangrb

  • 譚浩強C語言全書.rar

    這是我們實驗室培訓C語言時用的課件,個人覺得很不錯

    標簽: 譚浩強 C語言

    上傳時間: 2013-06-25

    上傳用戶:zhengjian

  • ARM嵌入式系統C語言編程.rar

    ARM嵌入式系統C語言編程資料,歡迎各位朋友 下載

    標簽: ARM 嵌入式系統 C語言編程

    上傳時間: 2013-06-06

    上傳用戶:himbly

  • FPGA中多標準可編程IO端口的設計.rar

    現場可編程門陣列(FPGA,Field Programmable Gate Array)是可編程邏輯器件的一種,它的出現是隨著微電子技術的發展,設計與制造集成電路的任務已不完全由半導體廠商來獨立承擔。系統設計師們更愿意自己設計專用集成電路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的設計周期盡可能短,最好是在實驗室里就能設計出合適的ASIC芯片,并且立即投入實際應用之中。現在,FPGA已廣泛地運用于通信領域、消費類電子和車用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號引入FPGA內部進行邏輯功能的實現并把結果輸出給外部電路,并且根據需要可以進行配置來支持多種不同的接口標準。FPGA允許使用者通過不同編程來配置實現各種邏輯功能,在IO端口中它可以通過選擇配置方式來兼容不同信號標準的I/O緩沖器電路。總體而言,可選的I/O資源的特性包括:IO標準的選擇、輸出驅動能力的編程控制、擺率選擇、輸入延遲和維持時間控制等。 本文是關于FPGA中多標準兼容可編程輸入輸出電路(Input/Output Block)的設計和實現,該課題是成都華微電子系統有限公司FPGA大項目中的一子項,目的為在更新的工藝水平上設計出能夠兼容單端標準的I/O電路模塊;同時針對以前設計的I/O模塊不支持雙端標準的缺點,要求新的電路模塊中擴展出雙端標準的部分。文中以低壓雙端差分標準(LVDS)為代表構建雙端標準收發轉換電路,與單端標準比較,LVDS具有很多優點: (1)LVDS傳輸的信號擺幅小,從而功耗低,一般差分線上電流不超過4mA,負載阻抗為100Ω。這一特征使它適合做并行數據傳輸。 (2)LVDS信號擺幅小,從而使得該結構可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號電壓可以從0V到2.4V變化,單端信號擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內變化,也就是說LVDS允許收發兩端地電勢有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開發軟件ISE,設計完成了可以用于Virtex系列各低端型號FPGA的IOB結構,它有靈活的可配置性和出色的適應能力,能支持大量的I/O標準,其中包括單端標準,也包括雙端標準如LVDS等。它具有適應性的優點、可選的特性和考慮到被文件描述的硬件結構特征,這些特點可以改進和簡化系統級的設計,為最終的產品設計和生產打下基礎。設計中對包括20種IO標準在內的各電器參數按照用戶手冊描述進行仿真驗證,性能參數已達到預期標準。

    標簽: FPGA 標準 可編程

    上傳時間: 2013-05-15

    上傳用戶:shawvi

  • 基于FPGA的RS255,223編解碼器的高速并行實現.rar

    隨著信息時代的到來,用戶對數據保護和傳輸可靠性的要求也在不斷提高。由于信道衰落,信號經信道傳輸后,到達接收端不可避免地會受到干擾而出現信號失真。因此需要采用差錯控制技術來檢測和糾正由信道失真引起的信息傳輸錯誤。RS(Reed—Solomon)碼是差錯控制領域中一類重要的線性分組碼,由于它編解碼結構相對固定,性能強,不但可以糾正隨機差錯,而且對突發錯誤的糾錯能力也很強,被廣泛應用在數字通信、數據存儲系統中,以滿足對數據傳輸通道可靠性的要求。因此設計一款高性能的RS編解碼器不但具有很大的應用意義,而且具有相當大的經濟價值。 本文首先介紹了線形分組碼及其子碼循環碼、BCH碼的基礎理論知識,重點介紹了BCH碼的重要分支RS碼的常用編解碼算法。由于其算法在有限域上進行,接著介紹了有限域的有關理論。基于RS碼傳統的單倍結構,本文提出了一種八倍并行編碼及九倍并行解碼方案,并用Verilog HDL語言實現。其中編碼器基于傳統的線性反饋移位寄存器除法電路并進行八倍并行擴展,譯碼器關鍵方程求解模塊基于修正的歐幾里德算法設計了一種便于硬件實現的脈動關鍵方程求解結構,其他模塊均采用九倍并行實現。由于進行了超前運算、流水線及并行處理,使編解碼的數據吞吐量大為提高,同時延時更小。 本論文設計了C++仿真平臺,并與HDL代碼結果進行了對比驗證。Verilog HDL代碼經過modelsim仿真驗證,并在ALTERA STRATIX3 EP3SL15OF1152C2 FPGA上進行綜合驗證以及靜態時序分析,綜合軟件為QUATURSⅡ V8.0。驗證及測試表明,本設計在滿足編解碼基本功能的基礎上,能夠實現數據的高吞吐量和低延時傳輸,達到性能指標要求。本論文在基于FPGA的RS(255,223)編解碼器的高速并行實現方面的研究成果,具有通用性、可移植性,有一定的理論及經濟價值。

    標簽: FPGA 255 223

    上傳時間: 2013-04-24

    上傳用戶:思琦琦

  • C程序設計語言.rar

    C程序設計語言(第2版·新版)非掃描版&詳細書簽版.pdfC程序設計語言(第2版·新版)非掃描版&詳細書簽版.pdf

    標簽: C程序設計 語言

    上傳時間: 2013-04-24

    上傳用戶:busterman

  • 51單片機C語言應用程序設計實例精講.rar

    51單片機應用程序設計實例,包括C語言程序和電路圖

    標簽: 51單片機C語言 應用程序 設計實例

    上傳時間: 2013-07-02

    上傳用戶:mj16166

  • C語言深度解剖.rar

    C語言深度解剖 解開程序員面試筆試的秘密 以含金量勇敢挑戰國內外同類書籍 陳正沖 編著

    標簽: C語言

    上傳時間: 2013-07-15

    上傳用戶:helllovebody

  • 51電子鐘C程序.rar

    基于51單片機的電子時鐘C程序源代碼程序

    標簽: 電子鐘 C程序

    上傳時間: 2013-06-06

    上傳用戶:wfl_yy

主站蜘蛛池模板: 贵州省| 铅山县| 阿鲁科尔沁旗| 屯昌县| 台中市| 新乐市| 邹平县| 余江县| 铁岭市| 浦东新区| 宝山区| 绥芬河市| 庄浪县| 大同县| 潞西市| 忻州市| 乐陵市| 宝山区| 临沧市| 中西区| 内乡县| 阿巴嘎旗| 开封市| 繁峙县| 汾西县| 安乡县| 和顺县| 琼结县| 宜川县| 绥中县| 陇川县| 呈贡县| 西林县| 杂多县| 东兰县| 晋江市| 邯郸市| 利津县| 英吉沙县| 瓮安县| 泾源县|