Verilog實現(xiàn)的DDS正弦信號發(fā)生器和測頻測相模塊,DDS模塊可產(chǎn)生兩路頻率和相位差均可預(yù)置調(diào)整的值正弦波,頻率范圍為20Hz-5MHz,相位范圍為0°-359°,測量的數(shù)據(jù)通過引腳傳輸給單片機(jī),單片機(jī)進(jìn)行計算和顯示。
標(biāo)簽: Verilog DDS 正弦信號發(fā)生器 模塊
上傳時間: 2013-08-28
上傳用戶:asdfasdfd
Verilog實現(xiàn)的DDS正弦信號發(fā)生器和測頻測相模塊,DDS模塊可產(chǎn)生兩路頻率和相位差均可預(yù)置調(diào)整的值正弦波,頻率范圍為20Hz-5MHz,相位范圍為0°-359°,測量的數(shù)據(jù)通過引腳傳輸給單片機(jī),單片機(jī)進(jìn)行計算和顯示。
標(biāo)簽: Verilog DDS 正弦信號發(fā)生器 模塊
上傳時間: 2013-12-09
上傳用戶:epson850
摘要:實戰(zhàn)條件下如何評價短波跳頻通信系統(tǒng)的抗干擾性能是構(gòu)建短波跳頻通信系統(tǒng)的重要環(huán)rr-}J。由于不 能得到精確的指標(biāo)評價值,采川組合賦權(quán)法給出了系統(tǒng)抗干擾性能的評價算法已經(jīng)不能適川。給出了一種模糊綜 合評價方法,該方法有如下優(yōu)點(diǎn):為避兔專家賦指標(biāo)權(quán)值的卞觀隨意性,將德爾菲(Delphi)法和層次分析法(AHP)相結(jié)合來確定指標(biāo)權(quán)值 為了便于專家較準(zhǔn)確地作出評判,給出了指標(biāo)評價等級,并利川模糊評價法給出指標(biāo)評價矩 陣,最后得到評價結(jié)果。評價實例表明了該方法的有效性。
標(biāo)簽: 短波跳頻 通信系統(tǒng) rr 條件下
上傳時間: 2013-12-17
上傳用戶:yzy6007
軟件無線電是一個具有開放性、標(biāo)準(zhǔn)化、模塊化的通用硬件平臺, 具有靈活性和集中性的特點(diǎn)。 上下變頻 作為軟件無線電的一個重要環(huán)節(jié), 目的是把信號搬移到更高或更低的頻率上。 介紹了在 simulink環(huán)境下利用 Xil- inxDspIPCore數(shù)字上下變頻的實現(xiàn)過程并進(jìn)行了仿真。 仿真表明, 通過 I, Q兩路信號對模塊的復(fù)用, 可以在完成 數(shù)字上下變頻的同時減少系統(tǒng)資源消耗
標(biāo)簽: Simulink 數(shù)字 下變頻 建模 仿真
上傳時間: 2016-05-10
上傳用戶:daizhiming
理想的放大器 目前,廠商在線性IC研發(fā)上都有重大的突破。使IC型運(yùn)算放大器的特性和理想相當(dāng)接近。尤其在低頻操作下,OP Amp電路的工作情形實在太像一個理想放大器,幾乎與理論的推測完全相符。→理想的放大器該具備什麼特性?
標(biāo)簽: 算放大器原理
上傳時間: 2016-07-16
上傳用戶:WALTER
連接器的基本結(jié)構(gòu)、性能和分類
標(biāo)簽: 連接器 基本結(jié)構(gòu) 分類 性能
上傳時間: 2013-05-26
上傳用戶:eeworm
TMS320F281X系列DSP的C語言頭文件和外設(shè)例程
上傳時間: 2013-07-16
上傳用戶:793212294
隨著環(huán)境污染和能源短缺問題的日趨嚴(yán)重,尋找一種儲備大、無污染的新能源已經(jīng)上升到世界各國的議事日程。太陽能作為當(dāng)今最理想環(huán)保的能源之一,已經(jīng)得到了人類越來越廣泛的應(yīng)用。本文以光伏(Photovoltaic—PV)并網(wǎng)發(fā)電系統(tǒng)為研究對象,以最大限度利用太陽能、無污染回饋電網(wǎng)為主要目標(biāo),開展了光伏并網(wǎng)發(fā)電系統(tǒng)的理論研究和仿真,具有重要的現(xiàn)實意義。光伏并網(wǎng)逆變器是光伏并網(wǎng)發(fā)電系統(tǒng)中必不可少的設(shè)備之一,其效率的高低、可靠性的好壞將直接影響整個光伏發(fā)電系統(tǒng)的性能和投資。本文主要研究適用于并網(wǎng)型光伏發(fā)電系統(tǒng)的逆變器。 本文以一個完整的光伏并網(wǎng)發(fā)電系統(tǒng)為研究對象,重點(diǎn)對單相光伏并網(wǎng)系統(tǒng)進(jìn)行了全面的分析,并從并網(wǎng)系統(tǒng)的主電路拓?fù)洹⒖刂撇呗浴⒐聧u效應(yīng)以及系統(tǒng)的可靠性分析幾個方面做了詳細(xì)的分析和仿真實驗。 首先,介紹了國內(nèi)外光伏并網(wǎng)發(fā)電產(chǎn)業(yè)的現(xiàn)狀,并對光伏并網(wǎng)發(fā)電系統(tǒng)的組成結(jié)構(gòu)、優(yōu)缺點(diǎn)、發(fā)展趨勢及光伏并網(wǎng)發(fā)電系統(tǒng)對逆變器的要求做了簡單介紹,對光伏并網(wǎng)發(fā)電系統(tǒng)建立了總體認(rèn)識。 其次,討論研究了逆變器主電路的拓?fù)湫问剑⒏鶕?jù)實際情況,選擇了無變壓器的兩級結(jié)構(gòu),即前級DC/DC變換器和后級DC/AC逆變器,兩部分通過DClink連接。前級的DC/DC模塊采用Boost拓?fù)浣Y(jié)構(gòu),后級的DC/AC逆變器采用逆變?nèi)珮驅(qū)崿F(xiàn)逆變,向電網(wǎng)輸送功率。討論確定了逆變器輸出電流的控制方式,并最終確定了光伏并網(wǎng)發(fā)電系統(tǒng)的總體方案。高性能的數(shù)字信號處理器芯片(Digital Signal Processor—DSP)的出現(xiàn),使得一些先進(jìn)的控制策略應(yīng)用于光伏并網(wǎng)的控制成為可能。本文以TI公司的數(shù)字信號處理器芯片TMS320F2812為核心,設(shè)計了控制電路并給出了驅(qū)動電路、保護(hù)電路的設(shè)計以及系統(tǒng)的電磁兼容設(shè)計思想。應(yīng)用MATLAB/Simulink中的工具箱搭建了整個電路模型,進(jìn)行了仿真實驗研究。 再次,我們已經(jīng)知道孤島效應(yīng)問題關(guān)系到光伏并網(wǎng)發(fā)電系統(tǒng)的安全問題。本文分析了孤島效應(yīng)產(chǎn)生的原因、對電網(wǎng)的危害和目前各種常用的被動和主動及外部孤島效應(yīng)的檢測方法。根據(jù)本文涉及的光伏并網(wǎng)發(fā)電系統(tǒng)的特點(diǎn),采用了電壓前饋正反饋檢測孤島的方法,然后詳細(xì)介紹了該方法的原理和實現(xiàn)過程, 并給出了逆變器的反孤島效應(yīng)模型和仿真實驗結(jié)果。仿真結(jié)果證明,該方法是可行的,并且達(dá)到了IEEE Std.2000—929標(biāo)準(zhǔn)的規(guī)定。 光伏系統(tǒng)的可靠性研究對整個系統(tǒng)的經(jīng)濟(jì)運(yùn)行乃至投資決策產(chǎn)生了重要影響。本論文以光伏并網(wǎng)發(fā)電系統(tǒng)的基本組成為線索,對各部分進(jìn)行可靠性分析,對滿足一定可靠性水平的光伏并網(wǎng)發(fā)電系統(tǒng)進(jìn)行分析,從而對其的推廣使用起到了理論指導(dǎo)作用。 關(guān)鍵詞:光伏并網(wǎng)發(fā)電系統(tǒng);逆變器;孤島效應(yīng);DSP;可靠性分析
標(biāo)簽: 光伏并網(wǎng) 逆變器 可靠性分析
上傳時間: 2013-04-24
上傳用戶:daoxiang126
絕對完整的 Usb ISP 的下載線制做過程和資料
上傳時間: 2013-06-07
上傳用戶:564708051@qq.com
現(xiàn)代社會信息量爆炸式增長,由于網(wǎng)絡(luò)、多媒體等新技術(shù)的發(fā)展,用戶對帶寬和速度的需求快速增加。并行傳輸技術(shù)由于時鐘抖動和偏移,以及PCB布線的困難,使得傳輸速率的進(jìn)一步提升面臨設(shè)計的極限;而高速串行通信技術(shù)憑借其帶寬大、抗干擾性強(qiáng)和接口簡單等優(yōu)勢,正迅速取代傳統(tǒng)的并行技術(shù),成為業(yè)界的主流。 本論文針對目前比較流行并且有很大發(fā)展?jié)摿Φ膬煞N高速串行接口電路——高速鏈路口和Rocket I/O進(jìn)行研究,并以Xilinx公司最新款的Virtex-5 FPGA為研究平臺進(jìn)行仿真設(shè)計。本論文的主要工作是以某低成本相控陣?yán)走_(dá)信號處理機(jī)為設(shè)計平臺,在其中的一塊信號處理板上,進(jìn)行了基于LVDS(Low VoltageDifferential Signal)技術(shù)的高速LinkPort(鏈路口)設(shè)計和基于CML(Current ModeLogic)技術(shù)的Rocket I/O高速串行接口設(shè)計。首先在FPGA的軟件中進(jìn)行程序設(shè)計和功能、時序的仿真,當(dāng)仿真驗證通過之后,重點(diǎn)是在硬件平臺上進(jìn)行調(diào)試。硬件調(diào)試驗證的方法是將DSP TS201的鏈路口功能與在FPGA中的模擬高速鏈路口相連接,進(jìn)行數(shù)據(jù)的互相傳送,接收和發(fā)送的數(shù)據(jù)相同,證明了高速鏈路口設(shè)計的正確性。并且在硬件調(diào)試時對Rocket IO GTP收發(fā)器進(jìn)行回環(huán)設(shè)計,經(jīng)過回環(huán)之后接收到的數(shù)據(jù)與發(fā)送的數(shù)據(jù)相同,證明了Rocket I/O高速串行接口設(shè)計的正確性。
上傳時間: 2013-04-24
上傳用戶:戀天使569
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1