隨著21世紀(jì)的到來(lái),計(jì)算機(jī)技術(shù),信息處理技術(shù),半導(dǎo)體技術(shù)和網(wǎng)絡(luò)技術(shù)不斷發(fā)展,人類社會(huì)進(jìn)入了信息化時(shí)代。與此同時(shí),無(wú)線視頻傳感器網(wǎng)絡(luò)也得到了突飛猛進(jìn)的發(fā)展,成為當(dāng)今國(guó)際上備受關(guān)注的熱點(diǎn)研究領(lǐng)域。無(wú)線視頻傳感器網(wǎng)絡(luò)有著很多的優(yōu)點(diǎn)和十分廣泛的應(yīng)用前景。在軍事,工業(yè),城市管理和監(jiān)控系統(tǒng)等重要領(lǐng)域都有潛在的使用價(jià)值。 無(wú)線視頻傳感器網(wǎng)絡(luò)有著顯著的特征,例如:網(wǎng)絡(luò)節(jié)點(diǎn)能源有限;網(wǎng)絡(luò)帶寬有限;對(duì)處理速度要求較高等。由此可見(jiàn),傳統(tǒng)的視頻編碼標(biāo)準(zhǔn)無(wú)法應(yīng)用于無(wú)線視頻傳感器網(wǎng)絡(luò)。MPEG-4,H.263,H.264等視頻編碼標(biāo)準(zhǔn),全是基于運(yùn)動(dòng)估計(jì)補(bǔ)償實(shí)現(xiàn)的,計(jì)算量十分巨大,在能量,存儲(chǔ)空間和處理能力均有限的節(jié)點(diǎn)難以實(shí)現(xiàn)這類高復(fù)雜度的編碼算法。 本文針對(duì)無(wú)線視頻傳感器網(wǎng)絡(luò)對(duì)視頻編碼算法的具體需求,提出一種基于運(yùn)動(dòng)檢測(cè)的低復(fù)雜度視頻編碼算法。該算法只對(duì)當(dāng)前編碼幀中的運(yùn)動(dòng)對(duì)象進(jìn)行編碼,并且以面向?qū)ο蟮慕Y(jié)構(gòu)輸出碼流。實(shí)驗(yàn)結(jié)果表明,與H.264全I(xiàn)幀編碼相比,本文提出的算法編碼速度提高了約3倍,編碼性能提高了約2dB。與H.264基本檔次相比,雖然編碼性能略有下降,但是編碼速度平均提高了8倍左右。因此,本文提出的算法可以在編碼效率和編碼速度之間獲得很好的折衷,在一定程度上可以滿足無(wú)線視頻傳感器網(wǎng)絡(luò)的需求。 本文選用ALDVK_270作為硬件實(shí)驗(yàn)平臺(tái)。在分析算法結(jié)構(gòu)的同時(shí),結(jié)合嵌入式系統(tǒng)的特點(diǎn),從算法,內(nèi)存,高級(jí)語(yǔ)言和匯編語(yǔ)言等幾個(gè)方面提出優(yōu)化方案,最終在ARM嵌入式平臺(tái)下實(shí)現(xiàn)了面向無(wú)線視頻傳感器網(wǎng)絡(luò)的低復(fù)雜度視頻編碼算法。測(cè)試結(jié)果表明,與優(yōu)化前相比,優(yōu)化后的編碼速度有了很大的提高,對(duì)于CIF格式的監(jiān)控視頻序列能夠滿足實(shí)時(shí)處理的要求。
標(biāo)簽: ARM 無(wú)線視頻 傳感器網(wǎng)絡(luò) 復(fù)雜度
上傳時(shí)間: 2013-07-26
上傳用戶:小小小熊
(臺(tái)達(dá))開(kāi)關(guān)電源基本原理與設(shè)計(jì)介紹,比較實(shí)用
標(biāo)簽: 開(kāi)關(guān)電源
上傳時(shí)間: 2013-06-15
上傳用戶:ybysp008
嵌入式系統(tǒng)應(yīng)用于智能設(shè)備、工業(yè)控制領(lǐng)域?qū)崿F(xiàn)各種信號(hào)的處理與控制,是近年來(lái)技術(shù)研究和產(chǎn)品開(kāi)發(fā)的熱點(diǎn)。同時(shí),隨著以太網(wǎng)技術(shù)的迅速發(fā)展,工業(yè)控制中過(guò)程監(jiān)控層和現(xiàn)場(chǎng)設(shè)備層信號(hào)傳輸網(wǎng)絡(luò)開(kāi)始逐步采用以太網(wǎng),基于網(wǎng)絡(luò)的遠(yuǎn)程監(jiān)控使整個(gè)企業(yè)網(wǎng)絡(luò)呈現(xiàn)高度統(tǒng)一性、開(kāi)放性和透明性。將嵌入式技術(shù)和基于網(wǎng)絡(luò)的遠(yuǎn)程監(jiān)控技術(shù)應(yīng)用于電梯,可以有效地提高產(chǎn)品和服務(wù)的質(zhì)量。 本文旨在研制和開(kāi)發(fā)一套應(yīng)用于電梯的智能多媒體顯示與遠(yuǎn)程監(jiān)控系統(tǒng),硬件設(shè)計(jì)中,在以嵌入式微處理器S3C2410X、Flash、SDRAM構(gòu)成的最小系統(tǒng)核心板外,擴(kuò)展了串行口、網(wǎng)口、LCD接口等外圍硬件資源,設(shè)計(jì)了RS-232轉(zhuǎn)換成RS-422接口界面的硬件電路板,針對(duì)核心板RTC時(shí)鐘問(wèn)題,采用PCF8563芯片設(shè)計(jì)了時(shí)鐘/日歷小板。 軟件平臺(tái)方面,首先分析了系統(tǒng)啟動(dòng)引導(dǎo)程序Bootloader,參照嵌入式Linux內(nèi)核源代碼以及對(duì)S3C2410X的支持代碼,根據(jù)本系統(tǒng)的硬件配置對(duì)Linux內(nèi)核進(jìn)行裁剪移植,修改了音頻驅(qū)動(dòng)和LCD驅(qū)動(dòng),在內(nèi)核中添加了對(duì)Yaffs文件系統(tǒng)類型的支持。然后準(zhǔn)備了根文件系統(tǒng)內(nèi)容,在其中添加了交叉編譯過(guò)的Qt/Embedded3.1的庫(kù),使用Cramfs、RAMdisk和Yaffs相結(jié)合的根文件系統(tǒng)格式。在此基礎(chǔ)上,向嵌入式平臺(tái)移植了Linux下開(kāi)源的多媒體播放器Mplayer和嵌入式數(shù)據(jù)庫(kù)SQLite。 設(shè)計(jì)編寫(xiě)Qt GUI界面和串口數(shù)據(jù)采集模塊,構(gòu)建了電梯間多媒體顯示系統(tǒng),顯示界面劃分為串口數(shù)據(jù)采集顯示、動(dòng)畫(huà)播放、系統(tǒng)時(shí)間、文本信息、滾動(dòng)字幕、商標(biāo)圖片六個(gè)顯示區(qū)域。使用Boa在ARM平臺(tái)上構(gòu)建了嵌入式Web服務(wù)器,Web服務(wù)器通過(guò)HTTP協(xié)議與監(jiān)控端瀏覽器軟件進(jìn)行信息交互,提供服務(wù)器應(yīng)用程序模塊的訪問(wèn)界面和現(xiàn)場(chǎng)設(shè)備的信息訪問(wèn)和控制界面,并借助SQLite數(shù)據(jù)庫(kù)的支持,實(shí)現(xiàn)了基于網(wǎng)絡(luò)的電梯遠(yuǎn)程監(jiān)控系統(tǒng)的功能。監(jiān)控端通過(guò)Web頁(yè)面激活服務(wù)器的相應(yīng)應(yīng)用程序模塊,傳遞信息服務(wù)請(qǐng)求和控制命令。將本系統(tǒng)應(yīng)用與電梯設(shè)備,取得了用戶的好評(píng)。
標(biāo)簽: ARM 電梯多媒體 監(jiān)控系統(tǒng)
上傳時(shí)間: 2013-04-24
上傳用戶:564708051@qq.com
easy,51pro,3.0編程器在2.0的基礎(chǔ)上增加了更多的芯片器件
上傳時(shí)間: 2013-07-25
上傳用戶:qazwsc
深入淺出ARM7-LPC213x_214x(上)
上傳時(shí)間: 2013-07-14
上傳用戶:yd19890720
本文著重研究了OFDM調(diào)制解調(diào)技術(shù)在FPGA上的實(shí)現(xiàn)。全文內(nèi)容安排如下: 第一章介紹了PLD(可編程邏輯器件)和OFDM(正交頻分復(fù)用)技術(shù)的發(fā)展歷史?! 〉诙陆榻B了PLD的分類、工藝和結(jié)構(gòu)特點(diǎn),以及FPGA的開(kāi)發(fā)環(huán)境、開(kāi)發(fā)流程和Verilog語(yǔ)言的特點(diǎn)?! 〉谌戮蚈FDM系統(tǒng)中的基本概念進(jìn)行了詳細(xì)的闡述?! 〉谒?、五章是OFDM算法的在FPGA上的實(shí)現(xiàn),首先對(duì)要實(shí)現(xiàn)的算法進(jìn)行分析,給出了需要實(shí)現(xiàn)的指標(biāo)。然后給出了FPGA的實(shí)現(xiàn)方案,對(duì)系統(tǒng)的進(jìn)行仿真,給出了仿真波形圖和系統(tǒng)性能分析?! 〉诹驴偨Y(jié)了全文的工作,對(duì)OFDM技術(shù)的實(shí)現(xiàn)需要進(jìn)一步完善的方面進(jìn)行了探討。
標(biāo)簽: OFDM FPGA 基帶 調(diào)制系統(tǒng)
上傳時(shí)間: 2013-08-05
上傳用戶:躍躍,,
ucos-ii 在各種芯片上的移植例子,很經(jīng)典的。推薦下載。
上傳時(shí)間: 2013-07-10
上傳用戶:落到地上達(dá)一破爬
由于集成電路產(chǎn)業(yè)在中國(guó)的飛速發(fā)展,FPGA設(shè)計(jì)技術(shù),作為一種靈活性很強(qiáng)的芯片設(shè)計(jì)技術(shù),在國(guó)內(nèi)得到廣泛的應(yīng)用.由于芯片的可升級(jí)性和開(kāi)發(fā)自主知識(shí)產(chǎn)權(quán)芯片的必要性,在北京郵電大學(xué)寬帶通信網(wǎng)絡(luò)實(shí)驗(yàn)室開(kāi)發(fā)的三層以太網(wǎng)交換機(jī)項(xiàng)目中,以太網(wǎng)口和ATM口之間的數(shù)據(jù)通道的實(shí)現(xiàn)上采用了FPGA設(shè)計(jì)方法.該文主要集中在ATM口之間的數(shù)據(jù)通道的HEC頭校驗(yàn)的FPGA實(shí)現(xiàn).并完成了硬件設(shè)計(jì)、配置、硬件測(cè)試聯(lián)調(diào)工作以及論文撰寫(xiě)工作.硬件的設(shè)計(jì)和開(kāi)發(fā)基于Protel99和Tornado/VxWorks,軟件的設(shè)計(jì)和開(kāi)發(fā)采用了標(biāo)準(zhǔn)的VHDL語(yǔ)言,開(kāi)發(fā)環(huán)境是WINDOWS,開(kāi)發(fā)工具是Xilinx公司的iSE4.1i集成開(kāi)發(fā)環(huán)境.隨著網(wǎng)絡(luò)設(shè)備的發(fā)展,位于網(wǎng)絡(luò)邊緣的設(shè)備將會(huì)變得更加靈巧,更加迎合網(wǎng)絡(luò)發(fā)展的需要,在網(wǎng)絡(luò)設(shè)備上越來(lái)越多地引入了網(wǎng)絡(luò)處理器.我們實(shí)驗(yàn)室和Intel建立了聯(lián)合實(shí)驗(yàn)室,在此基礎(chǔ)上,我們要把網(wǎng)絡(luò)處理器評(píng)估板硬件上,運(yùn)行軟件,使其成為路由器,首先要加載的就是網(wǎng)絡(luò)路由協(xié)議.由于Linux的開(kāi)放源代碼,所以我們決定采用Linux做嵌入式系統(tǒng),在上面運(yùn)行zebra的路由協(xié)議.Zebra是linux上面的開(kāi)放源代碼的路由軟件.
標(biāo)簽: FPGA 協(xié)議 網(wǎng)絡(luò)處理器
上傳時(shí)間: 2013-07-08
上傳用戶:yhm_all
C語(yǔ)言實(shí)現(xiàn)RS232上、下位機(jī)串行通信 C語(yǔ)言實(shí)現(xiàn)RS232上、下位機(jī)串行通信
標(biāo)簽: 232 RS C語(yǔ)言 下位機(jī)
上傳時(shí)間: 2013-06-03
上傳用戶:haobin315
常用的實(shí)時(shí)數(shù)字信號(hào)處理的器件有可編程的數(shù)字信號(hào)處理(DSP)芯片(如AD系列、TI系列)、專用集成電路(ASIC)、現(xiàn)場(chǎng)可編程門陣列(FPGA)等。在工程實(shí)踐中,往往要求對(duì)信號(hào)處理要有高速性、實(shí)時(shí)性和靈活性,而已有的一些軟件和硬件實(shí)現(xiàn)方式則難以同時(shí)達(dá)到這幾方面的要求。隨著可編程邏輯器件和EDA技術(shù)的發(fā)展,使用FPGA來(lái)實(shí)現(xiàn)數(shù)字信號(hào)處理,既具有實(shí)時(shí)性,又兼顧了一定的靈活性。FPGA具有的靈活的可編程邏輯可以方便的實(shí)現(xiàn)高速數(shù)字信號(hào)處理,突破了并行處理、流水級(jí)數(shù)的限制,有效地利用了片上資源,加上反復(fù)的可編程能力,越來(lái)越受到國(guó)內(nèi)外從事數(shù)字信號(hào)處理的研究者所青睞。 FIR數(shù)字濾波器以其良好的線性特性被廣泛使用,屬于數(shù)字信號(hào)處理的基本模塊之一。本論文對(duì)基于FPGA的FIR數(shù)字濾波器實(shí)現(xiàn)進(jìn)行了研究,所做的主要工作如下: 1.介紹了FIR數(shù)字濾波器的基本理論和FPGA的基本概況,以及FPGA設(shè)計(jì)流程、設(shè)計(jì)指導(dǎo)原則和常用的設(shè)計(jì)指導(dǎo)思想與技巧。 2.以FIR數(shù)字濾波器的基本理論為依據(jù),使用分布式算法為濾波器的硬件實(shí)現(xiàn)算法,并對(duì)其進(jìn)行了詳細(xì)的討論。針對(duì)分布式算法中查找表規(guī)模過(guò)大的缺點(diǎn),采用優(yōu)化分布式算法的多塊查找表方式使得硬件規(guī)模極大的減小。 3.設(shè)計(jì)出一個(gè)192階的FIR濾波器實(shí)例。其系統(tǒng)要求為:定點(diǎn)16位輸入、定點(diǎn)12位系數(shù)、定點(diǎn)16位輸出,采樣率為75MHz。設(shè)計(jì)用Quartus II軟件進(jìn)行仿真,并將其仿真結(jié)果與Matlab仿真結(jié)果進(jìn)行對(duì)比分析。 仿真結(jié)果表明,本論文設(shè)計(jì)的濾波器硬件規(guī)模較小,采樣率達(dá)到了75MHz。同時(shí)只要將查找表進(jìn)行相應(yīng)的改動(dòng),就能分別實(shí)現(xiàn)低通、高通、帶通FIR濾波器,體現(xiàn)了設(shè)計(jì)的靈活性。
標(biāo)簽: FPGA FIR 數(shù)字濾波器
上傳時(shí)間: 2013-06-06
上傳用戶:June
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1