隨著電力電子技術(shù)的發(fā)展,對(duì)大功率、高性能的開(kāi)關(guān)電源要求也越來(lái)越高。功率因數(shù)校正(PFC)技術(shù)是當(dāng)前電力電子技術(shù)研究的熱點(diǎn)問(wèn)題。大多數(shù)電力電子裝置通過(guò)整流器與電網(wǎng)接口,而傳統(tǒng)的二極管或晶閘管整流裝置會(huì)產(chǎn)生大量的諧波電流,對(duì)電網(wǎng)造成污染。許多國(guó)家和國(guó)際組織相繼制定了一系列限制用電設(shè)備諧波的標(biāo)準(zhǔn)。有源功率因數(shù)校正技術(shù)能夠有效的消除整流裝置的諧波,因此具有廣泛的應(yīng)用前景。 本文首先分析了開(kāi)關(guān)電源的發(fā)展現(xiàn)狀及發(fā)展要求,詳細(xì)地闡述了開(kāi)關(guān)電源的基本構(gòu)成和基本組態(tài)。然后研究了ZVT-Boost軟開(kāi)關(guān)PFC電路的基本結(jié)構(gòu)、基本工作原理及軟開(kāi)關(guān)實(shí)現(xiàn)原理,在此基礎(chǔ)上確定了主電路結(jié)構(gòu),并制定了控制系統(tǒng)方案。 鑒于功率要求,本文采用兩級(jí)PFC電路。因此對(duì)常見(jiàn)的DC-DC變換器的拓?fù)浣Y(jié)構(gòu)、原理特性進(jìn)行分析。并針對(duì)各自的變換器建立了簡(jiǎn)化模型,基于所建立的模型分析了變換器的特性,列出各變換器的優(yōu)缺點(diǎn)及在設(shè)計(jì)開(kāi)關(guān)電源時(shí)的選用原則。最后,對(duì)所設(shè)計(jì)的系統(tǒng)進(jìn)行了仿真分析。 本文根據(jù)用戶的要求研究設(shè)計(jì)了一種大功率高性能開(kāi)關(guān)電源。該開(kāi)關(guān)電源分為前級(jí)和后級(jí),前級(jí)為采用BOOST結(jié)構(gòu)的單相有源功率因數(shù)校正電路,后級(jí)為采用移相控制軟開(kāi)關(guān)技術(shù)的全橋變換器。最后研制出了實(shí)驗(yàn)樣機(jī),并給出了實(shí)驗(yàn)樣機(jī)的功率因數(shù)校正電路和移相全橋軟開(kāi)關(guān)變換電路的實(shí)驗(yàn)波形。
標(biāo)簽: BOOST 變換器 高功率因數(shù)
上傳時(shí)間: 2013-04-24
上傳用戶:朗朗乾坤
為了減小異步電機(jī)在起動(dòng)過(guò)程中過(guò)高電流對(duì)電網(wǎng)的沖擊,消除傳統(tǒng)降壓起動(dòng)對(duì)電器和機(jī)械設(shè)備的不利影響,提高電機(jī)的起動(dòng)特性,本文基于電力電子技術(shù)對(duì)異步電機(jī)的軟起動(dòng)進(jìn)行了較為深刻的研究。 本文介紹并設(shè)計(jì)了一種基于PIC18F4550的新型的軟起動(dòng)器。在功能上,除了具有一般的電壓斜坡軟起動(dòng)和電流限流軟起動(dòng)功能,還增加了專門針對(duì)泵類負(fù)載的轉(zhuǎn)矩閉環(huán)泵控軟起動(dòng)模式。這種起動(dòng)方式有效的降低了水泵起動(dòng)和停止時(shí)造成的水錘,并減輕了管路系統(tǒng)的振蕩。同時(shí),針對(duì)異步電動(dòng)機(jī)軟起動(dòng)過(guò)程中出現(xiàn)的電流、電磁轉(zhuǎn)矩以及轉(zhuǎn)速振蕩問(wèn)題,分析了引起振蕩的影響因素及其產(chǎn)生原因,采用以電流關(guān)斷時(shí)刻為晶閘管觸發(fā)基準(zhǔn)來(lái)抑制振蕩問(wèn)題。 文章首先分析研究了異步電機(jī)的基本結(jié)構(gòu)和工作原理,確定了軟起動(dòng)器所采用的基本原理和控制方法。分析得出為改善泵類負(fù)載起動(dòng)性能所采用的轉(zhuǎn)矩閉環(huán)泵控制策略以及為減小振蕩所采用的關(guān)斷角控制方法的可行性。 其次,本課題對(duì)傳統(tǒng)的軟起動(dòng)器的改進(jìn)進(jìn)行了嘗試。采用Microchip公司的PIC18F4550芯片為控制核心。在此基礎(chǔ)上,詳細(xì)介紹了交流采樣電路、同步觸發(fā)電路以及通迅接口電路等硬件電路。軟件方面采用C語(yǔ)言和匯編語(yǔ)言混合編程實(shí)現(xiàn)模塊化程序的設(shè)計(jì),在文中較為詳細(xì)地介紹了控制系統(tǒng)各部分軟件的設(shè)計(jì)思想和實(shí)現(xiàn),其中包括主程序流程、各種起動(dòng)方式的控制程序等。 在文章最后給出了基于MATLAB搭建的軟起動(dòng)系統(tǒng)的仿真模型,仿真結(jié)果表明這種帶泵控制功能的軟起動(dòng)器可以有效的減小電機(jī)起動(dòng)過(guò)程中過(guò)高電流對(duì)電網(wǎng)的沖擊,優(yōu)化了電機(jī)的起動(dòng)性能。
標(biāo)簽: PIC 異步電機(jī) 軟起動(dòng)器
上傳時(shí)間: 2013-06-13
上傳用戶:wang5829
場(chǎng)效應(yīng)管參數(shù)(5000種),Excel 文件格式
標(biāo)簽: 5000 場(chǎng)效應(yīng)管參數(shù)
上傳時(shí)間: 2013-04-24
上傳用戶:tianjinfan
最新世界場(chǎng)效應(yīng)管特性代換手冊(cè)
標(biāo)簽: elecfans com 場(chǎng)效應(yīng)管
上傳時(shí)間: 2013-07-02
上傳用戶:
CH452是數(shù)碼管顯示驅(qū)動(dòng)和鍵盤掃描控制芯片。CH452 內(nèi)置時(shí)鐘振蕩電路,可以動(dòng)態(tài)驅(qū)動(dòng)8 位數(shù) 碼管或者64 位LED,具有BCD 譯碼、閃爍、移位、段位尋址、光柱譯碼等功能;同時(shí)還可以進(jìn)行64 鍵的鍵盤掃描;CH452 通過(guò)可以級(jí)聯(lián)的4線串行接口或者2 線串行接口與單片機(jī)等交換數(shù)據(jù);并且可 以對(duì)單片機(jī)提供上電復(fù)位信號(hào)。
標(biāo)簽: 452 CH 驅(qū)動(dòng)程序
上傳時(shí)間: 2013-06-08
上傳用戶:奇奇奔奔
本論文在詳細(xì)研究MIL-STD-1553B數(shù)據(jù)總線協(xié)議以及參考國(guó)外芯片設(shè)計(jì)的基礎(chǔ)上,結(jié)合目前新興的EDA技術(shù)和大規(guī)模可編程技術(shù),提出了一種全新的基于FPGA的1553B總線接口芯片的設(shè)計(jì)方法。 從專用芯片實(shí)現(xiàn)的具體功能出發(fā),結(jié)合自頂向下的設(shè)計(jì)思想,給出了總線接口的總體設(shè)計(jì)方案,考慮到電路的具體實(shí)現(xiàn)對(duì)結(jié)構(gòu)進(jìn)行模塊細(xì)化。在介紹模擬收發(fā)器模塊的電路設(shè)計(jì)后,重點(diǎn)介紹了基于FPGA的BC、RT、MT三種類型終端設(shè)計(jì),最終通過(guò)工作方式選擇信號(hào)以及其他控制信號(hào)將此三種終端結(jié)合起來(lái)以達(dá)到通用接口的功能。同時(shí)給出其設(shè)計(jì)邏輯框圖、算法流程圖、引腳說(shuō)明以及部分模塊的仿真結(jié)果。為了資源的合理利用,對(duì)其中相當(dāng)部分模塊進(jìn)行復(fù)用。在設(shè)計(jì)過(guò)程中采用自頂向下、碼型轉(zhuǎn)換中的全數(shù)字鎖相環(huán)、通用異步收發(fā)器UART等關(guān)鍵技術(shù)。本設(shè)計(jì)使用VHDL描述,在此基礎(chǔ)之上采用專門的綜合軟件對(duì)設(shè)計(jì)進(jìn)行了綜合優(yōu)化,在FPGA芯片EP1K100上得以實(shí)現(xiàn)。通過(guò)驗(yàn)證證明該設(shè)計(jì)能夠完成BC/RT/MT三種模式的工作,能處理多種消息格式的傳輸,并具有較強(qiáng)的檢錯(cuò)能力。 最后設(shè)計(jì)了總線接口芯片測(cè)試系統(tǒng),選擇TMS320LF2407作為主處理器,測(cè)試主要包括主處理器的自發(fā)自收驗(yàn)證,加入RS232串口調(diào)試過(guò)程提高測(cè)試數(shù)據(jù)的直觀性。驗(yàn)證的結(jié)果表明本文提出的設(shè)計(jì)方案是合理的。
上傳時(shí)間: 2013-06-04
上傳用戶:ayfeixiao
本課題是在課題組已實(shí)現(xiàn)的高速串行通信平臺(tái)的基礎(chǔ)上,進(jìn)一步引伸,設(shè)計(jì)開(kāi)源的PCI軟核通信模塊替代Xilinx公司提供的LogiCORE PCI核,力求在從模式下,做到占用資源更少,傳輸速度更快,也為以后實(shí)現(xiàn)更完整的功能提供平臺(tái)。 本文以此為背景,基于FPGA平臺(tái),搭建以開(kāi)源的PCI軟核為核心的串行通信接口平臺(tái),使其成為PCI總線與用戶邏輯之間的橋梁,使用戶邏輯避開(kāi)與復(fù)雜的PCI總線協(xié)議。本課題采用Spartan-II FPGA芯片XC2S200-6FG456C系統(tǒng)開(kāi)發(fā)板作為串行通信接口的硬件實(shí)驗(yàn)平臺(tái),實(shí)現(xiàn)了支持配置讀/寫交易、單數(shù)據(jù)段讀/寫、突發(fā)模式讀/寫、命令/地址譯碼功能和數(shù)據(jù)傳送錯(cuò)誤檢測(cè)與處理功能的PCI軟核。 本文主要闡述了以PCI軟核為核心的串行通信平臺(tái)的實(shí)現(xiàn),首先介紹了PCI軟核的編程語(yǔ)言、軟件工具和硬件實(shí)驗(yàn)平臺(tái)Spartan-II FPGA芯片XC2S200-6FG456C系統(tǒng)開(kāi)發(fā)板。然后,介紹了PCI總線命令、PCI軟核所支持的功能、PCI軟核兩側(cè)信號(hào)的定義、PCI軟核配置模塊以及探討了PCI軟核的狀態(tài)機(jī)接收、發(fā)送數(shù)據(jù)等過(guò)程,分析了PCI軟核的數(shù)據(jù)收發(fā)功能仿真,主要包括配置讀/寫交易、單數(shù)據(jù)段模式讀/寫和突發(fā)模式讀/寫的仿真圖形,并闡述了管腳約束的操作流程。最后介紹PCI軟核模塊的WDM驅(qū)動(dòng),內(nèi)容包括驅(qū)動(dòng)程序簡(jiǎn)介、驅(qū)動(dòng)程序的開(kāi)發(fā)、中斷處理、驅(qū)動(dòng)程序與應(yīng)用程序之間的通信以及應(yīng)用程序操作。最后,對(duì)PCI軟核的各種性能進(jìn)行了比較分析。整個(gè)模塊設(shè)計(jì)緊湊,完成在實(shí)驗(yàn)平臺(tái)上的數(shù)據(jù)發(fā)送。 設(shè)計(jì)選用硬件描述語(yǔ)言VerilogHDL,在開(kāi)發(fā)工具Xilinx ISE7.1中完成整個(gè)系統(tǒng)的設(shè)計(jì)、綜合、布局布線,利用Modelsim進(jìn)行功能及時(shí)序仿真,使用DriverWorks為PCI軟核編寫WinXP下的驅(qū)動(dòng)程序,用VC++6.0編寫相應(yīng)的測(cè)試應(yīng)用程序。之后,將FPGA設(shè)計(jì)下載到Spanan-II FPGA芯片XC2S200-6FG456C系統(tǒng)開(kāi)發(fā)板中運(yùn)行。 文章最后指出工作中的不足之處和需要進(jìn)一步完善的地方。
上傳時(shí)間: 2013-04-24
上傳用戶:sc965382896
包含基于VHDL語(yǔ)言的ADC采樣的 整個(gè)工程文件,代碼中選用數(shù)碼管動(dòng)態(tài)掃描方式輸出。
標(biāo)簽: VHDLADC 數(shù)碼管 動(dòng)態(tài)掃描
上傳時(shí)間: 2013-07-19
上傳用戶:xuan‘nian
閘流管和雙向可控硅應(yīng)用的十條黃金原則 中文的,很值得學(xué)習(xí)
上傳時(shí)間: 2013-08-02
上傳用戶:270189020
SATA接口是新一代的硬盤串行接口標(biāo)準(zhǔn),和以往的并行硬盤接口比較它具有支持熱插拔、傳輸速率快、執(zhí)行效率高的明顯優(yōu)勢(shì)。SATA2.0是SATA的第二代標(biāo)準(zhǔn),它規(guī)定在數(shù)據(jù)線上使用LVDS NRZ串行數(shù)據(jù)流傳輸數(shù)據(jù),速率可達(dá)3Gb/s。另外,SATA2.0還具有支持NCQ(本地命令隊(duì)列)、端口復(fù)用器、交錯(cuò)啟動(dòng)等一系列技術(shù)特征。正是由于以上的種種技術(shù)優(yōu)點(diǎn),SATA硬盤業(yè)已被廣泛的使用于各種企業(yè)級(jí)和個(gè)人用戶。 硬盤作為主要的信息載體之一,其信息安全問(wèn)題尤其引起人們的關(guān)注。由于在加密時(shí)需要實(shí)時(shí)處理大量的數(shù)據(jù),所以對(duì)硬盤數(shù)據(jù)的加密主要使用帶有密鑰的硬件加密的方式。因此將硬盤加密和SATA接口結(jié)合起來(lái)進(jìn)行設(shè)計(jì)和研究,完成基于SATA2.0接口的加解密芯片系統(tǒng)設(shè)計(jì)具有重要的使用價(jià)值和研究?jī)r(jià)值。 本論文首先介紹了SATA2.0的總線協(xié)議,其協(xié)議體系結(jié)構(gòu)包括物理層、鏈路層、傳輸層和命令層,并對(duì)系統(tǒng)設(shè)計(jì)中各個(gè)層次中涉及的關(guān)鍵問(wèn)題進(jìn)行了闡述。其次,本論文對(duì)ATA協(xié)議和命令進(jìn)行了詳細(xì)的解釋和分析,并針對(duì)設(shè)計(jì)中涉及的命令和對(duì)其做出的修改進(jìn)行了說(shuō)明。接著,本論文對(duì)SATA2.0加解密控制芯片的系統(tǒng)設(shè)計(jì)進(jìn)行了講解,包括硬件平臺(tái)搭建和器件選型、模塊和功能劃分、系統(tǒng)工作原理等,剖析了系統(tǒng)設(shè)計(jì)中的難點(diǎn)問(wèn)題并給出解決問(wèn)題的方法。然后,對(duì)系統(tǒng)數(shù)據(jù)通路的各個(gè)模塊的設(shè)計(jì)和實(shí)現(xiàn)進(jìn)行詳盡的闡述,并給出各個(gè)模塊的驗(yàn)證結(jié)果。最后,本文簡(jiǎn)要的介紹了驗(yàn)證平臺(tái)搭建和測(cè)試環(huán)境、測(cè)試方法等問(wèn)題,并分析測(cè)試結(jié)果。 本SATA2.0硬盤加解密接口電路在Xilinx公司的Virtex5 XC5VLX50T FPGA上進(jìn)行測(cè)試,目前工作正常,性能良好,已經(jīng)達(dá)到項(xiàng)目性能指標(biāo)要求。本論文在SATA加解密控制芯片設(shè)計(jì)與實(shí)現(xiàn)方面的研究成果,具有通用性、可移植性,有一定的理論及經(jīng)濟(jì)價(jià)值。
上傳時(shí)間: 2013-04-24
上傳用戶:JIUSHICHEN
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1