亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

網(wǎng)(wǎng)絡協(xié)(xié)議設計

  • 類神經(jīng)網(wǎng)路

    類神經(jīng)網(wǎng)路,MLP程式碼,可以計算多層架構之類神經(jīng)網(wǎng)路運算~C

    標簽:

    上傳時間: 2013-12-28

    上傳用戶:txfyddz

  • 在 Java EE 的藍圖中

    在 Java EE 的藍圖中,JSP Servlet是屬於Web層技術,JSP與Servlet是一體的兩面,您可以使用單獨一項技術來解決動態(tài)網(wǎng)頁呈現(xiàn)的需求,但最好的方式是取兩者的長處,JSP是網(wǎng)頁設計人員導向的,而Servlet是程式設計人員導向的,釐清它們之間的職責可以讓兩個不同專長的團隊彼此合作,並降低相互間的牽制作用。

    標簽: Java EE

    上傳時間: 2016-11-15

    上傳用戶:sxdtlqqjl

  • 如果您是從使用的角度來看JSF

    如果您是從使用的角度來看JSF,則您不用理會HTTP、資料轉換等細節(jié),JSF將細節(jié)都隱藏起來了,無論您是網(wǎng)頁設計人員或是應用程式設計人員,都可以使用自己熟悉的方式來看JSF。

    標簽: JSF 角度

    上傳時間: 2016-12-10

    上傳用戶:lijinchuan

  • lunwen1.rar

    臺灣成功大學的關于無人機自動駕駛控制的論文集(1) 這包共4篇,分別為: 無人飛機速度控制器設計與實現(xiàn) 無人飛行船自主性控制設計與實現(xiàn) 無人飛行載具導引飛控整合自動駕駛儀參數(shù)選取之研究 無人飛行載具導引飛控之軟體與硬體模擬

    標簽: lunwen

    上傳時間: 2013-08-03

    上傳用戶:luominghua

  • 開關電源基本原理介紹

    開關電源基本原理與設計介紹,臺達的資料,很好的

    標簽: 開關 電源基本

    上傳時間: 2013-04-24

    上傳用戶:cursor

  • _Wiley_Synthesis_of_Arithmetic_Circuits_-_FPGA_ASIC_and_Embedded_Systems_(2006)

    _Wiley_Synthesis_of_Arithmetic_Circuits_-_FPGA_ASIC_and_Embedded_Systems_(2006)_-_DDU一些硬體設計教學文件

    標簽: Wiley_Synthesis_of_Arithmetic_Cir FPGA_ASIC_and_Embedded_Systems cuits 2006

    上傳時間: 2013-08-20

    上傳用戶:lchjng

  • 微電腦型數(shù)學演算式隔離傳送器

    特點: 精確度0.1%滿刻度 可作各式數(shù)學演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A|/ 16 BIT類比輸出功能 輸入與輸出絕緣耐壓2仟伏特/1分鐘(input/output/power) 寬范圍交直流兩用電源設計 尺寸小,穩(wěn)定性高

    標簽: 微電腦 數(shù)學演算 隔離傳送器

    上傳時間: 2014-12-23

    上傳用戶:ydd3625

  • pcb layout design(臺灣硬件工程師15年經(jīng)驗

    PCB LAYOUT 術語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或導通孔。11. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設置處:Setup􀃆pads􀃆stacks

    標簽: layout design pcb 硬件工程師

    上傳時間: 2013-10-22

    上傳用戶:pei5

  • pcb layout規(guī)則

    LAYOUT REPORT .............. 1   目錄.................. 1     1. PCB LAYOUT 術語解釋(TERMS)......... 2     2. Test Point : ATE 測試點供工廠ICT 測試治具使用............ 2     3. 基準點 (光學點) -for SMD:........... 4     4. 標記 (LABEL ING)......... 5     5. VIA HOLE PAD................. 5     6. PCB Layer 排列方式...... 5     7.零件佈置注意事項 (PLACEMENT NOTES)............... 5     8. PCB LAYOUT 設計............ 6     9. Transmission Line ( 傳輸線 )..... 8     10.General Guidelines – 跨Plane.. 8     11. General Guidelines – 繞線....... 9     12. General Guidelines – Damping Resistor. 10     13. General Guidelines - RJ45 to Transformer................. 10     14. Clock Routing Guideline........... 12     15. OSC & CRYSTAL Guideline........... 12     16. CPU

    標簽: layout pcb

    上傳時間: 2013-12-20

    上傳用戶:康郎

  • 高電壓降壓型轉換器驅動高功率LED

    凌力爾特公司提供了一個規(guī)模龐大且不斷成長的高電壓 DC/DC 轉換器繫列,這些器件是專為驅動高功率 LED 而設計的。

    標簽: LED 高電壓 降壓型轉換器 驅動高功率

    上傳時間: 2013-11-12

    上傳用戶:playboys0

主站蜘蛛池模板: 阳东县| 射阳县| 湖南省| 保定市| 昌都县| 彭山县| 大渡口区| 石首市| 临颍县| 堆龙德庆县| 泰和县| 河池市| 宣威市| 永春县| 始兴县| 滕州市| 泗洪县| 孝义市| 呼图壁县| 新乡县| 乌拉特后旗| 东乡县| 白玉县| 襄樊市| 政和县| 闸北区| 英吉沙县| 巴青县| 集安市| 衡南县| 项城市| 无棣县| 吉林市| 汉寿县| 浮山县| 大渡口区| 兴山县| 富宁县| 文安县| 濮阳市| 临湘市|