龔建偉 GSerial是一個(gè)DOS下串口通信程序,程序結(jié)構(gòu)較好,能編出用中斷方式接收/發(fā)送的多串口通信程序(龔建偉曾用它編過(guò)7串口通信程序)。來(lái)自http://www.gjwtech.com/inde
標(biāo)簽: gserial
上傳時(shí)間: 2013-05-19
上傳用戶:feilinhan
ASIC對(duì)產(chǎn)品成本和靈活性有一定的要求.基于MCU方式的ASIC具有較高的靈活性和較低的成本,然而抗干擾性和可靠性相對(duì)較低,運(yùn)算速度也受到限制.常規(guī)ASIC的硬件具有速度優(yōu)勢(shì)和較高的可靠性及抗干擾能力,然而不是靈活性較差,就是成本較高.與傳統(tǒng)硬件(CHW)相比,具有一定可配置特性的場(chǎng)可編程門陣列(FPGA)的出現(xiàn),使建立在可再配置硬件基礎(chǔ)上的進(jìn)化硬件(EHW)成為智能硬件電路設(shè)計(jì)的一種新方法.作為進(jìn)化算法和可編程器件技術(shù)相結(jié)合的產(chǎn)物,可重構(gòu)FPGA的研究屬于EHW的研究范疇,是研究EHW的一種具體的實(shí)現(xiàn)方法.論文認(rèn)為面向分類的專用類可重構(gòu)FPGA(ASR-FPGA)的研究,可使可重構(gòu)電路粒度劃分的針對(duì)性更強(qiáng)、設(shè)計(jì)更易實(shí)現(xiàn).論文研究的可重構(gòu)FPGA的BCH通訊糾錯(cuò)碼進(jìn)化電路是一類ASR-FPGA電路的具體方法,具有一定的實(shí)用價(jià)值.論文所做的工作主要包括:(1)BCH編譯碼電路的設(shè)計(jì)——求取實(shí)驗(yàn)用BCH碼的生成多項(xiàng)式和校驗(yàn)多項(xiàng)式及其相應(yīng)的矩陣并構(gòu)造實(shí)驗(yàn)用BCH碼;(2)建立基于可重構(gòu)FPGA的基核——構(gòu)造具有可重構(gòu)特性的硬件功能單元,以此作為可重構(gòu)BCH碼電路的設(shè)計(jì)基礎(chǔ);(3)構(gòu)造實(shí)現(xiàn)可重構(gòu)BCH糾錯(cuò)碼電路的方法——建立可重構(gòu)糾錯(cuò)碼硬件電路算法并進(jìn)行實(shí)驗(yàn)驗(yàn)證;(4)在可重構(gòu)糾錯(cuò)碼電路基礎(chǔ)上,構(gòu)造進(jìn)化硬件控制功能塊的結(jié)構(gòu),完成各進(jìn)化RLA控制模塊的驗(yàn)證和實(shí)現(xiàn).課題是將可重構(gòu)BCH碼的編譯碼電路的實(shí)現(xiàn)作為一類ASR-FPGA的研究目標(biāo),主要成果是根據(jù)可編程邏輯電路的特點(diǎn),選擇一種可編程樹的電路模型,并將它作為可重構(gòu)FPGA電路的基核T;通過(guò)對(duì)循環(huán)BCH糾錯(cuò)碼的構(gòu)造原理和電路結(jié)構(gòu)的研究,將基核模型擴(kuò)展為能滿足糾錯(cuò)碼電路需要的糾錯(cuò)碼基本功能單元T;以T作為再劃分的基本單元,對(duì)FPGA進(jìn)行"格式化",使T規(guī)則排列在FPGA上,通過(guò)對(duì)T的控制端的不同配置來(lái)實(shí)現(xiàn)糾錯(cuò)碼的各個(gè)功能單元;在可重構(gòu)基核的基礎(chǔ)上提出了糾錯(cuò)碼重構(gòu)電路的嵌套式GA理論模型,將嵌套式GA的染色體串作為進(jìn)化硬件描述語(yǔ)言,通過(guò)轉(zhuǎn)換為相應(yīng)的VHDL語(yǔ)言描述以實(shí)現(xiàn)硬件電路;采用RLA模型的有限狀態(tài)機(jī)FSM方式實(shí)現(xiàn)了可重構(gòu)糾錯(cuò)碼電路的EHW的各個(gè)控制功能塊.在實(shí)驗(yàn)方面,利用Xilinx FPGA開發(fā)系統(tǒng)中的VHDL語(yǔ)言和電路圖相結(jié)合的設(shè)計(jì)方法建立了循環(huán)糾錯(cuò)碼基核單元的可重構(gòu)模型,進(jìn)行循環(huán)糾錯(cuò)BCH碼的電路和功能仿真,在Xilinx公司的Virtex600E芯片進(jìn)行了FPGA實(shí)現(xiàn).課題在研究模型上選取的是比較基本的BCH糾錯(cuò)碼電路,立足于解決基于可重構(gòu)FPGA核的設(shè)計(jì)的基本問(wèn)題.課題的研究成果及其總結(jié)的一套ASR-FPGA進(jìn)化硬件電路的設(shè)計(jì)方法對(duì)實(shí)際的進(jìn)化硬件設(shè)計(jì)具有一定的實(shí)際指導(dǎo)意義,提出的基于專用類基核FPGA電路結(jié)構(gòu)的研究方法為新型進(jìn)化硬件的器件結(jié)構(gòu)的設(shè)計(jì)也可提供一種借鑒.
標(biāo)簽: FPGA 可重構(gòu) 通訊 糾錯(cuò)
上傳時(shí)間: 2013-07-01
上傳用戶:myworkpost
ZigBee是近年來(lái)出現(xiàn)的一種新型無(wú)線通信技術(shù),其具有近距離、低復(fù)雜度、低功耗、低數(shù)據(jù)速率、低成本的特點(diǎn),在家用系統(tǒng)控制、樓宇自動(dòng)化、工業(yè)監(jiān)控領(lǐng)域具有廣闊的市場(chǎng)空間。ZigBee的物理層和數(shù)據(jù)鏈路層由IEEE802.15.4工作組制定,高層(網(wǎng)絡(luò)層、數(shù)據(jù)安全性及互邊互通應(yīng)用)由ZigBee聯(lián)盟負(fù)責(zé)。 隨著ZigBee技術(shù)在工業(yè)現(xiàn)場(chǎng)應(yīng)用,越來(lái)越多的ZigBee設(shè)備終端將出現(xiàn)在工業(yè)現(xiàn)場(chǎng),這就提出了將這些ZigBee設(shè)備與傳統(tǒng)的以太網(wǎng)連接起來(lái)要求,為此需要設(shè)計(jì)一個(gè)無(wú)線的ZigBee網(wǎng)關(guān)來(lái)進(jìn)行數(shù)據(jù)轉(zhuǎn)發(fā),因此對(duì)ZigBee網(wǎng)關(guān)的研究和設(shè)計(jì)具有重要的意義。 本系統(tǒng)選用基于ARM 920T內(nèi)核的S3C2410作為ZigBee網(wǎng)關(guān)的主處理器,并且選用符合802.15.4標(biāo)準(zhǔn)的CC2420作為ZigBee網(wǎng)關(guān)的無(wú)線收發(fā)器。為了降低開發(fā)成本以及方便程序升級(jí),網(wǎng)關(guān)選用開源嵌入式Linux操作系統(tǒng),基于2.6.內(nèi)核進(jìn)行開發(fā)。本文主要對(duì)網(wǎng)關(guān)軟件部分進(jìn)行了深入研究。軟件部分主要由2個(gè)程序組成:無(wú)線收發(fā)器的驅(qū)動(dòng)程序和網(wǎng)關(guān)程序。其中網(wǎng)關(guān)程序主要包含Zigbee協(xié)議棧模塊和網(wǎng)關(guān)通信模塊。開發(fā)和測(cè)試主要語(yǔ)言采用標(biāo)準(zhǔn)C語(yǔ)言,驅(qū)動(dòng)部分測(cè)試部分采用Bash腳本。 本文首先介紹了無(wú)線通信的背景知識(shí)和ZigBee協(xié)議棧,然后詳細(xì)闡述了采用Linux來(lái)進(jìn)行無(wú)線收發(fā)器驅(qū)動(dòng)程序設(shè)計(jì)的關(guān)鍵點(diǎn),同時(shí)對(duì)基于Linux的嵌入式ZigBee網(wǎng)關(guān)協(xié)議棧進(jìn)行了移植,并且給出了ZigBee網(wǎng)關(guān)通信程序的設(shè)計(jì)方法以及程序的編譯、調(diào)試和測(cè)試方法,實(shí)現(xiàn)了將ZigBee設(shè)備的數(shù)據(jù)及其狀態(tài)轉(zhuǎn)發(fā)給上位數(shù)據(jù)服務(wù)器的過(guò)程,最后還提出了作者對(duì)未來(lái)工作方向的一些改進(jìn)思路和方法。
標(biāo)簽: ZigBee ARM 嵌入式無(wú)線 網(wǎng)關(guān)
上傳時(shí)間: 2013-07-17
上傳用戶:cuibaigao
lpc1768 使用lwip實(shí)現(xiàn)網(wǎng)口通信程序
標(biāo)簽: uCOSII_lwip_lpc 1768
上傳時(shí)間: 2013-07-16
上傳用戶:zhengzg
單片機(jī)開發(fā) 開發(fā)板實(shí)驗(yàn) 與上位機(jī)通信 程序的拷置
標(biāo)簽: 單片機(jī)開發(fā)板 上位機(jī) 連接 軟件
上傳時(shí)間: 2013-08-02
上傳用戶:270189020
特點(diǎn): 精確度0.1%滿刻度 可作各式數(shù)學(xué)演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A|/ 16 BIT類比輸出功能 輸入與輸出絕緣耐壓2仟伏特/1分鐘(input/output/power) 寬范圍交直流兩用電源設(shè)計(jì) 尺寸小,穩(wěn)定性高
標(biāo)簽: 微電腦 數(shù)學(xué)演算 隔離傳送器
上傳時(shí)間: 2014-12-23
上傳用戶:ydd3625
諸如電信設(shè)備、存儲(chǔ)模塊、光學(xué)繫統(tǒng)、網(wǎng)絡(luò)設(shè)備、服務(wù)器和基站等許多復(fù)雜繫統(tǒng)都采用了 FPGA 和其他需要多個(gè)電壓軌的數(shù)字 IC,這些電壓軌必須以一個(gè)特定的順序進(jìn)行啟動(dòng)和停機(jī)操作,否則 IC 就會(huì)遭到損壞。
上傳時(shí)間: 2014-12-24
上傳用戶:packlj
時(shí)至今日,以太網(wǎng)供電 (PoE) 技術(shù)仍在當(dāng)今的網(wǎng)絡(luò)世界中不斷地普及。由供電設(shè)備 (PSE) 提供並傳輸至受電設(shè)備 (PD) 輸入端的 12.95W 功率是一種通用電源
上傳時(shí)間: 2013-11-06
上傳用戶:xmsmh
特點(diǎn)(FEATURES) 精確度0.1%滿刻度 (Accuracy 0.1%F.S.) 可作各式數(shù)學(xué)演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A| (Math functioA+B/A-B/AxB/A/B/A&B(Hi&Lo)/|A|/etc.....) 16 BIT 類比輸出功能(16 bit DAC isolating analog output function) 輸入/輸出1/輸出2絕緣耐壓2仟伏特/1分鐘(Dielectric strength 2KVac/1min. (input/output1/output2/power)) 寬范圍交直流兩用電源設(shè)計(jì)(Wide input range for auxiliary power) 尺寸小,穩(wěn)定性高(Dimension small and High stability)
標(biāo)簽: 微電腦 數(shù)學(xué)演算 輸出 隔離傳送器
上傳時(shí)間: 2013-11-24
上傳用戶:541657925
電子發(fā)燒友網(wǎng)訊:應(yīng)廣大電子發(fā)燒友網(wǎng)讀者要求,本電子書《C51單片機(jī)及C語(yǔ)言知識(shí)點(diǎn)必備秘籍》為《單片機(jī)關(guān)鍵知識(shí)點(diǎn)全攻略》單片機(jī)系列教程及《單片機(jī)C語(yǔ)言知識(shí)點(diǎn)全攻略》系列單片機(jī)C語(yǔ)言學(xué)習(xí)教程的全整合篇,供所需學(xué)習(xí)或收藏的工程師及單片機(jī)學(xué)生、單片機(jī)愛(ài)好者下載。 點(diǎn)擊下載《C51單片機(jī)及C語(yǔ)言知識(shí)點(diǎn)必備秘籍》電子書 單片機(jī)對(duì)于初學(xué)者來(lái)說(shuō)確實(shí)很難理解,不少學(xué)過(guò)單片機(jī)的同學(xué)或電子愛(ài)好者,甚至在畢業(yè)時(shí)仍舊是一無(wú)所獲。基于此,電子發(fā)燒友網(wǎng)將整合《單片機(jī)關(guān)鍵知識(shí)點(diǎn)全攻略》,共分為四個(gè)系列,以饗讀者,敬請(qǐng)期待!此系列對(duì)于業(yè)內(nèi)電子工程師也有收藏和參考價(jià)值。 單片機(jī)關(guān)鍵知識(shí)點(diǎn)一覽: 系列一 1:?jiǎn)纹瑱C(jī)簡(jiǎn)敘 2:?jiǎn)纹瑱C(jī)引腳介紹 3:?jiǎn)纹瑱C(jī)存儲(chǔ)器結(jié)構(gòu) 4:第一個(gè)單片機(jī)小程序 5:?jiǎn)纹瑱C(jī)延時(shí)程序分析 6:?jiǎn)纹瑱C(jī)并行口結(jié)構(gòu) 7:?jiǎn)纹瑱C(jī)的特殊功能寄存器 系列二 8:?jiǎn)纹瑱C(jī)尋址方式與指令系統(tǒng) 9:?jiǎn)纹瑱C(jī)數(shù)據(jù)傳遞類指令 10:?jiǎn)纹瑱C(jī)數(shù)據(jù)傳送類指令 11:?jiǎn)纹瑱C(jī)算術(shù)運(yùn)算指令 12:?jiǎn)纹瑱C(jī)邏輯運(yùn)算類指令 13:?jiǎn)纹瑱C(jī)邏輯與或異或指令祥解 14:?jiǎn)纹瑱C(jī)條件轉(zhuǎn)移指令 系列三 15:?jiǎn)纹瑱C(jī)位操作指令 16:?jiǎn)纹瑱C(jī)定時(shí)器與計(jì)數(shù)器 17:?jiǎn)纹瑱C(jī)定時(shí)器/計(jì)數(shù)器的方式 18:?jiǎn)纹瑱C(jī)的中斷系統(tǒng) 19:?jiǎn)纹瑱C(jī)定時(shí)器、中斷試驗(yàn) 20:?jiǎn)纹瑱C(jī)定時(shí)/計(jì)數(shù)器實(shí)驗(yàn) 21:?jiǎn)纹瑱C(jī)串行口介紹 系列四 22:?jiǎn)纹瑱C(jī)串行口通信程序設(shè)計(jì) 23:LED數(shù)碼管靜態(tài)顯示接口與編 24:動(dòng)態(tài)掃描顯示接口電路及程序 25:?jiǎn)纹瑱C(jī)鍵盤接口程序設(shè)計(jì) 26:?jiǎn)纹瑱C(jī)矩陣式鍵盤接口技術(shù)及 27:關(guān)于單片機(jī)的一些基本概念 28:實(shí)際案例實(shí)踐——單片機(jī)音樂(lè)程序設(shè)計(jì) 繼《單片機(jī)學(xué)習(xí)知識(shí)點(diǎn)全攻略》得到廣大讀者好評(píng),根據(jù)有網(wǎng)友提出美中不足的是所用單片機(jī)編程語(yǔ)言為匯編,基于此,電子發(fā)燒友網(wǎng)再接再厲再次為讀者誠(chéng)摯奉上非常詳盡的《單片機(jī)C語(yǔ)言知識(shí)點(diǎn)全攻略》系列單片機(jī)C語(yǔ)言學(xué)習(xí)教程,本教程共分為四部分,主要知識(shí)點(diǎn)如下所示。 第一部分知識(shí)點(diǎn): 第一課 建立你的第一個(gè)KeilC51項(xiàng)目 第二課 C51HEX文件的生成和單片機(jī) 第三課 C51數(shù)據(jù)類型 第四課 C51常量 第二部分知識(shí)點(diǎn): 第五課 C51變量 第六課 C51運(yùn)算符和表達(dá)式 第七課 運(yùn)算符和表達(dá)式(關(guān)系運(yùn)算符) 第八課 運(yùn)算符和表達(dá)式(位運(yùn)算符) 第九課 C51運(yùn)算符和表達(dá)式(指針和地址運(yùn)算符) 第三部分知識(shí)點(diǎn): 第十課 C51表達(dá)式語(yǔ)句及仿真器 第十一課 C51復(fù)合語(yǔ)句和條件語(yǔ)句 第十二課 C51開關(guān)分支語(yǔ)句 第十三課 C51循環(huán)語(yǔ)句 第十四課 C51函數(shù) 第四部分知識(shí)點(diǎn): 第十五課 C51數(shù)組的使用 第十六課 C51指針的使用 第十七課 C51結(jié)構(gòu)、聯(lián)合和枚舉的使用 附錄(運(yùn)算符優(yōu)先級(jí)和結(jié)合性等)
標(biāo)簽: C51 單片機(jī) C語(yǔ)言 創(chuàng)新
上傳時(shí)間: 2013-11-03
上傳用戶:Amygdala
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1