該文針對復(fù)雜信號實時處理的困難,提出了采用FPGA來實現(xiàn)信號處理的方法,并根據(jù)系統(tǒng)需要設(shè)計了一個嵌入式實驗平臺.根據(jù)FPGA實現(xiàn)信號處理的關(guān)鍵點:設(shè)計合理的FPGA結(jié)構(gòu),體現(xiàn)算法的并行性和流水性,論文著重分析了用FPGA實現(xiàn)陣列結(jié)構(gòu)處理的具體方法和實現(xiàn)過程.論文從分析算法的并行度入手,提出用相關(guān)圖方法直觀反映算法的相關(guān)性,在此基礎(chǔ)上設(shè)計了算法的信號流圖結(jié)構(gòu)和脈動陣列結(jié)構(gòu).并針對典型信號處理算法(矩陣運算、卷積運算)進行了并行度分析,相關(guān)圖設(shè)計和從相關(guān)圖導(dǎo)出脈動陣列結(jié)構(gòu)的研究.同時針對FPGA特點,提出了采用CORDIC結(jié)構(gòu)來設(shè)計通用運算單元,給出其流水實現(xiàn)的結(jié)構(gòu),結(jié)合脈動陣列結(jié)構(gòu)提高了矩陣運算性能.最后設(shè)計一個以32位CPU為核心的實驗平臺,編寫了啟動程序和診斷程序.
標簽:
FPGA
信號處理
法的研究
實驗
上傳時間:
2013-04-24
上傳用戶:1427796291
加密算法一直在信息安全領(lǐng)域起著極其重要的作用,它直接影響著國家的安全和發(fā)展.隨著計算機技術(shù)的飛速發(fā)展,原有的數(shù)據(jù)加密標準(DES)已不能滿足人們的保密要求.在未來的20年內(nèi),高級數(shù)據(jù)加密標準(AES)將替代DES成為新的數(shù)據(jù)加密標準.在不對原有應(yīng)用系統(tǒng)作大的改動的情況下,3-DES算法有了很大的生存空間.該文介紹了DES和3-DES算法的概要,給出了一種電路實現(xiàn)模型,并基于XILINX公司的FPGA器件設(shè)計了IP核,介紹了I P核設(shè)計中主要模塊的設(shè)計方法.最后對該IP核進行了分析,給出它的性能參數(shù).該課題系統(tǒng)地論述了基3-DES算法的密碼IP核設(shè)計全過程.文章首先闡述了該設(shè)計的課題背景,給出了使用VHDL方法設(shè)計密碼電路的特點和研究思路和特點,然后對IP核的設(shè)計環(huán)境和密碼算法進行了介紹.在此基礎(chǔ)上,詳細討論了3-DES算法的密碼芯片設(shè)計方法和各個電路模塊實現(xiàn)的結(jié)構(gòu)圖,包括算法電路、譯碼電路、接口電路和控制模塊電路等.通過對各個模塊設(shè)計的介紹,闡明了使用VHDL語言設(shè)計專用集成電路的原理和特點.
標簽:
IPCORE
FPGA
3DES
算法
上傳時間:
2013-04-24
上傳用戶:萌萌噠小森森