1、 采用原始變量法,即以速度U、V及壓力P作為直接求解的變量 2、 守恒型的差分格式,離散方程系對守恒型的控制方程通過對控制容積作積分而得出的,無論網格疏密程度如何,均滿足在計算區域內守恒的條件; 3、 采用區域離散化方法B,即先定控制體界面、再定節點位置 4、 采用交叉網格,速度U、V與其他變量分別存儲于三套網格系統中; 5、 不同的項在空間離散化過程中去不同的型線假設,源項采用局部線性化方法;擴散——對流項采用乘方格式(但很容易轉化為中心差分、迎風差分或混合格式);街面上的擴散系數采用調和平均法,而密度與流速則用線性插值; 6、 不穩態問題采用全隱格式,以保證在任何時間步長下均可獲得具有物理意義的解; 7、 邊界條件采用附加源項法處理; 8、 耦合的流速與壓力采用SIMPLE算法來求解; 9、 迭代式的求解方法,對非線性問題,整個求解過程具有迭代性質;對于代數方程也采用迭代法求解; 10、 采用交替方向先迭代法求解代數方程并補以塊修正技術以促進收斂。
標簽: 變量
上傳時間: 2016-12-28
上傳用戶:wab1981
1、 采用原始變量法,即以速度U、V及壓力P作為直接求解的變量 2、 守恒型的差分格式,離散方程系對守恒型的控制方程通過對控制容積作積分而得出的,無論網格疏密程度如何,均滿足在計算區域內守恒的條件; 3、 采用區域離散化方法B,即先定控制體界面、再定節點位置 4、 采用交叉網格,速度U、V與其他變量分別存儲于三套網格系統中; 5、 不同的項在空間離散化過程中去不同的型線假設,源項采用局部線性化方法;擴散——對流項采用乘方格式(但很容易轉化為中心差分、迎風差分或混合格式);街面上的擴散系數采用調和平均法,而密度與流速則用線性插值; 6、 不穩態問題采用全隱格式,以保證在任何時間步長下均可獲得具有物理意義的解; 7、 邊界條件采用附加源項法處理; 8、 耦合的流速與壓力采用SIMPLE算法來求解; 9、 迭代式的求解方法,對非線性問題,整個求解過程具有迭代性質;對于代數方程也采用迭代法求解; 10、 采用交替方向先迭代法求解代數方程并補以塊修正技術以促進收斂。
標簽: 變量
上傳時間: 2013-11-25
上傳用戶:wcl168881111111
1、 采用原始變量法,即以速度U、V及壓力P作為直接求解的變量 2、 守恒型的差分格式,離散方程系對守恒型的控制方程通過對控制容積作積分而得出的,無論網格疏密程度如何,均滿足在計算區域內守恒的條件; 3、 采用區域離散化方法B,即先定控制體界面、再定節點位置 4、 采用交叉網格,速度U、V與其他變量分別存儲于三套網格系統中; 5、 不同的項在空間離散化過程中去不同的型線假設,源項采用局部線性化方法;擴散——對流項采用乘方格式(但很容易轉化為中心差分、迎風差分或混合格式);街面上的擴散系數采用調和平均法,而密度與流速則用線性插值; 6、 不穩態問題采用全隱格式,以保證在任何時間步長下均可獲得具有物理意義的解; 7、 邊界條件采用附加源項法處理; 8、 耦合的流速與壓力采用SIMPLE算法來求解; 9、 迭代式的求解方法,對非線性問題,整個求解過程具有迭代性質;對于代數方程也采用迭代法求解; 10、 采用交替方向先迭代法求解代數方程并補以塊修正技術以促進收斂。
標簽: 變量
上傳時間: 2016-12-28
上傳用戶:heart520beat
1、 采用原始變量法,即以速度U、V及壓力P作為直接求解的變量 2、 守恒型的差分格式,離散方程系對守恒型的控制方程通過對控制容積作積分而得出的,無論網格疏密程度如何,均滿足在計算區域內守恒的條件; 3、 采用區域離散化方法B,即先定控制體界面、再定節點位置 4、 采用交叉網格,速度U、V與其他變量分別存儲于三套網格系統中; 5、 不同的項在空間離散化過程中去不同的型線假設,源項采用局部線性化方法;擴散——對流項采用乘方格式(但很容易轉化為中心差分、迎風差分或混合格式);街面上的擴散系數采用調和平均法,而密度與流速則用線性插值; 6、 不穩態問題采用全隱格式,以保證在任何時間步長下均可獲得具有物理意義的解; 7、 邊界條件采用附加源項法處理; 8、 耦合的流速與壓力采用SIMPLE算法來求解; 9、 迭代式的求解方法,對非線性問題,整個求解過程具有迭代性質;對于代數方程也采用迭代法求解; 10、 采用交替方向先迭代法求解代數方程并補以塊修正技術以促進收斂。
標簽: 變量
上傳時間: 2013-12-28
上傳用戶:Avoid98
給定兩個集合A、B,集合內的任一元素x滿足1 ≤ x ≤ 109,并且每個集合的元素個數不大于105。我們希望求出A、B之間的關系。 任 務 :給定兩個集合的描述,判斷它們滿足下列關系的哪一種: A是B的一個真子集,輸出“A is a proper subset of B” B是A的一個真子集,輸出“B is a proper subset of A” A和B是同一個集合,輸出“A equals B” A和B的交集為空,輸出“A and B are disjoint” 上述情況都不是,輸出“I m confused!”
標簽:
上傳時間: 2017-03-15
上傳用戶:yulg
C語言編寫,用追趕法解三彎距方程來實現三次B樣條插值。很有使用價值
上傳時間: 2014-08-16
上傳用戶:dianxin61
在LCD顯示應用領域,通常數據源輸出圖像的分辨率是變化,而從工業生產標準化要求和獲得最佳顯示效果的角度出發,LCD顯示器的物理分辨率則是固定不變的。這就需要將不同分辨率的輸入圖像經過縮放后輸出到分辨率固定的LCD顯示器上,當前工業上解決這一問題的方案是在輸入數據源和數據顯示設備之間設置LCD圖像引擎來實現縮放處理。LCD圖像引擎是面向LCD顯示器應用的一種高度集成的圖像處理芯片,它在整個LCD顯示系統中具有不可取代的位置。 本文在分析了大尺寸LCD圖像引擎的研究現狀之后,提出了擬開發的大尺寸LCD圖像引擎的總體結構和設計目標。針對該體系結構,提出了一種基于2點的三次樣條插值算法,推導出了該算法的插值核函數的表達式,并基于該算法實現LCD圖像引擎的核心部分——圖像縮放引擎的硬件結構設計。主觀和客觀Q值評價實驗結果表明,該算法獲得的插值圖像質量非常接近傳統的雙三次插值算法,而運算復雜度和硬件實現開銷卻低于后者,對于實時性要求較高的LCD圖像引擎來說該算法是一個性價比較高的插值算法。 為了提高經過圖像縮放引擎處理后的圖像顯示質量,在LCD圖像引擎中引入了圖像色彩調整技術。
上傳時間: 2013-06-07
上傳用戶:zoushuiqi
調整視頻圖像的分辨率需要視頻縮放技術。如果圖像縮放技術的處理速度達到實時性要求就可以應用于視頻縮放。 傳統圖像縮放技術利用插值核函數對已有像素點進行插值重建還原圖像。本文介紹了圖像插值的理論基礎一采樣定理,并對理想重建函數Sinc函數進行了討論。本文介紹了常用的線性圖像插值技術及像素填充、自適應插值和小波域圖像縮放等技術。然后,本文討論了分級線性插值算法的思想,設計并實現了FPGA上的分級雙三次算法。最后本文對各種算法的縮放效果進行了分析和討論。 本文在分析現有視頻縮放算法基礎之上,提出了分級線性插值算法,并應用在簡化線性插值算法中。分級線性插值算法以犧牲一定的計算精度為代價,用查找表代替乘法計算,降低了算法復雜度。本文設計并實現了分級雙三次插值算法,詳細說明了板上系統的模塊結構。最后本文將分級線性插值算法與原線性插值算法效果圖進行比較,比較結果顯示分級插值算法與原算法誤差較小,在放大比例較小時可以取代原算法。結果證明分級雙三次線性插值算法的FPGA實現能夠滿足額定幀頻,可以進行實時視頻縮放。
上傳時間: 2013-04-24
上傳用戶:亞亞娟娟123
圖像顯示器是人類接受外部信息的重要手段之一。而立體顯示則能再現場景的三維信息,提供場景更為全面、詳實的信息,在醫學、軍事、娛樂具有廣泛的應用前景。而現有的3D立體顯示設備價格都比較貴,基于此,本人研究了基于SDRAM存儲器和FPGA處理器的3D頭盔顯示設備并且設計出硬件和軟件系統。該系統圖像效果好,并且價格成本便宜,從而具有更大的實用性。本文完成的主要工作有三點: 1.設計了基于FPGA處理器和SDRAM存儲器的3D頭盔顯示器。該方案有別于現有的基于MCU、DSP和其它處理芯片的方案。本方案能通過線性插值算法把1024×768的分辨率變成800×600的分辨率,并能實現120HZ圖像刷新率,采用SDRAM作為高速存儲器,并且采用乒乓操作,有別于其它的開關左右眼視頻實現立體圖像。在本方案中每時每刻都是左右眼視頻同時輸出,使得使用者感覺不到視頻圖像有任何閃爍,減輕眼睛疲勞。本方案還實現了圖像對比對度調節,液晶前照光調節(調節輸出脈沖的占空比),立體圖像源自動識別,還有人性化的操作界面(OSD)功能。 2.完成了該系統的硬件平臺設計和軟件設計。從便攜性角度考慮,盡量減小PCB板面積,給出了它們詳細的硬件設計電路圖。完成了FPGA系統的設計,包括系統整體分析,各個模塊的實現原理和具體實現的方法。完成了單片機對AD9883的配置設計。 3.完成了本方案的各項測試和調試工作,主要包括:數據采集部分測試、數據存儲部分測試、FPGA器件工作狀態測試、以電腦顯示器作為顯示器的聯機調試和以HX7015A作為顯示器的聯機調試,并且最終調試通過,各項功能都滿足預期設計的要求。實驗和分析結果論證了系統設計的合理性和使用價值。 本文的研究與實現工作通過實驗和分析得到了驗證。結果表明,本文提出的由FPGA和SDRAM組成的3D頭盔顯示系統完全可以實現高質量的立體視覺效果,從而可以將該廉價的3D頭盔顯示系統用于我國現代化建設中所需要的領域。
上傳時間: 2013-07-16
上傳用戶:xiaoxiang
MPEG-2是MPEG組織在1994年為了高級工業標準的圖象質量以及更高的傳輸率所提出的視頻編碼標準,其優秀性使之成為過去十年應用最為廣泛的標準,也是未來十年影響力最為廣泛的標準之一。 本文以MPEG-2視頻標準為研究內容,建立系統級設計方案,設計FPGA原型芯片,并在FPGA系統中驗證視頻解碼芯片的功能。最后在0.18微米工藝下實現ASIC的前端設計。完成的主要工作包括以下幾個方面: 1.完成解碼系統的體系結構的設計,采用了自頂而下的設計方法,實現系統的功能單元的劃分;根據其視頻解碼的特點,確定解碼器的控制方式;把視頻數據分文幀內數據和幀間數據,實現兩種數據的并行解碼。 2.實現了具體模塊的設計:根據本文研究的要求,在比特流格式器模塊設計中提出了特有的解碼方式;在可變長模塊中的變長數據解碼采用組合邏輯外加查找表的方式實現,大大減少了變長數據解碼的時間;IQ、IDCT模塊采用流水的設計方法,減少數據計算的時間:運動補償模塊,針對模塊數據運算量大和訪問幀存儲器頻繁的特點,采用四個插值單元同時處理,增加像素緩沖器,充分利用并行性結構等方法來加快運動補償速度。 3.根據視頻解碼的參考軟件,通過解碼系統的仿真結果和軟件結果的比較來驗證模塊的功能正確性。最后用FPGA開發板實現了解碼系統的原型芯片驗證,取得了良好的解碼效果。 整個設計采用Verilog HDL語言描述,通過了現場可編程門陣列(FPGA)的原型驗證,并采用SIMC0.18μm工藝單元庫完成了該電路的邏輯綜合。經過實際視頻碼流測試,本文設計可以達到MPEG-2視頻主類主級的實時解碼的技術要求。
上傳時間: 2013-07-27
上傳用戶:ice_qi