本課題深入分析了GPS軟件接收機(jī)基于FFT并行捕獲算法并詳細(xì)闡述了其FPGA的實(shí)現(xiàn)。相比于其它的捕獲方案,該方案更好地滿足了信號(hào)處理實(shí)時(shí)性的要求。 論文的主體部分首先簡(jiǎn)單分析了擴(kuò)頻通信系統(tǒng)的基本原理,介紹了GPS系統(tǒng)的組成,詳細(xì)闡述了GPS信號(hào)的特點(diǎn),并根據(jù)GPS信號(hào)的組成特點(diǎn)介紹了接收機(jī)的體系結(jié)構(gòu)。其次,通過對(duì)GPS接收機(jī)信號(hào)捕獲方案的深入研究,確定了捕獲速度快且實(shí)現(xiàn)復(fù)雜度不是很高的基于FFT的并行捕獲方案,并對(duì)該方案提出了幾點(diǎn)改進(jìn)的措施,根據(jù)前面的分析,提出了系統(tǒng)的實(shí)現(xiàn)方案,利用MATLAB對(duì)該系統(tǒng)進(jìn)行仿真,仿真的結(jié)果充分的驗(yàn)證了方案的可行性。接著,對(duì)于捕獲環(huán)節(jié)中的核心部分—FFT處理器,設(shè)計(jì)中沒有采用ALTERA提供的IP核,獨(dú)立設(shè)計(jì)實(shí)現(xiàn)了基于FPGA的FFT處理器,并通過對(duì)一組數(shù)據(jù)在MATLAB中運(yùn)算得到結(jié)果和FPGA輸出結(jié)果相對(duì)比,可以驗(yàn)證該FFT處理器的正確性。再次重點(diǎn)分析了GPS接收機(jī)并行捕獲部分的FPGA具體實(shí)現(xiàn),通過捕獲的FPGA時(shí)序仿真波形,證明了該系統(tǒng)已經(jīng)能成功地捕獲到GPS信號(hào)。最后,對(duì)全文整個(gè)研究工作進(jìn)行總結(jié),并指出以后繼續(xù)研究的方向。 本課題雖然是對(duì)于GPS接收機(jī)的研究,但其原理與GALILEO、北斗等導(dǎo)航系統(tǒng)的接收機(jī)相近,因此該課題的研究對(duì)我國(guó)衛(wèi)星導(dǎo)航事業(yè)的發(fā)展起到了積極的推動(dòng)作用。
上傳時(shí)間: 2013-05-29
上傳用戶:ice_qi
串行數(shù)字接口SDI是目前使用最廣泛的數(shù)字視頻接口。它是遵循SMPTE-259M和EBtJ-Tech-3267標(biāo)準(zhǔn)制定的,己經(jīng)被世界上眾多數(shù)字視頻設(shè)備生產(chǎn)廠家普遍采納并作為標(biāo)準(zhǔn)視頻接口,主要用在非線性編輯系統(tǒng)、視頻服務(wù)器、虛擬演播室以及數(shù)字切換矩陣和數(shù)字光端機(jī)等場(chǎng)合。 以往的SDI接口在實(shí)現(xiàn)方法上有成本高、靈活性低等缺點(diǎn),針對(duì)這些不足,本文在研究串行數(shù)字接口工作原理的基礎(chǔ)上,提出了一種基于FPGA的標(biāo)清串行數(shù)字接口(SD-SDI)的設(shè)計(jì)方案,并使用SOPC Builder構(gòu)成一個(gè)Nios II處理器系統(tǒng),將SDI接口以IP核形式嵌入到FPGA內(nèi)部,從而提高系統(tǒng)的集成度,使之具有視頻數(shù)據(jù)處理速度快、實(shí)時(shí)性強(qiáng)、性價(jià)比高的特點(diǎn)。具體研究?jī)?nèi)容包括: 1.在分析SDI接口的硬件結(jié)構(gòu)和工作原理的基礎(chǔ)上,提出了串行數(shù)字接口的嵌入式系統(tǒng)設(shè)計(jì)方法,完成了SDI接口卡的FPGA芯片內(nèi)部配置以及驅(qū)動(dòng)電路、均衡電路、電源電路等硬件電路設(shè)計(jì)。 2.采用軟邏輯方法實(shí)現(xiàn)SDI接口的傳輸功能,進(jìn)行了具體的模塊化設(shè)計(jì)與仿真。 3.引入Nios II嵌入式軟核處理器對(duì)數(shù)據(jù)進(jìn)行處理,設(shè)計(jì)了視頻圖像數(shù)據(jù)的采集程序。 該傳輸系統(tǒng)以Altera公司的Cyclone II EP2C35F672C8為核心芯片,通過發(fā)送和接收電路的共同作用,能夠完成標(biāo)清數(shù)字視頻信號(hào)的傳輸,初步確立了以SDI接口為數(shù)據(jù)源的視頻信號(hào)傳輸系統(tǒng)的整體模式和框架。
上傳時(shí)間: 2013-04-24
上傳用戶:標(biāo)點(diǎn)符號(hào)
在VTS(Vessel Tramc Services船舶交管系統(tǒng))系統(tǒng)中,雷達(dá)信號(hào)的處理器的能力己成為制約雷達(dá)目標(biāo)錄取、跟蹤處理能力和可靠性以及整個(gè)VTS系統(tǒng)工作的主要因素。隨著區(qū)域性VTS的建立,要求將雷達(dá)信號(hào)以最高的質(zhì)量和最低的代價(jià)遠(yuǎn)距離傳輸,而達(dá)到這一要求的關(guān)鍵技術(shù)環(huán)節(jié)一雷達(dá)信息的壓縮處理也將受到雷達(dá)信號(hào)預(yù)處理系統(tǒng)的影響。 因此,研究更有效的VTS雷達(dá)信號(hào)預(yù)處理系統(tǒng)是一項(xiàng)很有價(jià)值和實(shí)際意義的工作。本文是在前人研究成果的基礎(chǔ)上,面向?qū)嶋H應(yīng)用的需求,主要研究VTS雷達(dá)信號(hào)預(yù)處理算法的設(shè)計(jì)方法和實(shí)現(xiàn)手段,設(shè)計(jì)完成了一個(gè)數(shù)字化的雷達(dá)原始信號(hào)實(shí)時(shí)采集與處理系統(tǒng)。 本設(shè)計(jì)主要包括雷達(dá)信號(hào)的采集、雜波抑制處理以及與DSP芯片的信號(hào)傳輸。在硬件結(jié)構(gòu)上,本設(shè)計(jì)采用FPGA完成信號(hào)的采集、CFAR處理和雷達(dá)信號(hào)檢測(cè)器的設(shè)計(jì),將大量的以前需要由DSP芯片來完成的算法移植到FPGA中實(shí)現(xiàn),大大減輕了DSP芯片的工作壓力,也減小了系統(tǒng)的體積。 在算法研究中,設(shè)計(jì)中重點(diǎn)討論了雜波的抑制方法和目標(biāo)的檢測(cè)方法。本文在研究了大量現(xiàn)有的雷達(dá)信號(hào)雜波抑制及信號(hào)檢測(cè)的算法的基礎(chǔ)上,比較了各種算法的優(yōu)劣,最終選擇了一種適合本次設(shè)計(jì)要求的CFAR算法和雙極點(diǎn)濾波雷達(dá)信號(hào)檢測(cè)器在FPGA中實(shí)現(xiàn)。 論文中對(duì)設(shè)計(jì)中所采用的方法給出了理論分析、試驗(yàn)仿真結(jié)果和試驗(yàn)實(shí)際調(diào)試結(jié)果。通過本文所述的設(shè)計(jì)和實(shí)驗(yàn),本文設(shè)計(jì)的雷達(dá)信號(hào)預(yù)處理系統(tǒng)對(duì)雷達(dá)視頻信號(hào)的采集與傳輸都有很好的效果,所選用的雜波處理算法對(duì)雷達(dá)雜波、雨雪雜波和陸地回波都具有較好的抑制作用,能有效地處理雷達(dá)雜波中的尖峰成分,使信噪比得到較大改善。
標(biāo)簽: 雷達(dá)信號(hào) 法的研究 預(yù)處理
上傳時(shí)間: 2013-04-24
上傳用戶:pei5
主版上有很多PCI的介面可以利用,他的LAYOUT有一些注意事項(xiàng)及必須處理走線的特性阻抗才可以讓系統(tǒng)穩(wěn)定。
上傳時(shí)間: 2013-06-14
上傳用戶:夢(mèng)雨軒膂
基本信息 ·出版社:清華大學(xué)出版社 ·頁碼:360 頁 ·出版日期:2005年10月 ·ISBN:7302115095 ·條形碼:9787302115090 ·版本:第1版 ·裝幀:平裝 ·開本:16開 Pages Per Sheet -------------------------------------------------------------------------------- 內(nèi)容簡(jiǎn)介 《電子設(shè)計(jì)從零開始》全書分為三大部分,共17章。第1章至第8章深入淺出地介紹了模擬電路的相關(guān)知識(shí);第9章至第11章是數(shù)字電路部分,介紹了一些基本概念和系統(tǒng)開發(fā)過程中經(jīng)常使用的器件;從第12章到結(jié)束是以51單片機(jī)為例的單片機(jī)應(yīng)用技術(shù)介紹,其中有大量的實(shí)例和完整的程序。 電子設(shè)計(jì)涉及的知識(shí)面廣、難度大,初學(xué)者往往不知從何入手。《電子設(shè)計(jì)從零開始》結(jié)合了作者多年的學(xué)習(xí)與輔導(dǎo)經(jīng)驗(yàn),全面系統(tǒng)地介紹了進(jìn)行電子設(shè)計(jì)與制作所需要的各種知識(shí),包括模擬電路、數(shù)字電路和單片機(jī)應(yīng)用基礎(chǔ),并結(jié)合Multisim仿真軟件對(duì)大部分實(shí)例進(jìn)行了演示。 -------------------------------------------------------------------------------- 編輯推薦 《電子設(shè)計(jì)從零開始》通過“講故事”的形式將這三部分內(nèi)容逐步展開,并結(jié)合電路仿真軟Multisim 2001對(duì)一些實(shí)例進(jìn)行了演示和驗(yàn)證。著眼技術(shù)的應(yīng)用,并不苛求計(jì)算和深刻的理論理解正是《電子設(shè)計(jì)從零開始》編寫時(shí)的目的;講求通俗易懂,在閱讀時(shí)應(yīng)當(dāng)注意提取知識(shí)點(diǎn)和實(shí)例中蘊(yùn)含的技巧。書中還有一個(gè)特點(diǎn)就是插圖豐富,這對(duì)理解所講內(nèi)容是很有幫助的。 《電子設(shè)計(jì)從零開始》適合電類本、專科學(xué)生作為全面掌握電子設(shè)計(jì)基礎(chǔ)知識(shí)的參考書;也可作為無線電愛好者的實(shí)例參考用書;對(duì)于學(xué)有余力的非電類工科學(xué)生以及對(duì)電子設(shè)計(jì)感興趣的中學(xué)生朋友來說,也是一本很好的全面了解電子設(shè)計(jì)基礎(chǔ)知識(shí)的入門讀物。 -------------------------------------------------------------------------------- 目錄 第一章 走進(jìn)電子技術(shù) 第二章 收音機(jī)里蘊(yùn)含知識(shí) 第三章 制作第一件電子作品 第四章 從擴(kuò)音機(jī)中學(xué)放大器 第五章 制作一臺(tái)多媒體音箱 第六章 振蕩器豐富多彩 第七章 集成電路ABC 第八章 傳感器及其他器件 第九章 數(shù)字啟航 第十章 邏輯門應(yīng)用 第十一章 翻轉(zhuǎn)與計(jì)數(shù) 第十二章 單片機(jī)就在我們身邊 第十三章 單片機(jī)和LED 第十四章 單片機(jī)下命令 第十五章 跑馬燈 第十六章 馬表與時(shí)鐘 第十七章 采集我們的聲音 附錄A Multisim2001的安裝 附錄B Multisim2001的菜單欄 附錄C Multisim2001中的虛擬儀表 附錄D 數(shù)字電路綜合設(shè)計(jì)——數(shù)字鐘 附錄E ASCⅡ碼表 參考文獻(xiàn) ……
標(biāo)簽: 電子設(shè)計(jì) 零
上傳時(shí)間: 2013-06-05
上傳用戶:HGH77P99
嵌入式CC++語言的,對(duì)嵌入式開發(fā)人員有相當(dāng)好的幫助作用,其中精華之處讓我受益匪淺,希望能幫助大家
標(biāo)簽: cc 嵌入式 經(jīng)驗(yàn)
上傳時(shí)間: 2013-04-24
上傳用戶:myworkpost
fpga實(shí)現(xiàn)OFDM的源代碼 并且配有各個(gè)部分的詳細(xì)說明,具有很好的指導(dǎo)作用
上傳時(shí)間: 2013-08-08
上傳用戶:chendawei
最近的一個(gè)新的原理圖,對(duì)于新手有一定的幫助作用!!\r\n希望喜歡
標(biāo)簽: FPGA 設(shè)計(jì)實(shí)例 原理圖
上傳時(shí)間: 2013-08-19
上傳用戶:xy@1314
在FPGA設(shè)計(jì)中解決如何消除毛刺現(xiàn)象的相關(guān)設(shè)計(jì)調(diào)整,對(duì)于FPGA的設(shè)計(jì)者來說具有較好的學(xué)習(xí)作用。
標(biāo)簽: FPGA 毛刺 相關(guān)設(shè)計(jì)
上傳時(shí)間: 2013-08-31
上傳用戶:行旅的喵
FPGA設(shè)計(jì)常用的四種設(shè)計(jì)方法,對(duì)于整條把握設(shè)計(jì)有很大的指導(dǎo)作用
標(biāo)簽: FPGA 設(shè)計(jì)方法
上傳時(shí)間: 2013-08-31
上傳用戶:simonpeng
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1