亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

編程接口

  • AVR單片機(jī)GCC程序設(shè)計(jì)及其設(shè)計(jì)例程

    新手資料,AVR單片機(jī)GCC程序設(shè)計(jì)及其設(shè)計(jì)例程

    標(biāo)簽: AVR GCC 單片機(jī) 程序設(shè)計(jì)

    上傳時(shí)間: 2013-06-11

    上傳用戶:mosliu

  • PCI總線接口控制器的FPGA設(shè)計(jì)

    本論文采用TOP-DOWN設(shè)計(jì)方法對(duì)PCI總線接口控制器的設(shè)計(jì)與實(shí)現(xiàn)進(jìn)行了研究,對(duì)PCI總線協(xié)議做了比較深刻的理解和分析.本論文以PCI總線接口控制器的設(shè)計(jì)和實(shí)現(xiàn)為線索,闡述了PCI總線接口控制器設(shè)計(jì)、仿真及綜合、驗(yàn)證的各個(gè)步驟,以及PCI板卡驅(qū)動(dòng)程序的編寫(xiě)和調(diào)試.作為PCI接口控制器下一步發(fā)展的前瞻性研究,還介紹PCI接口控制器DMA傳輸方式的實(shí)現(xiàn)思路及功能模塊劃分.在本論文的研究中,重點(diǎn)分析了PCI總線接口控制器的設(shè)計(jì)、對(duì)PCI總線協(xié)議的分析理解是進(jìn)行PCI總線接口控制器設(shè)計(jì)的前提,而對(duì)PCI總線接口控制器的功能分析和結(jié)構(gòu)劃分是設(shè)計(jì)的關(guān)鍵.本論文在對(duì)PCI總線接口控制器的功能分析和結(jié)構(gòu)分析的基礎(chǔ)上,對(duì)PCI總線接口控制器的整體設(shè)計(jì)和子模塊的劃分和實(shí)現(xiàn)進(jìn)行了詳細(xì)的分析闡述.通過(guò)本論文的研究,完成了PCI總線接口控制器的設(shè)計(jì),并且通過(guò)編寫(xiě)測(cè)試激勵(lì)程序完成了功能仿真,以及布局布線后的時(shí)序仿真,并設(shè)計(jì)了PCB實(shí)驗(yàn)板進(jìn)行了測(cè)試,證明所實(shí)現(xiàn)的PCI接口控制器完成了要求的功能.

    標(biāo)簽: FPGA PCI 總線接口 控制器

    上傳時(shí)間: 2013-04-24

    上傳用戶:stvnash

  • 10100M以太網(wǎng)芯片的I2C接口模塊的FPGA設(shè)計(jì)

    該文結(jié)合"10M/100M以太網(wǎng)交換芯片的設(shè)計(jì)"課題,介紹了以太網(wǎng)技術(shù)發(fā)展的概況和IP CORE、SoC的設(shè)計(jì)方法,闡述了以太網(wǎng)交換原理及關(guān)鍵技術(shù),研究了CSMA/CD協(xié)議、交換機(jī)、VLAN的原理和數(shù)據(jù)流優(yōu)先技術(shù)及流量控制,在此基礎(chǔ)上完成了10M/100M以太網(wǎng)交換芯片的主要模塊的設(shè)計(jì)方案和實(shí)現(xiàn)框圖.同時(shí)結(jié)合Philip公司的IC總線的工作原理,給出了10M/100M以太網(wǎng)交換芯片的設(shè)計(jì)方案中的IC接口模塊的FPGA設(shè)計(jì)的驗(yàn)證和仿真,并對(duì)仿真結(jié)果進(jìn)行分析比較,驗(yàn)證了IC接口模塊可以作為一個(gè)軟核來(lái)使用.

    標(biāo)簽: 10100M FPGA I2C 以太網(wǎng)

    上傳時(shí)間: 2013-07-18

    上傳用戶:jichenxi0730

  • FPGA串口學(xué)習(xí)例程

    自己寫(xiě)的一個(gè)FPGA串口通信的例程,已通過(guò)了軟件驗(yàn)證,發(fā)給現(xiàn)在在學(xué)習(xí)FPGA通信的朋友。

    標(biāo)簽: FPGA 串口

    上傳時(shí)間: 2013-07-25

    上傳用戶:wsm555

  • 485接口EMC設(shè)計(jì)標(biāo)準(zhǔn)電路

    485接口EMC設(shè)計(jì)標(biāo)準(zhǔn)電路,原理圖設(shè)計(jì)

    標(biāo)簽: 485 EMC 接口 設(shè)計(jì)標(biāo)準(zhǔn)

    上傳時(shí)間: 2013-07-16

    上傳用戶:不挑食的老鼠

  • 基于單片機(jī)的USB接口的設(shè)計(jì)

    提出了一種基于單片機(jī)的智能儀表擴(kuò)展USB接口的方法。介紹了USB接口芯片SL811H S的結(jié)構(gòu)和性能以及USB接口的硬件電路圖,詳細(xì)分析了USB接口驅(qū)動(dòng)程序的設(shè)計(jì)方法及FAT16文件系統(tǒng)的結(jié)構(gòu)。利用S

    標(biāo)簽: USB 單片機(jī) 接口的設(shè)計(jì)

    上傳時(shí)間: 2013-07-10

    上傳用戶:gououo

  • MDIO接口邏輯設(shè)計(jì)及其FPGA驗(yàn)證

    隨著集成電路技術(shù)的飛速發(fā)展,芯片的規(guī)模越來(lái)越大,集成度越來(lái)越高,工作頻率越來(lái)越快,但是芯片的設(shè)計(jì)能力卻面臨巨大的挑戰(zhàn)。而IP核的重用則是解決當(dāng)今芯片設(shè)計(jì)所面臨問(wèn)題的最有效的解決方法。 MDIO接口模塊為以太網(wǎng)接口芯片中MAC層對(duì)PHY器件的控制管理接口。隨著以太網(wǎng)技術(shù)的快速發(fā)展以及MAC應(yīng)用越來(lái)越廣泛,MDIO接口模塊的應(yīng)用也越來(lái)越多,因此將MDIO接口模塊設(shè)計(jì)成可重用的IP核對(duì)于以各種太網(wǎng)接口集成芯片的設(shè)計(jì)具有很重要的作用。 本文詳細(xì)描述了MDIO接口模塊IP核的設(shè)計(jì),介紹了該IP核的系統(tǒng)結(jié)構(gòu)以及各個(gè)子模塊的詳細(xì)設(shè)計(jì)方法,對(duì)此IP核進(jìn)行了仿真驗(yàn)證,最后進(jìn)行了FPGA測(cè)試,功能和性能達(dá)到了要求,最終通過(guò)了IP審核流程并且已成功應(yīng)用于企業(yè)的以太網(wǎng)接口芯片中。

    標(biāo)簽: MDIO FPGA 接口 邏輯設(shè)計(jì)

    上傳時(shí)間: 2013-07-20

    上傳用戶:nanfeicui

  • USB接口編程源代碼(VC)

    詳細(xì)介紹了VC下利用WINDOWS API函數(shù)來(lái)實(shí)現(xiàn)與符合HID設(shè)備類(lèi)的USB接口通信,并給出了通信程序的部分源代碼-details of VC using Windows API function

    標(biāo)簽: USB VC 接口編程 源代碼

    上傳時(shí)間: 2013-07-13

    上傳用戶:whenfly

  • 基于FPGA的PCI接口設(shè)計(jì)及其應(yīng)用

    該文進(jìn)行的設(shè)計(jì)作為數(shù)控系統(tǒng)大課題中的一個(gè)子課題,主要研究利用PCI總線來(lái)實(shí)現(xiàn)對(duì)外圍IO的操作,硬件上包括設(shè)計(jì)一塊PCI接口卡并測(cè)試通過(guò),軟件上實(shí)現(xiàn)了PCI接口卡在Linux下的驅(qū)動(dòng)和用軟PLC來(lái)實(shí)現(xiàn)對(duì)外圍IO的操作.該文在比較幾種微機(jī)總線的基礎(chǔ)上,為了實(shí)現(xiàn)數(shù)控系統(tǒng)高速、高精度、低功耗的要求,采用PCI總線進(jìn)行設(shè)計(jì).隨著可編程邏輯器件的發(fā)展,為在一片PLD芯片內(nèi)實(shí)現(xiàn)復(fù)雜的邏輯控制提供了條件.該文在綜合比較開(kāi)發(fā)PCI卡的幾種方法的基礎(chǔ)上,選擇了使用FPGA來(lái)實(shí)現(xiàn)PCI接口卡設(shè)計(jì).用VHDL語(yǔ)言對(duì)FPGA編程,采用模塊化的設(shè)計(jì)方法進(jìn)行設(shè)計(jì),用狀態(tài)機(jī)來(lái)控制PCI邏輯的時(shí)序.設(shè)計(jì)首先在EDA軟件上仿真通過(guò)后,制作成PCI板卡并在現(xiàn)場(chǎng)調(diào)試通過(guò).為方便所設(shè)計(jì)的PCI卡在數(shù)控系統(tǒng)及其它系統(tǒng)中應(yīng)用,該文設(shè)計(jì)了PCI卡在Linux下的設(shè)備驅(qū)動(dòng)程序,主要包括設(shè)備的注冊(cè)與注銷(xiāo)、與Linux內(nèi)核的接口、相關(guān)的入口函數(shù)、驅(qū)動(dòng)程序的編碼、編譯、加載與卸載等,并編寫(xiě)了相應(yīng)的測(cè)試代碼,在Linux環(huán)境下調(diào)試通過(guò).為了解決數(shù)控系統(tǒng)中PLC的應(yīng)用問(wèn)題,該文還設(shè)計(jì)了PCI卡在軟PLC中的應(yīng)用.采用的軟PLC軟件是Linux下的MatPLC軟件.在詳細(xì)討論MatPLC工作原理的基礎(chǔ)上,設(shè)計(jì)了一個(gè)輸入模塊、一個(gè)輸出模塊和一個(gè)MatPLC配置文件.輸入模塊通過(guò)驅(qū)動(dòng)程序從PCI卡中讀取數(shù)據(jù),傳送到MatPLC內(nèi)核的全局變量中,輸出模塊從內(nèi)核全局變量讀取數(shù)據(jù)并進(jìn)行邏輯運(yùn)算,再輸出到PCI卡.將他們編譯通過(guò),并進(jìn)行測(cè)試,最終實(shí)現(xiàn)軟PLC對(duì)外圍IO端口的讀寫(xiě).該論文受到廣東省科技攻關(guān)項(xiàng)目[2002A1040402]、廣東省科技攻關(guān)項(xiàng)目[2003C101002]、廣州市重大科技攻關(guān)計(jì)劃[2002Z1-D0051]的資助.

    標(biāo)簽: FPGA PCI 接口設(shè)計(jì)

    上傳時(shí)間: 2013-07-18

    上傳用戶:szchen2006

  • 基于FPGA的計(jì)算機(jī)可編程外圍接口芯片的設(shè)計(jì)與實(shí)現(xiàn)

    隨著電子技術(shù)和EDA技術(shù)的發(fā)展,大規(guī)模可編程邏輯器件PLD(Programmable Logic Device)、現(xiàn)場(chǎng)可編程門(mén)陣列FPGA(Field Programmable Gates Array)完全可以取代大規(guī)模集成電路芯片,實(shí)現(xiàn)計(jì)算機(jī)可編程接口芯片的功能,并可將若干接口電路的功能集成到一片PLD或FPGA中.基于大規(guī)模PLD或FPGA的計(jì)算機(jī)接口電路不僅具有集成度高、體積小和功耗低等優(yōu)點(diǎn),而且還具有獨(dú)特的用戶可編程能力,從而實(shí)現(xiàn)計(jì)算機(jī)系統(tǒng)的功能重構(gòu).該課題以Altera公司FPGA(FLEX10K)系列產(chǎn)品為載體,在MAX+PLUSⅡ開(kāi)發(fā)環(huán)境下采用VHDL語(yǔ)言,設(shè)計(jì)并實(shí)現(xiàn)了計(jì)算機(jī)可編程并行接芯片8255的功能.設(shè)計(jì)采用VHDL的結(jié)構(gòu)描述風(fēng)格,依據(jù)芯片功能將系統(tǒng)劃分為內(nèi)核和外圍邏輯兩大模塊,其中內(nèi)核模塊又分為RORT A、RORT B、OROT C和Control模塊,每個(gè)底層模塊采用RTL(Registers Transfer Language)級(jí)描述,整體生成采用MAX+PLUSⅡ的圖形輸入法.通過(guò)波形仿真、下載芯片的測(cè)試,完成了計(jì)算機(jī)可編程并行接芯片8255的功能.

    標(biāo)簽: FPGA 計(jì)算機(jī) 可編程 外圍接口

    上傳時(shí)間: 2013-06-08

    上傳用戶:asddsd

主站蜘蛛池模板: 泸定县| 桐柏县| 措勤县| 蛟河市| 朝阳区| 木里| 望谟县| 中江县| 渭源县| 双辽市| 文安县| 比如县| 新邵县| 余干县| 公主岭市| 通渭县| 汪清县| 双鸭山市| 泰州市| 广州市| 阳春市| 临江市| 桂阳县| 玉树县| 忻州市| 深泽县| 望都县| 南平市| 呼和浩特市| 龙陵县| 治多县| 常宁市| 承德市| 视频| 柘城县| 青海省| 桂阳县| 临泽县| 合肥市| 德兴市| 儋州市|