指向數組的指針(第i個學生成績輸出和總平均值)
上傳時間: 2015-12-08
上傳用戶:aaaaaazl
VK2C23 是一款存儲器映射和多功能 的 LCD 控制 / 驅動芯片。該芯片的顯示字段為 224 點 (56 SEG × 4 COM) 或 416 點 (52 SEG × 8 COM)。VK2C23 芯片的軟件配置特 性使其適用于多種 LCD 應用,包括 LCD 模塊和 顯示子系統。VK2C23 芯片可通過雙 線雙向 I2C 接口與大多數微處理器或微控制器進 行通信。 VK2C2X系列為I2C介面、RAM mapping的LCD控制暨驅動IC,此系列以先進設計技術降低IC耗電、提升抗雜訊及ESD防護能力。全系列包含VK2C22、VK2C23、VK2C24等。VK2C22已成功獲得單相電表客戶的認可及采用,VK2C23及VK2C24適合于點數需求較大的三相電表的應用。
標簽: C23 23 16C LCD VK2 VK 2C 16 HT 存儲器
上傳時間: 2018-07-14
上傳用戶:szqxw1688
該文檔為基于LabVIEW和通用I/O卡的數據采集系統的實現總結文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2021-12-15
上傳用戶:
瑞芯微RK3399 軟硬件資料包括3款硬件Cadence原理圖PCB文件,硬件設計文檔,LINIUX軟件開發文檔i資料硬件文檔主要介紹RK3399處理器硬件設計的要點及注意事項,旨在幫助RK客戶縮短產品的設計周期、提高產品的設計穩定性及降低故障率。請客戶參考本指南的要求進行硬件設計,同時盡量使用RK發布的相關核心模板。 SDK 是基于 Linux 64bit 系統,內核基于 kernel 4.40,適用于 RK3399 挖掘機以及基于其 上所有 linux 開發產品。 支持 VPU 硬解碼、GPU 3D、QT 等功能。具體功能調試和接口說明,請閱讀工程目錄 docs/目錄下文檔。
上傳時間: 2022-01-29
上傳用戶:
1,使用wireshark獲取完整的UDP報文打開wireshark,設置監聽網卡后,使用google chrome瀏覽器訪問我騰訊微博的i http://p.t.qq.com/welcomeback.php?lv=1#!/ist/qqfriends/5/?pgv_ref-im.perinfo.pe rinfo.icon?ptlang-2052&pgv-ref-im.perinfo.perinfo.icon,抓得的UDP報文如圖1所示。分析以上的報文內容,UDP作為一種面向無連接服務的運輸協議,其報文格式相當簡單。第一行中,Source port:64318是源端口號。第二行中,Destination port:53是目的端口號。第三行中,Length:34表示UDP報文段的長度為34字節。第四行中,Checksum之后的數表示檢驗和。這里0x表示計算機中16進制數的開始符,其后的4f0e表示16進制表示的檢驗和,把它們換成二進制表示為:0100 1111 0000 1110.從wireshark的抓包數據看出,我抓到的UDP協議多數被應用層的DNS協議應用。當一臺主機中的DNS應用程序想要進行一次查詢時,它構成了一個DNS查詢報文并將其交給UDP,UDP無須執行任何實體握手過程,主機端的UDP為此報文添加首部字段,并將其發出。
上傳時間: 2022-06-20
上傳用戶:
本論文以西安電子科技大學電路CAD所的科研項目“電源管理類集成電路關鍵技術理論研究與設計”為背景,設計了一款高性能降壓型DC-DC和LDO雙路輸出控制器XD8912.論文首先對電源管理技術的現狀以及發展趨勢作了介紹;隨后分析了線性穩壓器及開關穩壓器的基本結構和工作原理,并對電壓模降壓型PWM DC-DC的原理及其環路穩定性做了深入的研究;最后詳細介紹了XD8912的設計過程,包括芯片性能系統規劃、特性分析、電路實現以及仿真驗證。XD8912不僅集成了大電流、高效率的電壓模降壓型PWM控制器,而且也集成了小電流、低噪聲的線性穩壓控制器,可以為高性能顯卡、主板等設備供電。芯片采用同步整流技術,避免了肖特基二極管的使用,大大提高了芯片的工作效率。芯片內部設計了微調電路提高了電壓基準的精度。設計了內部頻率補償電路取代芯片外部的補償電容,有效提高了芯片的集成度。另外,芯片還集成了完備的保護電路,包括過溫保護、欠壓保護、過流保護等.文中對XD8912的系統及主要功能模塊進行了詳細的分析,并基于0.6um BCD工藝,利用Viewdraw,Hspice等EDA軟件,完成了電路的設計和前仿真驗證仿真結果表明,電路功能和性能指標均已達到設計要求。
上傳時間: 2022-06-23
上傳用戶:
飛凌嵌入式i.MX6UL開發板底板原理圖和PCB(AD格式),內容包含原理圖和PCB文件,可參考設計自己的底板。
上傳時間: 2022-06-30
上傳用戶:
KeilMDK和IAR兩款ARM開發工具比較
上傳時間: 2022-07-07
上傳用戶:slq1234567890
USB命令(請求)和USB描述符
標簽: usb
上傳時間: 2022-07-08
上傳用戶:kent
函數發生器又名任意波形發生器,是一種常用的信號源,廣泛應用于通信、雷達、導航等現代電子技術領域。信號發生器的核心技術是頻率合成技術,主要方法有:直接模擬頻率合成、鎖相環頻率合成(PLL)、直接數字合成技術(DDS)。DDS是開環系統,無反饋環節,輸出響應速度快,頻率穩定度高。因此直接數字頻率合成技術是目前頻率合成的主要技術之一,其輸出信號具有相對較大的帶寬、快速的相位捷變、極高的相位分辨率和相位連續等優點。本文的主要工作是采用SOPC結合虛擬儀器技術,進行DDS智能函數發生器的研制。 本文介紹了虛擬儀器技術的基本理論,簡要闡述了儀器驅動程序、VISA等相關技術。對SOPC技術進行了深入的研究:SOPC技術是基于可編程邏輯器件的可重構片上系統,它作為SOC和CPLD/FPGA相結合的一項綜合技術,結合了兩者的優點,集成了硬核或軟核CPU、DSP、鎖相環、存儲器、I/O接口及可編程邏輯,可以靈活高效地解決SOC方案,而且設計周期短,設計成本低,非常適合本設計的應用。本文還對基于DDS原理的設計方案進行了分析,介紹了DDS的基本理論以及數學綜合,在研究DDS原理的基礎上,利用SOPC技術,在一片FPGA芯片上實現了整個函數發生器的硬件集成。 本文就函數發生器的設計制定了整體方案,對軟硬件設計原理及實現方法進行了具體的介紹,包括整個系統的硬件電路,SOPC片上系統和PC端軟件的設計。在設計中,LabVIEW波形編輯軟件和函數發生器二者采用異步串口進行通信。利用LabVIEW的強大功能,把波形的編輯,系統的設置放到計算機上完 成,具有人機界面友好、系統升級方便、節約硬件成本等諸多優勢。同時充分利用了FPGA內部大量的邏輯資源,將DDS模塊和微處理器模塊集成到一個單片FPGA上,改變了傳統的系統設計思路。通過對系統仿真和實際測試,結果表明該智能型函數發生器不僅能產生理想的輸出信號,還具有集成度高、穩定性好和擴展性強等優點。關鍵詞:智能型函數發生器,虛擬儀器,可編程片上系統,直接數字合成技術,NiosⅡ處理器。
上傳時間: 2013-07-09
上傳用戶:zw380105939