本書(shū)對(duì)常用電子電路的設(shè)計(jì)和調(diào)試方法進(jìn)行了介紹。其中包括分立元件放大電路,集成運(yùn)放應(yīng)用電路,波形產(chǎn)生、轉(zhuǎn)換電路,功放電路,常用光電子器件應(yīng)用電路,電源電路,數(shù)字電路和單片機(jī)應(yīng)用電路的設(shè)計(jì)與調(diào)試等。對(duì)各種電路的構(gòu)成、各元器件功用作簡(jiǎn)要介紹,對(duì)每一元器件選擇給出估算公式或經(jīng)驗(yàn)數(shù)據(jù),使之選擇有依據(jù)。把重點(diǎn)放在集成電路包括單片集成測(cè)量放大器、集成光電隔離放大器、集成有源濾波器等集成電路的應(yīng)用設(shè)計(jì)上。由簡(jiǎn)到繁、由易到難列舉了大量的實(shí)用電路設(shè)計(jì)和綜合應(yīng)用設(shè)計(jì)示例。 本書(shū)通俗易懂。讀者通過(guò)本書(shū)的學(xué)習(xí),對(duì)電子電路設(shè)計(jì)與調(diào)試有一清晰的思路,培養(yǎng)電子電路設(shè)計(jì)能力和調(diào)試能力。本書(shū)對(duì)大、中專(zhuān)電類(lèi)專(zhuān)業(yè)高年級(jí)學(xué)生和工程技術(shù)人員是有實(shí)用價(jià)值的參考書(shū),也可作為高校相關(guān)專(zhuān)業(yè)的教材和課程設(shè)計(jì)、畢業(yè)設(shè)計(jì)參考書(shū)。
標(biāo)簽: zip 實(shí)用電子電路 調(diào)試
上傳時(shí)間: 2013-04-24
上傳用戶:15528028198
正交頻分復(fù)用(OFDM)技術(shù)是一種多載波數(shù)字調(diào)制技術(shù),具有頻譜利用率高、抗多徑干擾能力強(qiáng)、成本低等特點(diǎn),適合無(wú)線通信的高速化、寬帶化及移動(dòng)化的需求,將成為下一代無(wú)線通信系統(tǒng)(4G)的核心調(diào)制傳輸技術(shù)。 本文首先描述了OFDM技術(shù)的基本原理。對(duì)OFDM的調(diào)制解調(diào)以及其中涉及的特性和關(guān)鍵技術(shù)等做了理論上的分析,指出了OFDM區(qū)別于其他調(diào)制技術(shù)的巨大優(yōu)勢(shì);然后針對(duì)OFDM中的信道估計(jì)技術(shù),深入分析了基于FFT級(jí)聯(lián)的信道估計(jì)理論和基于聯(lián)合最大似然函數(shù)的半盲分組估計(jì)理論,在此基礎(chǔ)上詳細(xì)研究描述了用于OFDM系統(tǒng)的迭代的最大似然估計(jì)算法,并利用Matlab做了相應(yīng)的仿真比較,驗(yàn)證了它們的有效性。 而后,在Matlab中應(yīng)用Simulink工具構(gòu)建OFDM系統(tǒng)仿真平臺(tái)。在此平臺(tái)上,對(duì)OFDM系統(tǒng)在多徑衰落、高斯白噪聲等多種不同的模型參數(shù)下進(jìn)行了仿真,并給出了數(shù)據(jù)曲線,通過(guò)分析結(jié)果可正確評(píng)價(jià)OFDM系統(tǒng)在多個(gè)方面的性能。 在綜合了OFDM的系統(tǒng)架構(gòu)和仿真分析之后,設(shè)計(jì)并實(shí)現(xiàn)了基于FPGA的OFDM調(diào)制解調(diào)系統(tǒng)。首先根據(jù)802.16協(xié)議和OFDM系統(tǒng)的具體要求,設(shè)定了合理的參數(shù);然后從調(diào)制器和解調(diào)器的具體組成模塊入手,對(duì)串/并轉(zhuǎn)換,QPSK映射,過(guò)采樣處理,插入導(dǎo)頻,添加循環(huán)前綴,IFFT/FFT,幀同步檢測(cè)等各個(gè)模塊進(jìn)行硬件設(shè)計(jì),詳細(xì)介紹了各個(gè)模塊的設(shè)計(jì)和實(shí)現(xiàn)過(guò)程,并給出了相應(yīng)的仿真波形和參數(shù)說(shuō)明。其中,針對(duì)定點(diǎn)運(yùn)算的局限性,為系統(tǒng)設(shè)計(jì)并自定義了24位的浮點(diǎn)運(yùn)算格式,參與傅立葉反變換和傅立葉變換的運(yùn)算,在系統(tǒng)參數(shù)允許的范圍內(nèi),充分利用了有限資源,提高了系統(tǒng)運(yùn)算精度;然后重點(diǎn)描述了基于FPGA的快速傅立葉變換算法的改進(jìn)、優(yōu)化和設(shè)計(jì)實(shí)現(xiàn),針對(duì)原始快速傅立葉變換FPGA實(shí)現(xiàn)算法運(yùn)算空閑時(shí)間過(guò)多,資源占用較大的問(wèn)題,提出了帶有流水作業(yè)功能、資源占用較少的快速傅立葉變換優(yōu)化算法設(shè)計(jì)方案,使之運(yùn)用于OFDM基帶處理系統(tǒng)當(dāng)中并加以實(shí)現(xiàn),結(jié)果滿足系統(tǒng)參數(shù)的需求。最后以理論分析為依據(jù),對(duì)整個(gè)OFDM的基帶處理系統(tǒng)進(jìn)行了系統(tǒng)調(diào)試與性能分析,證明了設(shè)計(jì)的可行性。 綜上所述,本文完成了一個(gè)基于FPGA的OFDM基帶處理系統(tǒng)的設(shè)計(jì)、仿真和實(shí)現(xiàn)。本設(shè)計(jì)為OFDM通信系統(tǒng)的進(jìn)一步改進(jìn)提供了大量有用的數(shù)據(jù)。
標(biāo)簽: FPGA OFDM 調(diào)制解調(diào)器
上傳時(shí)間: 2013-07-25
上傳用戶:14786697487
隨著集成電路技術(shù)的飛速發(fā)展,芯片的規(guī)模越來(lái)越大,集成度越來(lái)越高,工作頻率越來(lái)越快,但是芯片的設(shè)計(jì)能力卻面臨巨大的挑戰(zhàn)。而IP核的重用則是解決當(dāng)今芯片設(shè)計(jì)所面臨問(wèn)題的最有效的解決方法。 MDIO接口模塊為以太網(wǎng)接口芯片中MAC層對(duì)PHY器件的控制管理接口。隨著以太網(wǎng)技術(shù)的快速發(fā)展以及MAC應(yīng)用越來(lái)越廣泛,MDIO接口模塊的應(yīng)用也越來(lái)越多,因此將MDIO接口模塊設(shè)計(jì)成可重用的IP核對(duì)于以各種太網(wǎng)接口集成芯片的設(shè)計(jì)具有很重要的作用。 本文詳細(xì)描述了MDIO接口模塊IP核的設(shè)計(jì),介紹了該IP核的系統(tǒng)結(jié)構(gòu)以及各個(gè)子模塊的詳細(xì)設(shè)計(jì)方法,對(duì)此IP核進(jìn)行了仿真驗(yàn)證,最后進(jìn)行了FPGA測(cè)試,功能和性能達(dá)到了要求,最終通過(guò)了IP審核流程并且已成功應(yīng)用于企業(yè)的以太網(wǎng)接口芯片中。
上傳時(shí)間: 2013-06-20
上傳用戶:lishuoshi1996
隨著現(xiàn)代計(jì)算機(jī)技術(shù)、微電子技術(shù)的進(jìn)一步結(jié)合和發(fā)展,可編程邏輯技術(shù)已成為當(dāng)前電子設(shè)計(jì)領(lǐng)域中最具活力和發(fā)展前途的技術(shù)。通過(guò)采用FPGA/EDA技術(shù),對(duì)通信卡的PCI接口、E1接口、外部邏輯電路進(jìn)行集成,并利用目前通用計(jì)算機(jī)強(qiáng)大的數(shù)字信息處理能力,可大大簡(jiǎn)化CTI硬件的設(shè)計(jì),降低制造成本,提高系統(tǒng)可靠性。 據(jù)此,本論文提出了基于FPGA/EDA技術(shù)的PCI-E1接口設(shè)計(jì)方法,文中對(duì)PCI總線接口、E1接口及兩接口的互連等相關(guān)技術(shù)進(jìn)行了深入分析,對(duì)各功能模塊和系統(tǒng)進(jìn)行了VHDL建模與仿真。 同時(shí),論文還介紹了基于ALTERACyclone系列FPGA芯片的PCI-E1接口硬件平臺(tái)的設(shè)計(jì)原理和基于DriverWorks的WDM驅(qū)動(dòng)程序的設(shè)計(jì)方法。 本論文涉及的軟件、硬件系統(tǒng)已經(jīng)開(kāi)發(fā)、調(diào)試完成。測(cè)試結(jié)果表明:1、論文所研究的PCI接口(主/從設(shè)備)在進(jìn)行配置讀/寫(xiě)、I/O讀寫(xiě)、存儲(chǔ)器讀寫(xiě)及總線的猝發(fā)數(shù)據(jù)傳送等操作中,各項(xiàng)性能符合PCI2.3規(guī)范的要求。 2、論文所研究的E1接口支持成幀和不成幀兩種傳輸方式:在成幀模式下,信息的有效傳送速率為31×64Kbit/s;在不成幀的模式下,信息的有效傳送速率為2.048Mbit/s。E1輸出口各項(xiàng)參數(shù)符合CCITT相關(guān)規(guī)范要求。 3、論文所研究的PCI-E1接口在與現(xiàn)網(wǎng)設(shè)備、模塊的對(duì)接測(cè)試中,性能穩(wěn)定。基于本論文的產(chǎn)品已經(jīng)正式發(fā)布。國(guó)內(nèi)部分廠家已對(duì)該產(chǎn)品進(jìn)行了多方面的綜合測(cè)試,并計(jì)劃將其應(yīng)用到實(shí)際的生產(chǎn)和研究中。 本論文對(duì)于CTI硬件的設(shè)計(jì)是一項(xiàng)嘗試和革新。測(cè)試和應(yīng)用證明該方法行之有效,符合設(shè)計(jì)目標(biāo),具有較廣闊的應(yīng)用前景。
標(biāo)簽: PCIE1 FPGA 接口設(shè)計(jì)
上傳時(shí)間: 2013-06-02
上傳用戶:wpwpwlxwlx
近年來(lái),圖像處理與識(shí)別技術(shù)得到了迅速的發(fā)展。人們已經(jīng)充分認(rèn)識(shí)到圖像處理和識(shí)別技術(shù)是認(rèn)識(shí)世界、改造世界的重要手段。目前,圖像識(shí)別技術(shù)已應(yīng)用到很多領(lǐng)域,滲入到各行各業(yè),在醫(yī)學(xué)、公安、交通、工業(yè)等領(lǐng)域具有廣闊的應(yīng)用前景。 這篇論文介紹了一種基于DSP+FPGA構(gòu)架的實(shí)時(shí)圖像識(shí)別系統(tǒng)。DSP作為圖像識(shí)別模塊的核心,負(fù)責(zé)圖像識(shí)別算法的實(shí)現(xiàn);FPGA作為圖像采集模塊的核心,負(fù)責(zé)圖像的采集,并且完成預(yù)處理工作。圖像識(shí)別算法的運(yùn)算量大,并且控制復(fù)雜,對(duì)系統(tǒng)的性能要求很高。DSP的特殊結(jié)構(gòu)和優(yōu)良性能很好地滿足了系統(tǒng)的需要,而FPGA的高速性和靈活性也保證了系統(tǒng)實(shí)時(shí)性,并且簡(jiǎn)化了外圍電路,減少了系統(tǒng)設(shè)計(jì)難度。 系統(tǒng)使用模板匹配和神經(jīng)網(wǎng)絡(luò)算法對(duì)數(shù)字0~9進(jìn)行識(shí)別。模板匹配一般適用于識(shí)別規(guī)范化的數(shù)字、字符等小型字符集(特別是同一字體的字符集)。由于結(jié)構(gòu)比較簡(jiǎn)單,系統(tǒng)處理能力強(qiáng),模板匹配的識(shí)別速度快并且識(shí)別率高,取得很好的效果。神經(jīng)網(wǎng)絡(luò)所具有的分布式存儲(chǔ)、高容錯(cuò)性、自組織和自學(xué)習(xí)功能,使其對(duì)圖像識(shí)別問(wèn)題顯示出極大的優(yōu)越性。 研究表明,在DSP+FPGA的構(gòu)架上實(shí)現(xiàn)的圖像識(shí)別系統(tǒng),具有結(jié)構(gòu)靈活、通用性強(qiáng)的特點(diǎn),適用于模塊化設(shè)計(jì),有利于提高算法的效率。系統(tǒng)可以充分發(fā)揮和結(jié)合DSP和FPGA的優(yōu)勢(shì),準(zhǔn)確快速地實(shí)現(xiàn)圖像識(shí)別。通過(guò)軟、硬件的靈活組合,系統(tǒng)可以實(shí)現(xiàn)圖像處理大部分的相關(guān)功能,使之能夠運(yùn)用到工業(yè)視覺(jué)檢測(cè)、汽車(chē)牌照識(shí)別等系統(tǒng)中。
標(biāo)簽: DSPFPGA 圖像識(shí)別 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-06-18
上傳用戶:com1com2
電子處理電路,能看懂說(shuō)明你的能力已經(jīng)超過(guò)很大一批人了!
上傳時(shí)間: 2013-08-04
上傳用戶:ommshaggar
CN3063是可以用太陽(yáng)能電池供電的單節(jié)鋰電池充電管理芯片。該器件內(nèi)部包括功率晶體管,應(yīng)用時(shí)不需要外部的電流檢測(cè)電阻和阻流二極管。內(nèi)部的8位模擬-數(shù)字轉(zhuǎn)換電路,能夠根據(jù)輸入電壓源的電流輸出能力自動(dòng)調(diào)整
標(biāo)簽: 3063 CN 太陽(yáng)能 充電管理芯片
上傳時(shí)間: 2013-06-10
上傳用戶:zzbin_2000
電流能力變大,(5V 電源1.6k 的prog 電阻)散熱較好的情況下480-500(實(shí)測(cè)值),散熱差情況下450 左右。Prog 電阻1.6k,電源電壓5V。如果Prog電阻設(shè)置1.5
上傳時(shí)間: 2013-08-01
上傳用戶:zuozuo1215
EDA 技術(shù)簡(jiǎn)介A:EDA技術(shù)實(shí)驗(yàn)簡(jiǎn)介實(shí)驗(yàn)的根本目的是培養(yǎng)學(xué)生的理論應(yīng)用能力,以及分析問(wèn)題和解決問(wèn)題的能力,歸根到底是培養(yǎng)學(xué)生的實(shí)踐創(chuàng)新能力。實(shí)驗(yàn)課學(xué)
標(biāo)簽: EDA 技術(shù)簡(jiǎn)介
上傳時(shí)間: 2013-06-01
上傳用戶:tgeyangjh
摘 要: 在汽車(chē)行駛及機(jī)車(chē)控制系統(tǒng)中對(duì)測(cè)速裝置的要求是分辨能力強(qiáng)、高精度、盡可能短的檢測(cè)時(shí)間以及抗干擾能 力強(qiáng)等。該文介紹了一種應(yīng)用霍爾傳感器A44E 獲得穩(wěn)定的脈沖信號(hào),從而實(shí)現(xiàn)對(duì)車(chē)速進(jìn)行智能測(cè)量的方案。測(cè)試 結(jié)果表明,運(yùn)用該方案實(shí)現(xiàn)的系統(tǒng)能很好的達(dá)到對(duì)車(chē)輪測(cè)速的要求。 關(guān)鍵詞: 霍爾傳感器;速度測(cè)量;脈沖檢測(cè) 中圖分類(lèi)號(hào): E911 文獻(xiàn)標(biāo)識(shí)碼: A
標(biāo)簽: A44E 霍爾傳感器 測(cè)速 中的應(yīng)用
上傳時(shí)間: 2013-07-11
上傳用戶:青春123
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1