估算并畫出高斯脈沖的前15階導函數的-10dB帶寬。函數以下列變量為輸入:a的最小值alphamin
估算并畫出高斯脈沖的前15階導函數的-10dB帶寬。函數以下列變量為輸入:a的最小值alphamin,...
估算并畫出高斯脈沖的前15階導函數的-10dB帶寬。函數以下列變量為輸入:a的最小值alphamin,...
Simon Haykin的《Communication Systems》(《通信系統》)的配套MATLAB源代碼。包括脈沖調制、隨機過程、和差錯編碼等。...
通信控制中常用的脈沖寬度檢測程序,VHDL模塊化編成實現(原創)...
FIR 有限脈沖數字濾波器設計。另外還有無IIR設計的程序,歡迎來函切磋。...
基于Verilog-HDL的硬件電路的實現 9.1 簡單的可編程單脈沖發生器 9.1.1 由系統功能描述時序關系 9.1.2 流程圖的設計 9.1.3 系統功能描述 ...
基于Verilog-HDL的硬件電路的實現 9.2 具有LCD顯示單元的可編程單脈沖發生器 9.2.1 LCD顯示單元的工作原理 9.2.2 顯示邏輯設計的思路與流程 9....
基于Verilog-HDL的硬件電路的實現 9.3 脈沖計數與顯示 9.3.1 脈沖計數器的工作原理 9.3.2 計數模塊的設計與實現 9.3.3 parameter的使用...
基于Verilog-HDL的硬件電路的實現 9.4 脈沖頻率的測量與顯示 9.4.1 脈沖頻率的測量原理 9.4.2 頻率計的工作原理 9.4.3 頻率測量模塊的設計與實現...
基于Verilog-HDL的硬件電路的實現 9.5 脈沖周期的測量與顯示 9.5.1 脈沖周期的測量原理 9.5.2 周期計的工作原理 9.5.3 周期測量模塊的設計與實現...
基于Verilog-HDL的硬件電路的實現 9.6 脈沖高電平和低電平持續時間的測量與顯示 9.6.1 脈沖高電平和低電平持續時間測量的工作原理 9.6.2 高低電平持續時間測量模...