亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

自動澆花器

  • 新型并行Turbo編譯碼器的FPGA實現

    可靠通信要求消息從信源到信宿盡量無誤傳輸,這就要求通信系統具有很好的糾錯能力,如使用差錯控制編碼。自仙農定理提出以來,先后有許多糾錯編碼被相繼提出,例如漢明碼,BCH碼和RS碼等,而C。Berrou等人于1993年提出的Turbo碼以其優異的糾錯性能成為通信界的一個里程碑。 然而,Turbo碼迭代譯碼復雜度大,導致其譯碼延時大,故而在工程中的應用受到一定限制,而并行Turbo譯碼可以很好地解決上述問題。本論文的主要工作是通過硬件實現一種基于幀分裂和歸零處理的新型并行Turbo編譯碼算法。論文提出了一種基于多端口存儲器的并行子交織器解決方法,很好地解決了并行訪問存儲器沖突的問題。 本論文在現場可編程門陣列(FPGA)平臺上實現了一種基于幀分裂和籬笆圖歸零處理的并行Turbo編譯碼器。所實現的并行Turbo編譯碼器在時鐘頻率為33MHz,幀長為1024比特,并行子譯碼器數和最大迭代次數均為4時,可支持8.2Mbps的編譯碼數掘吞吐量,而譯碼時延小于124us。本文還使用EP2C35FPGA芯片設計了系統開發板。該開發板可提供高速以太網MAC/PHY和PCI接口,很好地滿足了通信系統需求。系統測試結果表明,本文所實現的并行Turbo編譯碼器及其開發板運行正確、有效且可靠。 本論文主要分為五章,第一章為緒論,介紹Turbo碼背景和硬件實現相關技術。第二章為基于幀分裂和歸零的并行Turbo編碼的設計與實現,分別介紹了編碼器和譯碼器的RTL設計,還提出了一種基于多端口存儲器的并行子交織器和解交織器設計。第三章討論了使用NIOS處理器的SOC架構,使用SOC架構處理系統和基于NIOSII處理器和uC/0S一2操作系統的架構。第四章介紹了FPGA系統開發板設計與調試的一些工作。最后一章為本文總結及其展望。

    標簽: Turbo FPGA 并行 編譯碼器

    上傳時間: 2013-04-24

    上傳用戶:ziyu_job1234

  • 基于FPGA的H264視頻編碼器設計

    隨著多媒體編碼技術的發展,視頻壓縮標準在很多領域都得到了成功應用,如視頻會議(H.263)、DVD(MPEG-2)、機頂盒(MPEG-2)等等,而網絡帶寬的不斷提升和高效視頻壓縮技術的發展使人們逐漸把關注的焦點轉移到了寬帶網絡數字電視(IPTV)、流媒體等基于傳輸的業務上來。帶寬的增加為流式媒體的發展鋪平了道路,而高效的視頻壓縮標準的出臺則是流媒體技術發展的關鍵。H.264/AVC是由國際電信聯合會和國際標準化組織共同發展的下一代視頻壓縮標準之一。新標準中采用了新的視頻壓縮技術,如多模式幀間預測、1/4像素精度預測、整數DCT變換、變塊尺寸運動補償、基于上下文的二元算術編碼(CABAC)、基于上下文的變長編碼(CAVLC)等等,這些技術的采用大大提高了視頻壓縮的效率,更有利于寬帶網絡數字電視(IPTV)、流媒體等基于傳輸的業務的實現。 本文主要根據視頻會議應用的需要對JM8.6代碼進行優化,目標是實現基于Baseline的低復雜度的CIF編碼器,并對部分功能模塊進行電路設計。在設計方法上采用自頂向下的設計方法,首先對H.264編碼器的C代碼和算法進行優化,并對優化后的結果進行測試比較,結果顯示在圖像質量沒有明顯降低的情況下,H.264編碼器編碼CIF格式視頻每秒達到15幀以上,滿足了視頻會議應用的實時性要求。然后,以C模型為參考對H.264編碼器的部分功能模塊電路進行設計。采用Verilog HDL實現了這些模塊,并在Quartus Ⅱ中進行了綜合、仿真、驗證。主要完成了Zig-zag掃描和CAVLC模塊的設計,詳細說明模塊的工作原理和過程,然后進行多組的仿真測試,結果與C模型相應部分的結果一致,證明了設計的正確性。

    標簽: FPGA H264 視頻編碼器

    上傳時間: 2013-06-11

    上傳用戶:kjgkadjg

  • 基于FPGA的回波抵消器設計與實現

    回波抵消器在免提電話、無線產品、IP電話、ATM語音服務和電話會議等系統中,都有著重要的應用。在不同應用場合對回波抵消器的要求并不完全相同,本文主要研究應用于電話系統中的電回波抵消器。電回波是由于語音信號在電話網中傳輸時由于阻抗不匹配而產生的。 傳統回波抵消器主要是基于通用DSP處理器實現的,這種回波抵消器在系統實時性要求不高的場合能很好的滿足回波抵消的性能要求,但是在實時性要求較高的場合,其處理速度等性能方面已經不能滿足系統高速、實時的需要。現代大容量、高速度的FPGA的出現,克服了上訴方案的諸多不足。用FPGA來實現數字信號處理可以很好地解決并行性和速度問題,且其靈活的可配置特性使得FPGA構成的DSP系統非常易于修改、測試和硬件升級。 本文研究目標是如何在FPGA芯片上實現回波抵消器,完成的主要工作有: (1)深入研究了回波抵消器各模塊算法,包括自適應濾波算法、遠端檢測算法、雙講檢測算法、NLP算法、舒適噪聲產生算法,并實現了這些算法的C程序。 (2)深入研究了回波抵消器基于FPGA的設計流程與實現方法,并利用硬件描述語言Verilog HDL實現了各部分算法。 (3)在OuartusⅡ和ModelSim仿真環境下對該系統進行模塊級和系統級的功能仿真、時序仿真和驗證。并在FPGA硬件平臺上實現了該系統。 (4)根據ITU-T G.168的標準和建議,對設計進行了大量的主、客測試,各項測試結果均達到或優于G.168的要求。

    標簽: FPGA 回波抵消器

    上傳時間: 2013-06-23

    上傳用戶:123啊

  • 16QAM調制解調器設計與FPGA實現

    本文將高效數字調制方式QAM和軟件無線電技術相結合,在大規模可編程邏輯器件FPGA上對16QAM算法實現。在當今頻譜資源日趨緊缺的情況下有很大現實意義。 論文對16QAM軟件實現的基礎理論,帶通采樣理論、變速率數字信號處理相關抽取內插技術做了推導和分析;深入研究了軟件無線電核心技術數字下變頻原理和其實現結構;對CIC、半帶等高效數字濾波器原理結構和性能作了研究;16QAM調制和解調系統設計采用自項向下設計思想;采用硬件描述語言VerilogHDL在EDA工具QuartusII環境下實現代碼輸入;對系統調試采用了算法仿真和在系統實測調試相結合方法。 論文首先對16QAM調制解調算法進行系統級仿真,并對實現的各模塊的可行性仿真驗證,在此基礎上,完成了調制端16QAM信號的時鐘分頻模塊、串并轉換模塊、星座映射、8倍零值內插、低通濾波以及FPGA和AD9857接口等模塊;解調器主要完成帶通采樣、16倍CIC抽取濾波,升余弦滾降濾波,以及16QAM解碼等模塊,實現了16QAM調制器;給出了中頻信號時域測試波形和頻譜圖。本系統在200KHz帶寬下實現了512Kbps的高速數據數率傳輸。論文還對增強型數字鎖相環EPLL的實現結構進行了研究和性能分析。

    標簽: FPGA QAM 16 調制

    上傳時間: 2013-07-29

    上傳用戶:hwl453472107

  • 200mV~10V/0-24V電平單輸入單輸出模擬信號隔離變送器

    轉速傳感器信號隔離變送器,正弦波整形 主要特性: >> 轉速傳感器信號直接輸入,整形調理方波信號 >> 200mV峰值微弱信號的放大與整形 >> 正弦波、鋸齒波信號輸入,方波信號輸出 >> 不改變原波形頻率,響應速度快 >> 電源、信號:輸入/輸出 3000VDC三隔離 >> 供電電源:5V、12V、15V或24V直流單電源供電 >> 低成本、小體積,使用方便,可靠性高 >> 標準DIN35 導軌式安裝 >> 尺寸:106.7x79.0x25.0mm >> 工業級溫度范圍: - 45 ~ + 85 ℃ 應用: >> 轉速傳感器信號隔離、采集及變換 >> 汽車速度測量 >> 汽車ABS防抱死制動系統 >> 轉速信號放大與整形 >> 地線干擾抑制 >> 電機轉速監測系統 >> 速度測量與報警 >> 信號無失真變送和傳輸 產品選型表: DIN11 IAP – S□ - P□ – O□ 輸入信號 供電電源 輸出信號 特點 代碼 Power 代碼 特點 代碼 正負信號輸入,正弦波輸入 幅度峰峰值(VP-P):200mV~50V S1 24VDC P1 輸出電平0-5V O1 單端信號輸入, 幅度峰峰值(VP-P):5V S2 12VDC P2 輸出電平0-12V O2 單端信號輸入, 幅度峰峰值(VP-P):12V S3 5VDC P3 輸出電平0-24V O3 單端信號輸入, 幅度峰峰值(VP-P):24V S4 15VDC P4 集電極開路輸出 O4 用戶自定義 Su 用戶自定義 Ou 產品選型舉例: 例 1:輸入:轉速傳感器,正弦波VP-P:200mV~10V;電源:24V ;輸出:0-5V電平 型號:DIN11 IAP S1-P1-O1 例 2:輸入:轉速傳感器,正弦波VP-P:200mV~10V;電源:12V ;輸出:0-24V電平 型號:DIN11 IAP S1-P2-O3 例 3:輸入:0-5V電平;電源:24V ;輸出:0-24V電平 型號:DIN11 IAP S2-P1-O3 例 4:輸入:0-5V電平;電源:12V ;輸出:集電極開路輸出 型號:DIN11 IAP S2-P2-O4 例 5:輸入:用戶自定義;電源:24V ;輸出:用戶自定義 型號:DIN11 IAP Su-P1-Ou

    標簽: 200 10 mV 24

    上傳時間: 2013-10-22

    上傳用戶:hebanlian

  • 基于第二代電流傳輸器的積分器設計

    介紹了一種基于低壓、寬帶、軌對軌、自偏置CMOS第二代電流傳輸器(CCII)的電流模式積分器電路,能廣泛應用于無線通訊、射頻等高頻模擬電路中。通過采用0.18 μm工藝參數,進行Hspice仿真,結果表明:電流傳輸器電壓跟隨的線性范圍為-1.04~1.15 V,電流跟隨的線性范圍為-9.02~6.66 mA,iX/iZ的-3 dB帶寬為1.6 GHz。輸出信號的幅度以20dB/decade的斜率下降,相位在低于3 MHz的頻段上保持在90°。

    標簽: 電流傳輸器 積分器

    上傳時間: 2014-06-20

    上傳用戶:lvchengogo

  • 基于FPGA的MSK調制器設計與實現

    介紹了MSK信號的優點,并分析了其實現原理,提出一種MSK高性能數字調制器的FPGA實現方案;采用自頂向下的設計思想,將系統分成串/并變換器、差分編碼器、數控振蕩器、移相器、乘法電路和加法電路等6大模塊,重點論述了串/并變換、差分編碼、數控振蕩器的實現,用原理圖輸入、VHDL語言設計相結合的多種設計方法,分別實現了各模塊的具體設計,并給出了其在QuartusII環境下的仿真結果。結果表明,基于FPGA的MSK調制器,設計簡單,便于修改和調試,性能穩定。

    標簽: FPGA MSK 制器設計

    上傳時間: 2013-11-23

    上傳用戶:dvfeng

  • 基于ARM及溫度補償的智能變送器設計

    介紹了一種基于ARM7TDMI內核的高精度模擬微控制器ADUC7061的智能變送器,并給出了智能變送器的硬件電路設計和軟件設計流程。該智能變送器能輸出電流變送信號并通過RS485傳輸數字信號,具有對傳感器的溫度誤差補償、系統參數設定保存、自校準、配置電流變送信號輸出類型等功能。實際工程應用表明,該智能變送器具有寬電壓電源輸入范圍、測量精度高、工作穩定可靠、適用范圍廣等優點。

    標簽: ARM 溫度補償 智能變送器

    上傳時間: 2013-11-02

    上傳用戶:TRIFCT

  • DC_DC變換器的PWA模型及預測控制

    利用v自步離散法,得到變換器輸入控制變量與狀態變量之間的直接映射關系,基于混雜系統理論分析系統的動態方程,建立其分段仿射模型。在此模型的基礎上,結合非線性預測控制算法,通過模型預測系統的輸出,利用反饋校正誤差,給出二次型性能指標的優化計算方法,并由此設計預測控制器。最后,以Buck功率變換器為研究對象,通過與峰值電流控制算法的仿真結果進行比較,驗證模型的正確性以及控制器設計的有效性。

    標簽: DC_DC PWA 變換器 模型

    上傳時間: 2013-10-30

    上傳用戶:teddysha

  • L6599控制的半橋LLC諧振變換器設計與實現

    LLC諧振變換器非常適合應用于高效率和高功率密度的場合,成為目前新型諧振變換器的典型代表。文章首先簡要介紹了半橋LLC諧振變換器的工作原理和優點,然后計算了主電路和控制電路的主要參數,并根據參數計算結果選擇電力電子元器件,最后研制并完善了實驗樣機。樣機實現了變壓器漏感充當諧振電感與變壓器勵磁電感和諧振電容諧振,主開關管實現ZVS,控制電路實現單管自舉驅動,驗證了文章的正確性和可行性。文章為后續研究奠定了理論和實驗基礎。

    標簽: L6599 LLC 控制 半橋

    上傳時間: 2013-10-13

    上傳用戶:diets

主站蜘蛛池模板: 沙雅县| 准格尔旗| 什邡市| 锡林浩特市| 疏勒县| 灵宝市| 台东市| 湾仔区| 土默特左旗| 克拉玛依市| 揭阳市| 万全县| 双峰县| 出国| 聂荣县| 韶山市| 龙川县| 张家川| 大安市| 淮滨县| 阳信县| 营山县| 嘉义市| 宜州市| 诸暨市| 武城县| 余干县| 西充县| 通榆县| 蒙山县| 襄汾县| 高雄县| 沾化县| 田阳县| 乐都县| 玉田县| 太和县| 游戏| 延庆县| 兰州市| 阿克|