隨著電力電子技術(shù)的飛速發(fā)展,越來越多的電力電子裝置被廣泛應(yīng)用到各個(gè)領(lǐng)域,其中相當(dāng)一部分負(fù)荷具有非線性或具有時(shí)變特性,使電網(wǎng)中暫態(tài)沖擊、無功功率、高次諧波及三相不平衡問題日趨嚴(yán)重,給電網(wǎng)的供電質(zhì)量造成嚴(yán)重的污染和損耗.因此,對(duì)電力系統(tǒng)進(jìn)行諧波抑制和無功補(bǔ)償,提高電網(wǎng)供電質(zhì)量變得十分重要.電力有源濾波器(Active Power Filter,簡(jiǎn)稱APF)與無源濾波器相比,APF具有高度可控制和快速響應(yīng)特性,并且能跟蹤補(bǔ)償各次諧波、自動(dòng)產(chǎn)生所需變化的無功功率和諧波功率,其特性不受系統(tǒng)影響,無諧波放大威脅.并聯(lián)型電力有源濾波器(Shunt Active Power Filter,簡(jiǎn)稱SAPF)更是得到了廣泛的應(yīng)用. 近年來,自適應(yīng)算法中的遞推最小二乘法(簡(jiǎn)稱RLS)應(yīng)用越來越廣泛,該算法簡(jiǎn)單,收斂速度快.應(yīng)用基于RLS自適應(yīng)算法的濾波器(簡(jiǎn)稱RLS濾波器),可以快速有效的濾除雜波,同時(shí)自動(dòng)調(diào)整濾波器參數(shù),不斷改進(jìn)濾波性能,最終得到所需的信號(hào). 本文研究了基于平均功率和RLS自適應(yīng)算法的并聯(lián)型有源濾波器.它的參考電流是一個(gè)同電網(wǎng)相電壓同相位的三相平衡的有功電流,它包含兩個(gè)分量:一個(gè)是由實(shí)測(cè)的三相負(fù)載瞬時(shí)功率計(jì)算得到的,基于平均功率算法的電網(wǎng)應(yīng)該為負(fù)載各相提供的有功電流瞬時(shí)參考值;另一個(gè)是為了維持有源濾波器中逆變器的直流母線電壓基本恒定,主要通過RLS濾波器計(jì)算得出的電網(wǎng)各相應(yīng)該提供的有功電流瞬時(shí)參考值.兩個(gè)分量的計(jì)算共同構(gòu)成了該有源濾波器參考電流的計(jì)算.補(bǔ)償電流指令值與實(shí)際補(bǔ)償電流比較生成控制逆變橋工作的PWM脈沖,生成補(bǔ)償電流,達(dá)到補(bǔ)償負(fù)載無功和抑制諧波的目的. 應(yīng)用RLS濾波器得到維持直流母線電壓恒定的直流側(cè)有功系數(shù)A<,dc>,克服了傳統(tǒng)PI控制中參數(shù)難以得到且由于參數(shù)過于敏感而導(dǎo)致補(bǔ)償后電流紋波太大的問題.使得當(dāng)穩(wěn)態(tài)時(shí)SAPF自身的功率損耗和暫態(tài)負(fù)載變化時(shí)因?yàn)橹绷鱾?cè)電容提供電網(wǎng)和負(fù)載之間的有功功率差而引起的電壓的波動(dòng)迅速反饋到指令電流的計(jì)算中.RLS算法收斂快,SAPF實(shí)時(shí)性大大提高.基于該方法的SAPF結(jié)構(gòu)簡(jiǎn)單,無需鎖相器. 根據(jù)本文的算法應(yīng)用MATAB建立了仿真系統(tǒng),仿真結(jié)果表明基于該算法的SAPF的可行性和實(shí)時(shí)性.
標(biāo)簽: RLS 功率 自適應(yīng)算法
上傳時(shí)間: 2013-04-24
上傳用戶:mfhe2005
隨著電力電子技術(shù)的發(fā)展,高壓換流設(shè)備在工業(yè)應(yīng)用中日益廣泛。其核心元件晶閘管(SCR)的電壓與電流越來越高(已達(dá)到10KV/10KA以上),應(yīng)用場(chǎng)合要求也越來越高。在國(guó)際上,晶閘管的光控技術(shù)發(fā)展日益成熟。根據(jù)對(duì)國(guó)內(nèi)晶閘管技術(shù)發(fā)展前景和需求的展望,本文采用自供電驅(qū)動(dòng)技術(shù)與光控技術(shù)相結(jié)合,研發(fā)光控自供電晶閘管驅(qū)動(dòng)控制板,然后與晶閘管本體相結(jié)合即形成光控晶閘管工程化實(shí)現(xiàn)模型,其可作為光控晶閘管的替代技術(shù)。 在工程應(yīng)用中,光控晶閘管的典型應(yīng)用場(chǎng)合為四象限高壓變頻器和國(guó)家大型直流輸變電系統(tǒng)等。隨著國(guó)家節(jié)能工程的實(shí)施,高壓變頻器的應(yīng)用范圍越來越廣泛,已成為工業(yè)節(jié)能中的重要環(huán)節(jié)。高壓直流換流系統(tǒng)難度大,技術(shù)復(fù)雜,要求高,本論文研究的光控晶閘管替代技術(shù)只作為其儲(chǔ)備技術(shù)之一。本論文以電流源型高壓變頻器作為該光控晶閘管替代技術(shù)的應(yīng)用背景重點(diǎn)闡述。 電流源型高壓變頻器為了提高單機(jī)容量,通常是數(shù)個(gè)SCR串聯(lián)使用。隨著系統(tǒng)容量越來越大,裝置對(duì)高壓開關(guān)器件的要求也越來越高。如果一組串聯(lián)SCR中某一個(gè)SCR該導(dǎo)通時(shí)沒有導(dǎo)通,那么加在該組SCR上的電壓都將加到該SCR上形成過電壓,造成該器件的擊穿損壞,甚至于一組串聯(lián)SCR都被燒壞。為了克服上述問題,保證高壓變頻器中串聯(lián)晶閘管能夠安全可靠的工作,提高系統(tǒng)可靠性,有必要為晶閘管配備后備驅(qū)動(dòng)系統(tǒng)。本文提出了給SCR驅(qū)動(dòng)電路增設(shè)自供電驅(qū)動(dòng)系統(tǒng)——SPDS (Self—Powered Drive System)的解決辦法。SPDS基本功能是通過高位取能電路利用RC緩沖電路中的能量為監(jiān)測(cè)電路和后備觸發(fā)電路提供正常工作所需要的能量。它的優(yōu)點(diǎn)是由于緩沖電路與晶閘管同電位,自供電驅(qū)動(dòng)系統(tǒng)要求的電壓隔離水平可以從幾千伏降低到幾百伏,節(jié)省了高壓隔離變壓器,節(jié)省了成本和體積,提高了系統(tǒng)可靠性。國(guó)外對(duì)相關(guān)內(nèi)容已經(jīng)有了深入研究,并將其應(yīng)用在高壓變頻器產(chǎn)品中。在國(guó)內(nèi),目前還沒有查到相關(guān)文獻(xiàn)。本文為基于晶閘管的電流源型高壓變頻器設(shè)計(jì)了一種高壓晶閘管自供電驅(qū)動(dòng)系統(tǒng),填補(bǔ)了國(guó)內(nèi)空白,為自供電驅(qū)動(dòng)系統(tǒng)的推廣應(yīng)用和其他高壓開關(guān)器件自供電驅(qū)動(dòng)系統(tǒng)的研制提供了參考。 本文詳細(xì)介紹了串聯(lián)高壓晶閘管驅(qū)動(dòng)系統(tǒng)的要求和RC緩沖電路的工作特 點(diǎn),進(jìn)而提出了SPDS的工作原理和具體實(shí)現(xiàn)方式,闡述了SPDS各部分組成及其功能。SPDS的核心技術(shù)是取能回路和觸發(fā)方式的設(shè)計(jì)。本文在比較各種高壓取能方式和觸發(fā)方式優(yōu)缺點(diǎn)的基礎(chǔ)上,選擇采用RC緩沖取能方式和光纖觸發(fā)方式。 論文基于Multisim10仿真軟件,結(jié)合高壓晶閘管自供電驅(qū)動(dòng)系統(tǒng)取能電路的原理,對(duì)高壓晶閘管自供電驅(qū)動(dòng)系統(tǒng)的核心部分——SPDS取能電路進(jìn)行了仿真。通過搭建帶SPDS取能電路的單相晶閘管仿真電路和電流源型高壓變頻器前側(cè)變流電路的仿真模型,詳細(xì)討論了影響RC取能回路正常工作的各種因素。同時(shí),通過設(shè)定仿真電路的參數(shù),分析了其工作狀況。根據(jù)得到的仿真波形圖,證明了高壓晶閘管自供電驅(qū)動(dòng)系統(tǒng)可以達(dá)到有效觸發(fā)晶閘管導(dǎo)通的設(shè)計(jì)目標(biāo),具有可行性。 為考察SPDS的實(shí)際工作性能,本文搭建了簡(jiǎn)易的SPDS低壓硬件實(shí)驗(yàn)平臺(tái),為其高壓條件下的工程化應(yīng)用打好了基礎(chǔ)。 在論文的最后,對(duì)高壓晶閘管自供電驅(qū)動(dòng)系統(tǒng)的發(fā)展方向進(jìn)行了展望。 關(guān)鍵詞:高壓變頻器;晶閘管驅(qū)動(dòng);自供電系統(tǒng);高壓換流;光控晶閘管
上傳時(shí)間: 2013-05-26
上傳用戶:riiqg1989
作為新一代直流輸電技術(shù),基于電壓源換流器的高壓直流輸電憑借其獨(dú)特的技術(shù)優(yōu)點(diǎn)取得了飛速的發(fā)展,并已在新能源發(fā)電系統(tǒng)聯(lián)網(wǎng)、電網(wǎng)非同步互聯(lián)、無源系統(tǒng)供電、無功補(bǔ)償?shù)葓?chǎng)合得到實(shí)際工程應(yīng)用。在我國(guó),VSC-HVDC的研究尚處于起步階段。本論文著重開展了VSC-HVDC技術(shù)的數(shù)學(xué)建模和控制策略的研究。論文的主要工作和取得的創(chuàng)新性成果如下: 1.建立了系統(tǒng)標(biāo)么值模型,分析了VSC-HVDC的運(yùn)行原理和穩(wěn)態(tài)功率特性。明確了系統(tǒng)主電路參數(shù)對(duì)運(yùn)行特性的影響,在此基礎(chǔ)上提出了一種功率定義下的換流電抗、直流電壓和直流電容以及頻域下的交流濾波器參數(shù)設(shè)計(jì)方法。 2.設(shè)計(jì)了一種基于無差拍控制的VSC-HVDC直接電流離散控制器。針對(duì)控制系統(tǒng)存在的VSC電壓輸出能力限制、PI控制器積分飽和現(xiàn)象和離散采樣時(shí)間延遲問題,提出了相應(yīng)的解決方法,推導(dǎo)了其電流內(nèi)環(huán)控制器與功率外環(huán)離散控制器的設(shè)計(jì)原則。 3.推導(dǎo)了換流站網(wǎng)側(cè)與VSC交流側(cè)功率節(jié)點(diǎn)以及換流電抗與損耗電阻上的瞬時(shí)功率方程,在此基礎(chǔ)上提出了一種換流站網(wǎng)側(cè)功率節(jié)點(diǎn)控制并補(bǔ)償換流電抗與損耗電阻消耗二倍頻功率的不平衡控制策略,設(shè)計(jì)了該控制策略下的雙序矢量控制器模型。同時(shí)針對(duì)傳統(tǒng)dq軟件鎖相環(huán)在電壓不平衡時(shí)鎖相速度慢的缺點(diǎn),提出了一種基于前置相序分解的頻率自適應(yīng)dq鎖相環(huán),提高了不平衡控制算法的動(dòng)態(tài)性能與穩(wěn)態(tài)特性。 4.對(duì)VSC閥在交流電網(wǎng)低電壓故障下的過流現(xiàn)象進(jìn)行分析并提出了一種考慮正負(fù)序分量影響的指令電流限制器,保證了故障限流效果。分析比較了VSC閥電流裕度穿越法和指令電流限制器穿越法的特性,在此基礎(chǔ)上提出一種結(jié)合正負(fù)序指令電流限制器與控制模式切換的交流電網(wǎng)低電壓穿越控制方法,從而解決交流電網(wǎng)低電壓故障時(shí)系統(tǒng)穩(wěn)定與VSC過流問題。 5.在分析現(xiàn)有VSC-HVDC拓?fù)涞幕A(chǔ)上,從降低電力電子器件直接串聯(lián)數(shù)目、器件開關(guān)頻率和簡(jiǎn)化主電路拓?fù)浣Y(jié)構(gòu)三個(gè)方面出發(fā),將傳統(tǒng)直流輸電中常用的變壓器隔離式多模塊結(jié)構(gòu)引入VSC-HVDC系統(tǒng),并針對(duì)該模塊級(jí)聯(lián)式拓?fù)涮岢鲆环N系統(tǒng)協(xié)調(diào)控制與模塊獨(dú)立運(yùn)行相結(jié)合的新型控制策略。針對(duì)該拓?fù)湎滤投苏敬嬖诘母髂K直流側(cè)電容電壓均衡問題,提出了一種基于有功分量調(diào)節(jié)的直流側(cè)電壓控制方法。
上傳時(shí)間: 2013-06-03
上傳用戶:lw4463301
本文致力于可并聯(lián)運(yùn)行的斬控式單相交流斬波變換器的研究。交交變換技術(shù)作為電力電子技術(shù)一個(gè)重要的領(lǐng)域一直得到人們的關(guān)注,但大都將目光投向AC-DC-AC兩級(jí)變換上面。AC/AC直接變換具有單級(jí)變換、功率密度高、拓?fù)渚o湊簡(jiǎn)單、并聯(lián)容易等優(yōu)勢(shì),并且具有較強(qiáng)擴(kuò)展性,故而在工業(yè)加熱、調(diào)光電源、異步電機(jī)啟動(dòng)、調(diào)速等領(lǐng)域具有重要應(yīng)用。斬控式AC/AC 電壓變換是一種基于自關(guān)斷半導(dǎo)體開關(guān)器件及脈寬調(diào)制控制方式的新型交流調(diào)壓技術(shù)。 本文對(duì)全數(shù)字化的斬控式AC/AC 變換做了系統(tǒng)研究,工作內(nèi)容主要有:對(duì)交流斬波電路的拓?fù)浼捌銹WM方式做了詳細(xì)的推導(dǎo),著重對(duì)不同拓?fù)涞乃绤^(qū)效應(yīng)進(jìn)行了分析,并且推導(dǎo)了不同負(fù)載情況對(duì)電壓控制的影響。重點(diǎn)推導(dǎo)了單相Buck型變換器和Buck-Boost 變換器的拓?fù)淠P停蜗嘞到y(tǒng)的拓?fù)溟_關(guān)模式推導(dǎo)到三相的情況,然后分別對(duì)單相、三相的情況進(jìn)行了Matlab仿真。建立了單相Buck 型拓?fù)涞拈_關(guān)周期平均意義下的大信號(hào)模型和小信號(hào)模型,指導(dǎo)控制器的設(shè)計(jì)。建立了適合電路工作的基于占空比前饋的電壓瞬時(shí)值環(huán)、電壓平均值環(huán)控制策略。在理論分析和仿真驗(yàn)證的基礎(chǔ)上,建立了一臺(tái)基于TMS320F2808數(shù)字信號(hào)處理器的實(shí)驗(yàn)樣機(jī),完成樣機(jī)調(diào)試,并完成各項(xiàng)性能指標(biāo)的測(cè)試工作。
上傳時(shí)間: 2013-04-24
上傳用戶:visit8888
本文以異步電機(jī)參數(shù)離線自整定及參數(shù)在線辨識(shí)為對(duì)象,從理論分析,算法提出,仿真證明和實(shí)驗(yàn)驗(yàn)證四部分進(jìn)行了深入研究。 異步電機(jī)參數(shù)離線自整定及參數(shù)在線辨識(shí)技術(shù)的研究,為異步電機(jī)控制性能的不斷提高提供了保障,以使更好,更精確的控制方式能夠應(yīng)用到工程實(shí)際中去。 由于在工程中使用的電機(jī)和變頻器不一定能夠匹配,而需要在電機(jī)運(yùn)行之前由專業(yè)的工程師對(duì)變頻器作重新設(shè)置,此過程復(fù)雜,耽誤時(shí)間而且需要專業(yè)人員操作。 本文提出一套異步電機(jī)參數(shù)離線自整定算法,使用C語言編程,并在一臺(tái)2.2KW電機(jī)的硬件實(shí)驗(yàn)平臺(tái)上驗(yàn)證了該算法,實(shí)現(xiàn)了電機(jī)在運(yùn)行之前,變頻器自動(dòng)測(cè)試出電機(jī)的基本參數(shù),為矢量控制等控制方式提供所需要的電機(jī)參數(shù)。 電機(jī)在運(yùn)行過程中,由于溫度等因素的影響,電機(jī)的參數(shù)會(huì)發(fā)生變化,影響電機(jī)運(yùn)行的穩(wěn)定性,所以要對(duì)電機(jī)參數(shù)做在線辨識(shí)。本文對(duì)異步電機(jī)參數(shù)在線辨識(shí)作了理論分析和方法總結(jié),為下一步工作打下基礎(chǔ)。 算法的實(shí)現(xiàn)需要相應(yīng)的硬件實(shí)驗(yàn)平臺(tái),本文對(duì)硬件實(shí)驗(yàn)平臺(tái)作了詳細(xì)介紹,包括主電路的設(shè)計(jì)、IGBT的驅(qū)動(dòng)保護(hù)電路設(shè)計(jì)、DSP數(shù)字控制器的設(shè)計(jì)。 本文還對(duì)文中提出的實(shí)驗(yàn)方法作了MATLAB/Simulink仿真,驗(yàn)證了該方法的可行性,對(duì)實(shí)驗(yàn)有指導(dǎo)意義。
標(biāo)簽: 異步電機(jī) 參數(shù) 參數(shù)辨識(shí)
上傳時(shí)間: 2013-04-24
上傳用戶:541657925
本文在此背景下,針對(duì)非線性PID控制、自抗擾控制以及Smith預(yù)估器和前饋控制展開研究。為了提高控制器的穩(wěn)定性和魯棒性,設(shè)計(jì)了ADRC-Smith預(yù)估控制器和前饋ADRC控制器,將其應(yīng)用于大時(shí)滯溫度控制系統(tǒng),并在此基礎(chǔ)上設(shè)計(jì)了吹塑機(jī)控制系統(tǒng)解決方案,通過大量的理論研究、仿真和實(shí)驗(yàn),實(shí)現(xiàn)了良好的控制效果。論文的主要工作有: 1.研究了自抗擾技術(shù)和溫度控制的現(xiàn)狀以及溫度控制的特點(diǎn)。 2.研究了ADRC的發(fā)展史,深入了解ADRC的原理與優(yōu)點(diǎn)。ADRC在控制非線性對(duì)象時(shí)比PID具有更好的控制性能,但是參數(shù)調(diào)節(jié)理論不完善,阻礙了其廣泛應(yīng)用。 3.通過MATLAB仿真,得到ADRC參數(shù)之間的內(nèi)在規(guī)律,通過將ADRC的參數(shù)統(tǒng)一到一個(gè)時(shí)間因子上,達(dá)到簡(jiǎn)化調(diào)節(jié)參數(shù)個(gè)數(shù)的目的,從而降低調(diào)試難度,同時(shí),在無時(shí)滯溫控實(shí)驗(yàn)平臺(tái)上進(jìn)行實(shí)驗(yàn),驗(yàn)證了參數(shù)調(diào)節(jié)規(guī)律的可行性。 4.自抗擾控制器在大時(shí)滯溫控上的應(yīng)用,以前文獻(xiàn)一般將時(shí)滯環(huán)節(jié)等效成一階慣性環(huán)節(jié),這樣就要求增加ADRC的階次,增加了調(diào)節(jié)參數(shù)個(gè)數(shù),在參數(shù)調(diào)節(jié)理論不完善的情況下無疑是增加了調(diào)試難度。本文將ADRC分別與Smith預(yù)估器和前饋控制器相結(jié)合,設(shè)計(jì)了ADRC-Smith預(yù)估控制器和前饋ADRC控制器來解決具有大時(shí)滯控制問題。這兩類新控制器的優(yōu)點(diǎn)是不增加ADRC的階次,是解決不確定大時(shí)滯被控對(duì)象的新途徑,也是ADRC控制器實(shí)際應(yīng)用上的一次創(chuàng)新。 5.在可編程計(jì)算機(jī)控制器(PCC)搭建的大時(shí)滯溫控實(shí)驗(yàn)平臺(tái)上進(jìn)行實(shí)驗(yàn),將前饋ADRC控制器和貝加萊專用溫度控制器PIDXH的控制效果進(jìn)行比較,實(shí)驗(yàn)結(jié)果表明前饋ADRC控制器在穩(wěn)定性、魯棒性等方面都優(yōu)于PIDXH控制器。 6.研究了吹塑機(jī)控制系統(tǒng)解決方案,并在吹塑機(jī)上實(shí)驗(yàn)前饋ADRc控制器,得到了良好的控制效果,進(jìn)一步驗(yàn)證了算法的可行性。
標(biāo)簽: 自抗擾 控制器 溫控系統(tǒng)
上傳時(shí)間: 2013-04-24
上傳用戶:1234xhb
通用異步收發(fā)器(Universal Asynchronous Receiver Transmitter,UART)是一種能同時(shí)支持短距離和長(zhǎng)距離數(shù)據(jù)傳輸?shù)拇型ㄐ沤涌冢粡V泛應(yīng)用于微機(jī)和外設(shè)之間的數(shù)據(jù)交換。像8251、NS8250、NS16550等都是常用的UART芯片,但是這些專用的串行接口芯片的缺點(diǎn)是數(shù)據(jù)傳輸速率比較慢,難以滿足高速率數(shù)據(jù)傳輸?shù)膱?chǎng)合,而更重要的就是它們都具有不可移植性,因此要利用這些芯片來實(shí)現(xiàn)PC機(jī)和FPGA芯片之間的通信,勢(shì)必會(huì)增加接口連線的復(fù)雜程度以及降低整個(gè)系統(tǒng)的穩(wěn)定性和有效性。 本課題就是針對(duì)UART的特點(diǎn)以及FPGA設(shè)計(jì)具有可移植性的優(yōu)勢(shì),提出了一種基于FPGA芯片的嵌入式UART設(shè)計(jì)方法,其中主要包括狀態(tài)機(jī)的描述形式以及自頂向下的設(shè)計(jì)方法,利用硬件描述語言來編制UART的各個(gè)子功能模塊以及頂層模塊,之后將其集成到FPGA芯片的內(nèi)部,這樣不僅能解決傳統(tǒng)UART芯片的缺點(diǎn)而且同時(shí)也使整個(gè)系統(tǒng)變得更加具有緊湊性以及可靠性。 本課題所設(shè)計(jì)的LIART支持標(biāo)準(zhǔn)的RS-232C傳輸協(xié)議,主要設(shè)計(jì)有發(fā)送模塊、接收模塊、線路控制與中斷仲裁模塊、Modem控制模塊以及兩個(gè)獨(dú)立的數(shù)據(jù)緩沖區(qū)FIFO模塊。該模塊具有可變的波特率、數(shù)據(jù)幀長(zhǎng)度以及奇偶校驗(yàn)方式,還有多種中斷源、中斷優(yōu)先級(jí)、較強(qiáng)的抗干擾數(shù)據(jù)接收能力以及芯片內(nèi)部自診斷的能力,模塊內(nèi)分開的接收和發(fā)送數(shù)據(jù)緩沖寄存器能實(shí)現(xiàn)全雙工通信。除此之外最重要的是利用IP模塊復(fù)用技術(shù)設(shè)計(jì)數(shù)據(jù)緩沖區(qū)FIFO,采用兩種可選擇的數(shù)據(jù)緩沖模式。這樣既可以應(yīng)用于高速的數(shù)據(jù)傳輸環(huán)境,也能適合低速的數(shù)據(jù)傳輸場(chǎng)合,因此可以達(dá)到資源利用的最大化。 在具體的設(shè)計(jì)過程中,利用Synplify Pro綜合工具、ModelSim仿真工具、ISE集成的軟件開發(fā)環(huán)境中對(duì)各個(gè)功能模塊進(jìn)行綜合優(yōu)化、仿真驗(yàn)證以及下載實(shí)現(xiàn)。各項(xiàng)數(shù)據(jù)結(jié)果表明,本課題中所設(shè)計(jì)的UART滿足預(yù)期設(shè)計(jì)目標(biāo)。
上傳時(shí)間: 2013-08-02
上傳用戶:rocketrevenge
作為性能優(yōu)異的糾錯(cuò)編碼,Turbo碼自誕生以來就一直受到理論界以及工程應(yīng)用界的關(guān)注。TD—SCDMA是我國(guó)擁有自主知識(shí)產(chǎn)權(quán)的3G通信標(biāo)準(zhǔn),該標(biāo)準(zhǔn)把Turbo碼是作為前向糾錯(cuò)體制,但Turbo碼的譯碼算法比較復(fù)雜并且需要多次迭代,這造成Turbo碼譯碼延時(shí)大,譯碼速度慢,因此限制了Turbo碼的實(shí)際應(yīng)用。因此有必要研究如何將現(xiàn)有的Turbo碼譯碼算法進(jìn)行簡(jiǎn)化,加速,使其轉(zhuǎn)化成為適合在硬件上實(shí)現(xiàn)的算法,將實(shí)驗(yàn)室的理論研究成果轉(zhuǎn)化成為硬件產(chǎn)品。 論文主要的研究?jī)?nèi)容有以下兩點(diǎn): 其一,提出信道自適應(yīng)迭代譯碼方案。在事先設(shè)定最大迭代次數(shù)的情況下,自適應(yīng)Turbo碼譯碼算法能夠根據(jù)信道的變化自動(dòng)調(diào)整迭代次數(shù)。 仿真結(jié)果表明:該自適應(yīng)迭代譯碼方案能夠根據(jù)信道的變化自動(dòng)調(diào)整迭代次數(shù),在保證譯碼性能基本上沒有損失的情況下,有效減少譯碼時(shí)間,明顯提高譯碼速度。 其二,根據(jù)得到的信道自適應(yīng)迭代譯碼方案,借助Xilinx公司Spartan3 FPGA硬件平臺(tái),使用Verilog硬件描述語言,將用C/C++語言寫成的信道自適應(yīng)迭代譯碼算法轉(zhuǎn)化成為硬件設(shè)計(jì)實(shí)現(xiàn),得到硬件電路,并對(duì)得到的譯碼器硬件電路進(jìn)行測(cè)試。 測(cè)試結(jié)果表明:隨著信道的變化,硬件電路的譯碼速度也隨之自動(dòng)變化,信噪比越高譯碼速度越快,并且硬件譯碼器性能(誤比特率)與實(shí)驗(yàn)仿真基本一致。
上傳時(shí)間: 2013-05-31
上傳用戶:huyiming139
MPEG-2是MPEG組織在1994年為了高級(jí)工業(yè)標(biāo)準(zhǔn)的圖象質(zhì)量以及更高的傳輸率所提出的視頻編碼標(biāo)準(zhǔn),其優(yōu)秀性使之成為過去十年應(yīng)用最為廣泛的標(biāo)準(zhǔn),也是未來十年影響力最為廣泛的標(biāo)準(zhǔn)之一。 本文以MPEG-2視頻標(biāo)準(zhǔn)為研究?jī)?nèi)容,建立系統(tǒng)級(jí)設(shè)計(jì)方案,設(shè)計(jì)FPGA原型芯片,并在FPGA系統(tǒng)中驗(yàn)證視頻解碼芯片的功能。最后在0.18微米工藝下實(shí)現(xiàn)ASIC的前端設(shè)計(jì)。完成的主要工作包括以下幾個(gè)方面: 1.完成解碼系統(tǒng)的體系結(jié)構(gòu)的設(shè)計(jì),采用了自頂而下的設(shè)計(jì)方法,實(shí)現(xiàn)系統(tǒng)的功能單元的劃分;根據(jù)其視頻解碼的特點(diǎn),確定解碼器的控制方式;把視頻數(shù)據(jù)分文幀內(nèi)數(shù)據(jù)和幀間數(shù)據(jù),實(shí)現(xiàn)兩種數(shù)據(jù)的并行解碼。 2.實(shí)現(xiàn)了具體模塊的設(shè)計(jì):根據(jù)本文研究的要求,在比特流格式器模塊設(shè)計(jì)中提出了特有的解碼方式;在可變長(zhǎng)模塊中的變長(zhǎng)數(shù)據(jù)解碼采用組合邏輯外加查找表的方式實(shí)現(xiàn),大大減少了變長(zhǎng)數(shù)據(jù)解碼的時(shí)間;IQ、IDCT模塊采用流水的設(shè)計(jì)方法,減少數(shù)據(jù)計(jì)算的時(shí)間:運(yùn)動(dòng)補(bǔ)償模塊,針對(duì)模塊數(shù)據(jù)運(yùn)算量大和訪問幀存儲(chǔ)器頻繁的特點(diǎn),采用四個(gè)插值單元同時(shí)處理,增加像素緩沖器,充分利用并行性結(jié)構(gòu)等方法來加快運(yùn)動(dòng)補(bǔ)償速度。 3.根據(jù)視頻解碼的參考軟件,通過解碼系統(tǒng)的仿真結(jié)果和軟件結(jié)果的比較來驗(yàn)證模塊的功能正確性。最后用FPGA開發(fā)板實(shí)現(xiàn)了解碼系統(tǒng)的原型芯片驗(yàn)證,取得了良好的解碼效果。 整個(gè)設(shè)計(jì)采用Verilog HDL語言描述,通過了現(xiàn)場(chǎng)可編程門陣列(FPGA)的原型驗(yàn)證,并采用SIMC0.18μm工藝單元庫(kù)完成了該電路的邏輯綜合。經(jīng)過實(shí)際視頻碼流測(cè)試,本文設(shè)計(jì)可以達(dá)到MPEG-2視頻主類主級(jí)的實(shí)時(shí)解碼的技術(shù)要求。
上傳時(shí)間: 2013-07-27
上傳用戶:ice_qi
高速、高精度已經(jīng)成為伺服驅(qū)動(dòng)系統(tǒng)的發(fā)展趨勢(shì),而位置檢測(cè)環(huán)節(jié)是決定伺服系統(tǒng)高速、高精度性能的關(guān)鍵環(huán)節(jié)之一。光電編碼器作為伺服驅(qū)動(dòng)系統(tǒng)中常用的檢測(cè)裝置,根據(jù)結(jié)構(gòu)和原理的不同分為增量式和絕對(duì)式。本文從原理上對(duì)增量式光電編碼器和絕對(duì)式光電編碼器做了深入的分析,通過對(duì)比它們的特性,得出了絕對(duì)式光電編碼器更適合高速、高精度伺服驅(qū)動(dòng)系統(tǒng)的結(jié)論。 絕對(duì)式光電編碼器精度高、位數(shù)多的特點(diǎn)決定其通信方式只能采取串行傳輸方式,且由相應(yīng)的通信協(xié)議控制信息的傳輸。本文首先針對(duì)編碼器主要生產(chǎn)廠商日本多摩川公司的絕對(duì)式光電編碼器,深入研究了通信協(xié)議相關(guān)的硬件電路、數(shù)據(jù)幀格式、時(shí)序等。隨后介紹了新興的電子器件FPGA及其開發(fā)語言硬件描述語言Verilog HDL,并對(duì)基于FPGA的絕對(duì)式編碼器通信接口電路做了可行性的分析。在此基礎(chǔ)上,采用自頂向下的設(shè)計(jì)方法,將整個(gè)接口電路劃分成發(fā)送模塊、接收模塊、序列控制模塊等多個(gè)模塊,各個(gè)模塊采用Verilog語言進(jìn)行描述設(shè)計(jì)編碼器接口電路。最終的設(shè)計(jì)在相關(guān)硬件電路上實(shí)現(xiàn)。最后,通過在TMS320F2812伺服控制平臺(tái)上編寫的硬件驅(qū)動(dòng)程序驗(yàn)證了整個(gè)設(shè)計(jì)的各項(xiàng)功能,達(dá)到了設(shè)計(jì)的要求。
上傳時(shí)間: 2013-07-11
上傳用戶:snowkiss2014
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1