基于芯片TMS320C5500的40階FIR濾波器的C程序代碼,已測試通過
上傳時間: 2014-11-05
上傳用戶:yuzsu
isd4004語音芯片c語言的驅(qū)動程序,主要用于初學(xué)者
上傳時間: 2014-01-12
上傳用戶:dragonhaixm
串口擴(kuò)展芯片GM812X的驅(qū)動C程序,一個串口擴(kuò)展5個串口
標(biāo)簽: 812X 812 GM 串口擴(kuò)展
上傳時間: 2017-09-08
上傳用戶:稀世之寶039
zigbee 無線通信 CC2520 芯片 C語言 原代碼,含相關(guān)頭文件
上傳時間: 2017-09-20
上傳用戶:dapangxie
高精度模數(shù)轉(zhuǎn)換芯片ADS1256 ads1255驅(qū)動C源碼+技術(shù)資料合集:24位AD轉(zhuǎn)換器ADS1255及其應(yīng)用.pdfads1255.cads1255.hADS1255信息采集.pdfADS1256.Cads1256.hADS1256_old.Cads1256_old.hADS1256芯片資料.pdfSTM32_USB_ADS1256新型8通道ADS1256應(yīng)用.pdf網(wǎng)絡(luò)上的ADS1256或1255參考程序高精度模數(shù)轉(zhuǎn)換器ADS1256的原理和應(yīng)用.pdf24位AD轉(zhuǎn)換器ADS1255及其應(yīng)用.PDF35738598c51_ads125577433660comm_termo_V4ADS1255-52ads1256ADS1256(new)ADS1256AATIchinese_H86新型8通道24位△—∑型模數(shù)轉(zhuǎn)換器ADS1256的原理及應(yīng)用
標(biāo)簽: 模數(shù)轉(zhuǎn)換芯片 ads1256 ads1255 驅(qū)動 ad轉(zhuǎn)換
上傳時間: 2021-10-28
上傳用戶:zhanglei193
該文檔為05_基于C語言的DSP芯片開發(fā)資料,講解的還不錯,感興趣的可以下載看看…………………………
上傳時間: 2021-11-10
上傳用戶:
臺系宏康HY3102 24位sigma-delta ADC芯片,SPI接口。本人寫的主控HY16F198 C驅(qū)動程序,經(jīng)過測試驗證可用。程序及注釋完整,有需要的可以下載參考。
標(biāo)簽: ADC sigma-delta hy3102 驅(qū)動
上傳時間: 2022-06-22
上傳用戶:
該文結(jié)合"10M/100M以太網(wǎng)交換芯片的設(shè)計"課題,介紹了以太網(wǎng)技術(shù)發(fā)展的概況和IP CORE、SoC的設(shè)計方法,闡述了以太網(wǎng)交換原理及關(guān)鍵技術(shù),研究了CSMA/CD協(xié)議、交換機(jī)、VLAN的原理和數(shù)據(jù)流優(yōu)先技術(shù)及流量控制,在此基礎(chǔ)上完成了10M/100M以太網(wǎng)交換芯片的主要模塊的設(shè)計方案和實現(xiàn)框圖.同時結(jié)合Philip公司的IC總線的工作原理,給出了10M/100M以太網(wǎng)交換芯片的設(shè)計方案中的IC接口模塊的FPGA設(shè)計的驗證和仿真,并對仿真結(jié)果進(jìn)行分析比較,驗證了IC接口模塊可以作為一個軟核來使用.
標(biāo)簽: 10100M FPGA I2C 以太網(wǎng)
上傳時間: 2013-07-18
上傳用戶:jichenxi0730
MPEG-4是目前非常流行的視頻壓縮標(biāo)準(zhǔn),基于MPEG-4的視頻處理系統(tǒng)有兩種體系結(jié)構(gòu):可編程結(jié)構(gòu)和專用結(jié)構(gòu).可編程結(jié)構(gòu)靈活,適用范圍廣,易于升級,但電路復(fù)雜,電路功耗大.專用視頻編解碼器結(jié)構(gòu)硬件開銷小,處理速度高.該文主要研究專用的MPEG-4視頻編解碼芯片設(shè)計方法.目前市場上MPEG-4視頻編解碼芯片主要是Simple Profile級別的,而我們設(shè)計的芯片要實現(xiàn)Advanced Simple Profile級別.該文采用了一種基于大規(guī)模FPGA的軟硬件相結(jié)的芯片設(shè)計方案,我們設(shè)計了基于FPGA的MPEG-4芯片設(shè)計開發(fā)平臺,完成算法的硬件仿真與測試.論文圍繞基于FPGA的MPEG-4芯片開發(fā)系統(tǒng)設(shè)計,分為兩個部分.第一部分介紹了目前國內(nèi)外實現(xiàn)MPEG-4視頻處理系統(tǒng)的主要方法和應(yīng)用,概述了國際上MPEG-4視頻編解碼芯片設(shè)計的一般方法及其發(fā)展趨勢,詳細(xì)描述了我們的基于FPGA的MPEG-4編解碼芯片開發(fā)系統(tǒng)的結(jié)構(gòu).第二部分重點講述了基于FPGA的MPEG-4芯片開發(fā)系統(tǒng)各個電路模塊的設(shè)計,包括電源模塊、FPGA配置模塊、時鐘生成模塊、視頻輸入/輸出模塊、RS232串口模塊、以太網(wǎng)接口模塊、USB接口模塊等.同時也介紹了I
標(biāo)簽: MPEG4 FPGA 編解碼芯片 開發(fā)系統(tǒng)
上傳時間: 2013-06-15
上傳用戶:it男一枚
隨著電子技術(shù)和EDA技術(shù)的發(fā)展,大規(guī)??删幊踢壿嬈骷LD(Programmable Logic Device)、現(xiàn)場可編程門陣列FPGA(Field Programmable Gates Array)完全可以取代大規(guī)模集成電路芯片,實現(xiàn)計算機(jī)可編程接口芯片的功能,并可將若干接口電路的功能集成到一片PLD或FPGA中.基于大規(guī)模PLD或FPGA的計算機(jī)接口電路不僅具有集成度高、體積小和功耗低等優(yōu)點,而且還具有獨特的用戶可編程能力,從而實現(xiàn)計算機(jī)系統(tǒng)的功能重構(gòu).該課題以Altera公司FPGA(FLEX10K)系列產(chǎn)品為載體,在MAX+PLUSⅡ開發(fā)環(huán)境下采用VHDL語言,設(shè)計并實現(xiàn)了計算機(jī)可編程并行接芯片8255的功能.設(shè)計采用VHDL的結(jié)構(gòu)描述風(fēng)格,依據(jù)芯片功能將系統(tǒng)劃分為內(nèi)核和外圍邏輯兩大模塊,其中內(nèi)核模塊又分為RORT A、RORT B、OROT C和Control模塊,每個底層模塊采用RTL(Registers Transfer Language)級描述,整體生成采用MAX+PLUSⅡ的圖形輸入法.通過波形仿真、下載芯片的測試,完成了計算機(jī)可編程并行接芯片8255的功能.
標(biāo)簽: FPGA 計算機(jī) 可編程 外圍接口
上傳時間: 2013-06-08
上傳用戶:asddsd
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1