專輯類-單片機專輯-258冊-4.20G MCS-96系列十六位單片微機實用手冊-456頁-8.5M.pdf
上傳時間: 2013-07-15
上傳用戶:魚魚魚yu
專輯類-單片機專輯-258冊-4.20G 單片機型Z80系列控制器技術手冊-439頁-12.9M.pdf
上傳時間: 2013-06-24
上傳用戶:15528028198
在永磁無刷直流電機中,即使電樞繞組不通電,由于水磁體產生的磁場同定子鐵芯的齒槽相互作用而產生轉矩,即齒槽定位力矩。定位力矩使電機輸出轉矩波動,產生振動和噪聲。影響齒槽轉矩的因素很多,如齒槽的數量、齒槽形狀、斜槽角度、磁鋼的極弧系數以及輔助凹槽等等,因此,準確計算定位力矩較為復雜。本文利用麥克斯韋張量法來分析定位力矩,為電機設計提供理論參考。文中闡述了齒槽力矩產生機理,綜述了抑制齒槽轉矩的方法,探討了抑制齒槽轉矩的發展趨勢。 本文以永磁無刷直流電機為對象,利用Ansoft有限元仿真軟件,通過有限元分析對改變槽口寬度、定子斜槽、改變極弧系數和定子沖片增加輔助凹槽對定位力矩的影響進行了研究。深入分析了沖片輔助凹槽對抑制永磁無刷直流電機定位力矩的作用,因為沖片面加輔助凹槽的方法,生產中便于加工,對電機性能影響很小。結果表明,同一沖片上在對稱位置上排布輔助凹槽能取得很好的效果,而以沖片中心線對稱地加兩個輔助凹槽時,輔助凹槽角度不同作用不同。對不同沖片,適合的輔助凹槽角度也是不同的。 最后對這幾種抑制定位力矩的方法進行優化組合,找出了一個最優的抑制永磁無刷直流電機定位力矩的方案。
上傳時間: 2013-06-18
上傳用戶:zl123!@#
用一片CPLD實現數字鎖相環,用VHDL或V語言
上傳時間: 2013-05-27
上傳用戶:hewenzhi
0 引言 開關電源具有效率高、重量輕、體積小,穩壓范圍寬等突出優點,從20世紀中期問世以來,發展極其迅猛,在計算機、通信、航天、辦公和家用電器等方面得到了廣泛的應用,大有取代線性穩壓電源之勢。提高電路的集成化是開關電源的追求之一,對中小功率開關電源來說是實現單片集成化。開關集成穩壓器是指將控制電路、功率開關管和保護電路等集成在一個芯片內,而由開關集成穩壓器構成的開關電源就稱之為單片開關電源。
上傳時間: 2013-04-24
上傳用戶:zl5712176
根據雷達、圖像、通信等領域對信號高速處理的要求,研究人員正尋求新的高速的數字信號處理實現方法,以滿足這種高速地處理數據的需要。 本文對單片FPGA的雷達處理機實現進行了研究。文章根據線性調頻信號脈沖壓縮理論,選擇合適的加窗函數,對線性調頻信號進行脈沖壓縮,得出仿真結果;完成了雷達信號處理部分的PCB制版;確定了與其他PCB板之間的接口關系;編寫了FPGA程序,采用DA算法并根據FIR原理實現32階濾波器,進行了脈沖壓縮處理。
上傳時間: 2013-04-24
上傳用戶:suonidaoke
在永磁直流電機中,即使電樞繞組不通電,由于永磁體產生的磁場同電樞鐵芯的齒槽相互作用而產生轉矩,即齒槽定位力矩(CoggingTorque)。定位力矩使電機輸出轉矩波動,產生振動及噪聲。文中闡述了產生定位力矩的原理,綜述了包括德昌電機公司的技術在內的抑制定位力矩的方法和研究現狀。抑制定位力矩的方法,主要就是減小電樞旋轉過程中氣隙中磁場能量的變化。 文中以少槽永磁直流電機為例,通過有限元分析,以及DOE實驗驗證,對轉子沖片增加輔助凹槽、充磁方式和轉子沖片不同類型對定位力矩的影響進行了研究,深入分析了沖片輔助凹槽對抑制少槽永磁直流電機定位力矩的作用,結果表明,同一沖片上在對稱位置上排布輔助凹槽能取得很好的效果,而以沖片中心線對稱地加兩個輔助凹槽時,輔助凹槽角度不同作用不同。對不同沖片,適合的輔助凹槽角度也是不同的。文中找出了一個較成熟的抑制少槽永磁直流電機定位力矩的系統方法,給出了生產中實用的抑制方法,同時通過實驗給出了這些方法對電機性能的影響。 DOE方法能從不同因素中找出對定位力矩起主要作用的變異因素,并且尋找到各變異因素之間的影響作用,給出抑制定位力矩各變量的最佳組合,相比現時生產中的方法,該組合可將定位力矩降低70%。
上傳時間: 2013-07-10
上傳用戶:ljthhhhhh123
MSC1211 單片機是美國德州儀器公司最新推出的集成數字/模擬混合信號的高性能芯片,具有很高的計算速度,時鐘頻率達到33MHZ,降低了系統噪聲和電源功耗,提高了對接收的信號射頻數據處理能力;
上傳時間: 2013-07-05
上傳用戶:thh29
作為嵌入式系統核心的微處理器,是SOC不可或缺的“心臟”,微處理器的性能直接影響著整個SOC的性能。 與國際先進技術相比,我國在這一領域的研究和開發工作還相當落后,這直接影響到我國信息產業的發展。本著趕超國外先進技術,填補我國在該領域的空白以擺脫受制于國外的目的,我國很多科研單位和公司進行了自己的努力和嘗試。經過幾年的探索,已經有多種自主知識產權的處理器芯片完成了設計驗證并逐漸進入市場化階段。我國已結束無“芯”的歷史,并向設計出更高性能處理器的目標邁進。 艾科創新微電子公司的VEGA處理器,是公司憑借自己的技術力量和科研水平設計出的一款64位高性能RSIC微處理器。該處理器基于MIPSISA構架,采用五級流水線的設計,并且使用了高性能處理器所廣泛采用的虛擬內存管理技術。設計過程中采用自上而下的方法,根據其功能將其劃分為取指、譯碼、算術邏輯運算、內存管理、流水線控制和cache控制等幾個功能塊,使得我們在設計中能夠按照其功能和時序要求進行。 本文的首先介紹了MIPS微處理器的特點,通過對MIPS指令集和其五級流水線結構的介紹使得對VEGA的設計有了一個直觀的認識。在此基礎上提出了VEGA的結構劃分以及主要模塊的功能。作為采用虛擬內存管理技術的處理器,文章的主要部分介紹了VEGA的虛擬內存管理技術,將VEGA的內存管理單元(MMU)尤其是內部兩個翻譯后援緩沖(TLB)的設計作為重點給出了流水線處理器設計的方法。結束總體設計并完成仿真后,并不能代表設計的正確性,它還需要我們在實際的硬件平臺上進行驗證。作為論文的又一重點內容,介紹了我們在VEGA驗證過程中使用到的FPGA的主要配置單元,FPGA的設計流程。VEGA的FPGA平臺是一完整的計算機系統,我們利用在線調試軟件XilinxChipscope對其進行了在線調試,修正其錯誤。 經過模塊設計到最后的FPGA驗證,VEGA完成了其邏輯設計,經過綜合和布局布線等后端流程,VEGA采用0.18工藝流片后達到120MHz的工作頻率,可在其平臺上運行Windows-CE和Linux嵌入式操作系統,達到了預計的設計要求。
上傳時間: 2013-07-07
上傳用戶:標點符號
本文提出了一種高速Viterbi譯碼器的FPGA實現方案。這種Viterbi譯碼器的設計方案既可以制成高性能的單片差錯控制器,也可以集成到大規模ASIC通信芯片中,作為全數字接收的一部分。 本文所設計的Viterbi譯碼器采用了基四算法,與基二算法相比,其譯碼速率在理論上約提升一倍。加一比一選單元是Viterbi譯碼器最主要的瓶頸所在,本文在加一比一選模塊中采用了全并行結構的設計方法,這種方法雖然增加了硬件的使用面積,卻有效的提高了譯碼器的速率。在幸存路徑管理部分采用了兩路并行回溯的設計方法,與寄存器交換法相比,回溯算法更適用于FPGA開發設計。為了提高譯碼性能,減小譯碼差錯,本文采用較大譯碼深度的回溯算法以保證幸存路徑進行合并。實現了基于FPGA的誤碼測試儀,在FPGA內部完成誤碼驗證和誤碼計數的工作。 與基于軟件實現譯碼過程的DSP芯片不同,FPGA芯片完全采用硬件平臺對Viterbi譯碼器加以實現,這使譯碼速率得到很大的提升。針對于具體的FPGA硬件實現,本文采用了硬件描述語言VHDL來完成設計。通過對譯碼器的綜合仿真和FPGA實現驗證了該方案的可行性。譯碼器的最高譯碼輸出速率可以達到60Mbps。
上傳時間: 2013-04-24
上傳用戶:181992417