亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

芯科

芯科,是國內PCB抄板/芯片解密行業的鼻祖和亞洲最大的反向技術研發中心。
  • AVR單片機C語言開發入門指導

    ·作者:沈文 詹衛前 出版社: 清華大學出版社圖書簡介:本書介紹了ICC AVR編譯器使用C語言的有關知識,也穿插介紹ICC AVR與常用的其他C編譯器使用C語言的一些異同點,并簡單介紹ICC AVR的集成環境和ICC AVR 6.26C能支持的庫函數。本書重點放在如何利用C語言來操作AVR單片機的硬件資源,以及如何編寫一些實用的程序段,最后再通過一些簡單的應用實例來說明如何使用C語言一開發AVR芯

    標簽: AVR 單片機 C語言

    上傳時間: 2013-04-24

    上傳用戶:klds

  • 桑塔納汽車電路圖

    桑塔納汽車電路圖,20頁詳細教科說明,經典!

    標簽: 桑塔納 汽車電路圖

    上傳時間: 2013-07-15

    上傳用戶:標點符號

  • 《語音處理與識別》

    ·語音處理與識別是利用計算機對語音信號進行分奸和綜和,實現對人類語音的自動理解和處理的一門學科.本書共八章,即語音信號數字處理基礎、語音信號時域處理方法、語音波形數字編碼、短時博里葉分析、語音信號同態處理及線性預測編碼、語音識別方法與系統等。本書可作通信工程、無線電技術和計算機應用科字等專業的本科生、研究生以及科技人員參考。

    標簽: 語音處理 識別

    上傳時間: 2013-08-04

    上傳用戶:Divine

  • picc9.8編譯器

    PIC單片機里C編譯器最高版本,不過要和微芯公司的匯編器一起使用哦!

    標簽: picc 9.8 編譯器

    上傳時間: 2013-08-02

    上傳用戶:黃華強

  • Matlab 馬爾科夫計算工具包

    用matlab編寫的 Hidden Markov Modelling 工具包 應用便捷 在國外網站找到的 還不錯

    標簽: Matlab 計算 工具包

    上傳時間: 2013-07-26

    上傳用戶:ywqaxiwang

  • 嵌入式linux usb wifi移植手冊(原創)

    ■ 硬件平臺:realARM 6410 ■ 操作系統:fedora kernel 2.6.33.3-85.fc13.i686.PAE ■ 交叉編譯器:arm-none-linux-gnueabi gcc version 4.3.2 ■ WIFI模組:磊科NW336 芯片 realtek 8188cus 介紹在嵌入式linux方面如何移植usb wifi相關

    標簽: linux wifi usb 嵌入式

    上傳時間: 2013-07-14

    上傳用戶:lishuoshi1996

  • 基于FPGA 的出租車計價器系統設計

    摘要: 本文介紹了基于FPGA 的出租車計價器系統的功能、設計思想和實現, 該設計采用模塊化自上而下的層次化設計,頂\r\n層設計有5 個模塊,各模塊中子模塊采用VHDL 或圖形法設計。在Max+plusⅡ下實現編譯、仿真等,最后成功下載到FPGA 芯\r\n片中。完成了可預置自動計費、自動計程、計時、空車顯示等多功能計價器。由于FPGA 具有高密度、可編程及有強大的軟件\r\n支持等特點,所以該設計具有功能強、靈活和可靠性高等特點,具有一定的實用價值。

    標簽: FPGA 出租車計價器 系統設計

    上傳時間: 2013-08-09

    上傳用戶:Zxcvbnm

  • [數字信號處理及應用].王華奎.文字版

    內容簡介 本書以數字信號處理基礎內容為主,同時也介紹了有關數字信號處理實現與應用。書中 以主要篇幅討論了離散時間信號與系統的基本概念,離散傅里葉變換及其快速算法,數字濾 波器的結構與各種設計方法。這是數字信號處理中的經典內容,也是進一步學習和掌握更多 信號處理理論的基礎。為便于數字信號處理系統的設計與開發,書中介紹了數字信號處理芯 片的原理及其開發工具以及應用實例。 本書概念清晰,說明詳細,深入淺出,易于理解,具有豐富的例題和習題,便于自學。 本書可作為高等院校理工科類相關專業本科生教材,也可作為有關工程技術人員的自學 參考書。

    標簽: 數字信號處理

    上傳時間: 2013-10-24

    上傳用戶:chaisz

  • 如何計算具有狹窄氣隙的圓形轉子電機中的繞組感應

    本文的目的在于,介紹如何計算具有狹窄氣隙的圓形轉子電機中的繞組感應。我們僅處理理想化的氣隙磁場,不考慮槽、外部周邊或傾斜電抗。但我們將考察繞組磁動勢(MMF)的空間諧頻。 在圖1中,給出了12槽定子的軸截面示意圖。實際上,所顯示的是薄鋼片的形狀,或用于構成磁路的層片。鐵芯由薄片構成,以控制渦流電流損耗。厚度將根據工作頻率而變,在60Hz的電機中(大體積電機,工業用)層片的厚度典型為.014”(.355毫米)。它們堆疊在一起,以構成具有恰當長度的磁路。繞組位于該結構的槽內。 在圖1中,給出了帶有齒結構的梯形槽,在大部分長度方向上具有近乎均勻的截面,靠近氣隙處較寬。齒端與相對狹窄的槽凹陷區域結合在一起,通過改善氣隙場的均勻性、增加氣隙磁導、將繞組保持在槽中,有助于控制很多電機轉子中的寄生損耗。請注意,對于具有名為“形式纏繞”線圈的大型電機,它具有直邊矩形槽,以及非均勻截面齒。下面的介紹針對兩類電機。

    標簽: 如何計算 轉子 電機 繞組

    上傳時間: 2013-10-13

    上傳用戶:我干你啊

  • 時鐘分相技術應用

    摘要: 介紹了時鐘分相技術并討論了時鐘分相技術在高速數字電路設計中的作用。 關鍵詞: 時鐘分相技術; 應用 中圖分類號: TN 79  文獻標識碼:A   文章編號: 025820934 (2000) 0620437203 時鐘是高速數字電路設計的關鍵技術之一, 系統時鐘的性能好壞, 直接影響了整個電路的 性能。尤其現代電子系統對性能的越來越高的要求, 迫使我們集中更多的注意力在更高頻率、 更高精度的時鐘設計上面。但隨著系統時鐘頻率的升高。我們的系統設計將面臨一系列的問 題。 1) 時鐘的快速電平切換將給電路帶來的串擾(Crosstalk) 和其他的噪聲。 2) 高速的時鐘對電路板的設計提出了更高的要求: 我們應引入傳輸線(T ransm ission L ine) 模型, 并在信號的匹配上有更多的考慮。 3) 在系統時鐘高于100MHz 的情況下, 應使用高速芯片來達到所需的速度, 如ECL 芯 片, 但這種芯片一般功耗很大, 再加上匹配電阻增加的功耗, 使整個系統所需要的電流增大, 發 熱量增多, 對系統的穩定性和集成度有不利的影響。 4) 高頻時鐘相應的電磁輻射(EM I) 比較嚴重。 所以在高速數字系統設計中對高頻時鐘信號的處理應格外慎重, 盡量減少電路中高頻信 號的成分, 這里介紹一種很好的解決方法, 即利用時鐘分相技術, 以低頻的時鐘實現高頻的處 理。 1 時鐘分相技術 我們知道, 時鐘信號的一個周期按相位來分, 可以分為360°。所謂時鐘分相技術, 就是把 時鐘周期的多個相位都加以利用, 以達到更高的時間分辨。在通常的設計中, 我們只用到時鐘 的上升沿(0 相位) , 如果把時鐘的下降沿(180°相位) 也加以利用, 系統的時間分辨能力就可以 提高一倍(如圖1a 所示)。同理, 將時鐘分為4 個相位(0°、90°、180°和270°) , 系統的時間分辨就 可以提高為原來的4 倍(如圖1b 所示)。 以前也有人嘗試過用專門的延遲線或邏輯門延時來達到時鐘分相的目的。用這種方法產生的相位差不夠準確, 而且引起的時間偏移(Skew ) 和抖動 (J itters) 比較大, 無法實現高精度的時間分辨。 近年來半導體技術的發展, 使高質量的分相功能在一 片芯片內實現成為可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能優異的時鐘 芯片。這些芯片的出現, 大大促進了時鐘分相技術在實際電 路中的應用。我們在這方面作了一些嘗試性的工作: 要獲得 良好的時間性能, 必須確保分相時鐘的Skew 和J itters 都 比較小。因此在我們的設計中, 通常用一個低頻、高精度的 晶體作為時鐘源, 將這個低頻時鐘通過一個鎖相環(PLL ) , 獲得一個較高頻率的、比較純凈的時鐘, 對這個時鐘進行分相, 就可獲得高穩定、低抖動的分 相時鐘。 這部分電路在實際運用中獲得了很好的效果。下面以應用的實例加以說明。2 應用實例 2. 1 應用在接入網中 在通訊系統中, 由于要減少傳輸 上的硬件開銷, 一般以串行模式傳輸 圖3 時鐘分為4 個相位 數據, 與其同步的時鐘信號并不傳輸。 但本地接收到數據時, 為了準確地獲取 數據, 必須得到數據時鐘, 即要獲取與數 據同步的時鐘信號。在接入網中, 數據傳 輸的結構如圖2 所示。 數據以68MBös 的速率傳輸, 即每 個bit 占有14. 7ns 的寬度, 在每個數據 幀的開頭有一個用于同步檢測的頭部信息。我們要找到與它同步性好的時鐘信號, 一般時間 分辨應該達到1ö4 的時鐘周期。即14. 7ö 4≈ 3. 7ns, 這就是說, 系統時鐘頻率應在300MHz 以 上, 在這種頻率下, 我們必須使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型門延遲為340p s) , 如前所述, 這樣對整個系統設計帶來很多的困擾。 我們在這里使用鎖相環和時鐘分相技術, 將一個16MHz 晶振作為時鐘源, 經過鎖相環 89429 升頻得到68MHz 的時鐘, 再經過分相芯片AMCCS4405 分成4 個相位, 如圖3 所示。 我們只要從4 個相位的68MHz 時鐘中選擇出與數據同步性最好的一個。選擇的依據是: 在每個數據幀的頭部(HEAD) 都有一個8bit 的KWD (KeyWord) (如圖1 所示) , 我們分別用 這4 個相位的時鐘去鎖存數據, 如果經某個時鐘鎖存后的數據在這個指定位置最先檢測出這 個KWD, 就認為下一相位的時鐘與數據的同步性最好(相關)。 根據這個判別原理, 我們設計了圖4 所示的時鐘分相選擇電路。 在板上通過鎖相環89429 和分相芯片S4405 獲得我們所要的68MHz 4 相時鐘: 用這4 個 時鐘分別將輸入數據進行移位, 將移位的數據與KWD 作比較, 若至少有7bit 符合, 則認為檢 出了KWD。將4 路相關器的結果經過優先判選控制邏輯, 即可輸出同步性最好的時鐘。這里, 我們運用AMCC 公司生產的 S4405 芯片, 對68MHz 的時鐘進行了4 分 相, 成功地實現了同步時鐘的獲取, 這部分 電路目前已實際地應用在某通訊系統的接 入網中。 2. 2 高速數據采集系統中的應用 高速、高精度的模擬- 數字變換 (ADC) 一直是高速數據采集系統的關鍵部 分。高速的ADC 價格昂貴, 而且系統設計 難度很高。以前就有人考慮使用多個低速 圖5 分相技術應用于采集系統 ADC 和時鐘分相, 用以替代高速的ADC, 但由 于時鐘分相電路產生的相位不準確, 時鐘的 J itters 和Skew 比較大(如前述) , 容易產生較 大的孔徑晃動(Aperture J itters) , 無法達到很 好的時間分辨。 現在使用時鐘分相芯片, 我們可以把分相 技術應用在高速數據采集系統中: 以4 分相后 圖6 分相技術提高系統的數據采集率 的80MHz 采樣時鐘分別作為ADC 的 轉換時鐘, 對模擬信號進行采樣, 如圖5 所示。 在每一采集通道中, 輸入信號經過 緩沖、調理, 送入ADC 進行模數轉換, 采集到的數據寫入存儲器(M EM )。各個 采集通道采集的是同一信號, 不過采樣 點依次相差90°相位。通過存儲器中的數 據重組, 可以使系統時鐘為80MHz 的采 集系統達到320MHz 數據采集率(如圖6 所示)。 3 總結 靈活地運用時鐘分相技術, 可以有效地用低頻時鐘實現相當于高頻時鐘的時間性能, 并 避免了高速數字電路設計中一些問題, 降低了系統設計的難度。

    標簽: 時鐘 分相 技術應用

    上傳時間: 2013-12-17

    上傳用戶:xg262122

主站蜘蛛池模板: 深泽县| 格尔木市| 海盐县| 汝城县| 耒阳市| 扎鲁特旗| 边坝县| 肇州县| 麻城市| 石柱| 象州县| 广昌县| 久治县| 大邑县| 陵水| 堆龙德庆县| 互助| 卓尼县| 同江市| 南京市| 莆田市| 香港 | 云南省| 孙吴县| 民勤县| 潜江市| 开平市| 遵义市| 镇宁| 西乌珠穆沁旗| 汝州市| 吉首市| 阿瓦提县| 安化县| 涞水县| 江永县| 衡东县| 胶南市| 宜黄县| 清镇市| 思南县|