2010 年,科通成為Cadence 公司在中國(guó)規(guī)模最大的增值代理商,科通也是Cadence 公司唯一代理區(qū)域覆蓋全國(guó),唯一代理產(chǎn)品范圍覆蓋Cadence PCB 全線(xiàn)(Allegro 和Orcad)的增值服務(wù)商。隨著業(yè)界領(lǐng)先的信號(hào)完整性和電源完整性仿真軟件供應(yīng)商Sigrity 成為Cadence 的一員,全新的Cadence 芯片封裝/PCB 板協(xié)同設(shè)計(jì)及仿真解決方案,讓你能夠迅速優(yōu)化芯片和封裝之間的網(wǎng)絡(luò)連接,以及封裝與PCB 之間的網(wǎng)絡(luò)連接。同時(shí)通過(guò)網(wǎng)表管理、自動(dòng)優(yōu)化路徑以及信號(hào)和電源完整性分析,可以對(duì)產(chǎn)品的成本與性能進(jìn)行優(yōu)化。
標(biāo)簽: Cadence_PCB 2013
上傳時(shí)間: 2013-10-22
上傳用戶(hù):haoxiyizhong
21天學(xué)通C++ 中文第四版 康博創(chuàng)作室 翻譯
標(biāo)簽: 翻譯
上傳時(shí)間: 2013-11-10
上傳用戶(hù):wxhwjf
2010 年,科通成為Cadence 公司在中國(guó)規(guī)模最大的增值代理商,科通也是Cadence 公司唯一代理區(qū)域覆蓋全國(guó),唯一代理產(chǎn)品范圍覆蓋Cadence PCB 全線(xiàn)(Allegro 和Orcad)的增值服務(wù)商。隨著業(yè)界領(lǐng)先的信號(hào)完整性和電源完整性仿真軟件供應(yīng)商Sigrity 成為Cadence 的一員,全新的Cadence 芯片封裝/PCB 板協(xié)同設(shè)計(jì)及仿真解決方案,讓你能夠迅速優(yōu)化芯片和封裝之間的網(wǎng)絡(luò)連接,以及封裝與PCB 之間的網(wǎng)絡(luò)連接。同時(shí)通過(guò)網(wǎng)表管理、自動(dòng)優(yōu)化路徑以及信號(hào)和電源完整性分析,可以對(duì)產(chǎn)品的成本與性能進(jìn)行優(yōu)化。
標(biāo)簽: Cadence_PCB 2013
上傳時(shí)間: 2013-10-08
上傳用戶(hù):comua
對(duì)于電子產(chǎn)品設(shè)計(jì)師尤其是線(xiàn)路板設(shè)計(jì)人員來(lái)說(shuō),產(chǎn)品的可制造性設(shè)計(jì)(Design For Manufacture,簡(jiǎn)稱(chēng)DFM)是一個(gè)必須要考慮的因素,如果線(xiàn)路板設(shè)計(jì)不符合可制造性設(shè)計(jì)要求,將大大降低產(chǎn)品的生產(chǎn)效率,嚴(yán)重的情況下甚至?xí)?dǎo)致所設(shè)計(jì)的產(chǎn)品根本無(wú)法制造出來(lái)。目前通孔插裝技術(shù)(Through Hole Technology,簡(jiǎn)稱(chēng)THT)仍然在使用,DFM在提高通孔插裝制造的效率和可靠性方面可以起到很大作用,DFM方法能有助于通孔插裝制造商降低缺陷并保持競(jìng)爭(zhēng)力。本文介紹一些和通孔插裝有關(guān)的DFM方法,這些原則從本質(zhì)上來(lái)講具有普遍性,但不一定在任何情況下都適用,不過(guò),對(duì)于與通孔插裝技術(shù)打交道的PCB設(shè)計(jì)人員和工程師來(lái)說(shuō)相信還是有一定的幫助。1、排版與布局在設(shè)計(jì)階段排版得當(dāng)可避免很多制造過(guò)程中的麻煩。(1)用大的板子可以節(jié)約材料,但由于翹曲和重量原因,在生產(chǎn)中運(yùn)輸會(huì)比較困難,它需要用特殊的夾具進(jìn)行固定,因此應(yīng)盡量避免使用大于23cm×30cm的板面。最好是將所有板子的尺寸控制在兩三種之內(nèi),這樣有助于在產(chǎn)品更換時(shí)縮短調(diào)整導(dǎo)軌、重新擺放條形碼閱讀器位置等所導(dǎo)致的停機(jī)時(shí)間,而且板面尺寸種類(lèi)少還可以減少波峰焊溫度曲線(xiàn)的數(shù)量。(2)在一個(gè)板子里包含不同種拼板是一個(gè)不錯(cuò)的設(shè)計(jì)方法,但只有那些最終做到一個(gè)產(chǎn)品里并具有相同生產(chǎn)工藝要求的板才能這樣設(shè)計(jì)。(3)在板子的周?chē)鷳?yīng)提供一些邊框,尤其在板邊緣有元件時(shí),大多數(shù)自動(dòng)裝配設(shè)備要求板邊至少要預(yù)留5mm的區(qū)域。(4)盡量在板子的頂面(元件面)進(jìn)行布線(xiàn),線(xiàn)路板底面(焊接面)容易受到損壞。不要在靠近板子邊緣的地方布線(xiàn),因?yàn)樯a(chǎn)過(guò)程中都是通過(guò)板邊進(jìn)行抓持,邊上的線(xiàn)路會(huì)被波峰焊設(shè)備的卡爪或邊框傳送器損壞。(5)對(duì)于具有較多引腳數(shù)的器件(如接線(xiàn)座或扁平電纜),應(yīng)使用橢圓形焊盤(pán)而不是圓形,以防止波峰焊時(shí)出現(xiàn)錫橋(圖1)。
上傳時(shí)間: 2013-10-26
上傳用戶(hù):gaome
半導(dǎo)體的產(chǎn)品很多,應(yīng)用的場(chǎng)合非常廣泛,圖一是常見(jiàn)的幾種半導(dǎo)體元件外型。半導(dǎo)體元件一般是以接腳形式或外型來(lái)劃分類(lèi)別,圖一中不同類(lèi)別的英文縮寫(xiě)名稱(chēng)原文為 PDID:Plastic Dual Inline Package SOP:Small Outline Package SOJ:Small Outline J-Lead Package PLCC:Plastic Leaded Chip Carrier QFP:Quad Flat Package PGA:Pin Grid Array BGA:Ball Grid Array 雖然半導(dǎo)體元件的外型種類(lèi)很多,在電路板上常用的組裝方式有二種,一種是插入電路板的銲孔或腳座,如PDIP、PGA,另一種是貼附在電路板表面的銲墊上,如SOP、SOJ、PLCC、QFP、BGA。 從半導(dǎo)體元件的外觀,只看到從包覆的膠體或陶瓷中伸出的接腳,而半導(dǎo)體元件真正的的核心,是包覆在膠體或陶瓷內(nèi)一片非常小的晶片,透過(guò)伸出的接腳與外部做資訊傳輸。圖二是一片EPROM元件,從上方的玻璃窗可看到內(nèi)部的晶片,圖三是以顯微鏡將內(nèi)部的晶片放大,可以看到晶片以多條銲線(xiàn)連接四周的接腳,這些接腳向外延伸並穿出膠體,成為晶片與外界通訊的道路。請(qǐng)注意圖三中有一條銲線(xiàn)從中斷裂,那是使用不當(dāng)引發(fā)過(guò)電流而燒毀,致使晶片失去功能,這也是一般晶片遭到損毀而失效的原因之一。 圖四是常見(jiàn)的LED,也就是發(fā)光二極體,其內(nèi)部也是一顆晶片,圖五是以顯微鏡正視LED的頂端,可從透明的膠體中隱約的看到一片方型的晶片及一條金色的銲線(xiàn),若以L(fǎng)ED二支接腳的極性來(lái)做分別,晶片是貼附在負(fù)極的腳上,經(jīng)由銲線(xiàn)連接正極的腳。當(dāng)LED通過(guò)正向電流時(shí),晶片會(huì)發(fā)光而使LED發(fā)亮,如圖六所示。 半導(dǎo)體元件的製作分成兩段的製造程序,前一段是先製造元件的核心─晶片,稱(chēng)為晶圓製造;後一段是將晶中片加以封裝成最後產(chǎn)品,稱(chēng)為IC封裝製程,又可細(xì)分成晶圓切割、黏晶、銲線(xiàn)、封膠、印字、剪切成型等加工步驟,在本章節(jié)中將簡(jiǎn)介這兩段的製造程序。
上傳時(shí)間: 2013-11-04
上傳用戶(hù):372825274
微電腦型RS-485顯示電表(24*48mm/48*96mm) 特點(diǎn): 5位數(shù)RS-485顯示電表 顯示范圍-19999-99999位數(shù) 通訊協(xié)議Modbus RTU模式 寬范圍交直流兩用電源設(shè)計(jì) 尺寸小,穩(wěn)定性高 主要規(guī)格: 顯示范圍:-19999~99999 digit RS-485傳輸速度: 19200/9600/4800/2400 selective RS-485通訊位址: "01"-"FF" RS-485通訊協(xié)議: Modbus RTU mode 顯示幕: Red high efficiency LEDs high 10.16 mm (0.4") (MMX-RS-11X) Red high efficiency LEDs high 20.32 mm (0.8") (MMX-RS-12X) Red high efficiency LEDs high 10.16 mm (0.4")x2 (MMX-RS-22X) 參數(shù)設(shè)定方式: Touch switches 記憶方式: Non-volatile E²PROM memory 絕緣耐壓能力: 2KVac/1 min. (input/power) 使用環(huán)境條件: 0-50℃(20 to 90% RH non-condensed) 存放環(huán)境條件: 0-70℃(20 to 90% RH non-condensed) CE認(rèn)證: EN 55022:1998/A1:2000 Class A EN 61000-3-2:2000 EN 61000-3-3:1995/A1:2001 EN 55024:1998/A1:2001
上傳時(shí)間: 2015-01-03
上傳用戶(hù):feitian920
微電腦型單相交流集合式電表(單相二線(xiàn)系統(tǒng)) 特點(diǎn): 精確度0.25%滿(mǎn)刻度±1位數(shù) 可同時(shí)量測(cè)與顯示交流電壓,電流,頻率,瓦特,(功率因數(shù)/視在功率) 交流電壓,電流,瓦特皆為真正有效值(TRMS) 交流電流,瓦特之小數(shù)點(diǎn)可任意設(shè)定 瓦特單位W或KW可任意設(shè)定 CT比可任意設(shè)定(1至999) 輸入與輸出絕緣耐壓 2仟伏特/1分鐘( 突波測(cè)試強(qiáng)度4仟伏特(1.2x50us) 數(shù)位RS-485界面 (Optional) 主要規(guī)格: 精確度: 0.1% F.S.±1 digit (Frequency) 0.25% F.S.±1 digit(ACA,ACV,Watt,VA) 0.25% F.S. ±0.25o(Power Factor) (-.300~+.300) 輸入負(fù)載: <0.2VA (Voltage) <0.2VA (Current) 最大過(guò)載能力: Current related input: 3 x rated continuous 10 x rated 30 sec. 25 x rated 3sec. 50 x rated 1sec. Voltage related input: maximum 2 x rated continuous 過(guò)載顯示: "doFL" 顯示值范圍: 0~600.0V(Voltage) 0~999.9Hz(Frequency)(<20% for voltage input) 0~19999 digit adjustable(Current,Watt,VA) 取樣時(shí)間: 2 cycles/sec. RS-485通訊位址: "01"-"FF" RS-485傳輸速度: 19200/9600/4800/2400 selective RS-485通信協(xié)議: Modbus RTU mode 溫度系數(shù): 100ppm/℃ (0-50℃) 顯示幕: Red high efficiency LEDs high 10.16 mm(0.4") 參數(shù)設(shè)定方式: Touch switches 記憶型式: Non-volatile E²PROM memory 絕緣抗阻: >100Mohm with 500V DC 絕緣耐壓能力: 2KVac/1 min. (input/output/power) 1600 Vdc (input/output) 突波測(cè)試: ANSI c37.90a/1974,DIN-IEC 255-4 impulse voltage 4KV(1.2x50us) 使用環(huán)境條件: 0-50℃(20 to 90% RH non-condensed) 存放環(huán)境條件: 0-70℃(20 to 90% RH non-condensed) CE認(rèn)證: EN 55022:1998/A1:2000 Class A EN 61000-3-2:2000 EN 61000-3-3:1995/A1:2001 EN 55024:1998/A1:2001
上傳時(shí)間: 2015-01-03
上傳用戶(hù):幾何公差
Grid數(shù)據(jù)顯示
標(biāo)簽: Grid
上傳時(shí)間: 2015-01-09
上傳用戶(hù):ikemada
高通的cmda語(yǔ)音壓縮算法is96a源代碼. 針對(duì)自己的dsp將最耗時(shí)的c改成匯編就幾乎是商用代碼了.
上傳時(shí)間: 2014-01-24
上傳用戶(hù):luke5347
一通進(jìn)銷(xiāo)存源碼
標(biāo)簽: 進(jìn)銷(xiāo) 源碼
上傳時(shí)間: 2015-01-13
上傳用戶(hù):hxy200501
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1