亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

萬像素

  • 基于FPGA實現固定倍率的圖像縮放

    基于FPGA硬件實現固定倍率的圖像縮放,將2維卷積運算分解成2次1維卷積運算,對輸入原始圖像像素先進行行方向的卷積,再進行列方向的卷積,從而得到輸出圖像像素。把圖像縮放過程設計為一個單元體的循環過程,在單元體內部,事先計算出卷積系數。

    標簽: FPGA 倍率 圖像

    上傳時間: 2013-12-03

    上傳用戶:fudong911

  • FPGA的HD-SDI下變換研究

    研究了一種采用FPGA將高清數字電視信號轉換為標清數字電視信號的方法,利用重采樣等技術降低了圖像中每行的有效像素和垂直行,完成了HD-SDI到SD-SDI的下變換。設計實現簡單,目前已運用于實際工程當中。

    標簽: HD-SDI FPGA 變換

    上傳時間: 2014-11-29

    上傳用戶:mickey008

  • 基于FPGA的PAL-VGA轉換器的實現

    介紹了基于Xilinx Spartan- 3E FPGA XC3S250E 來完成分辨率為738×575 的PAL 制數字視頻信號到800×600 的VGA 格式轉換的實現方法。關鍵詞: 圖像放大; PAL; VGA; FPGA 目前, 絕大多數監控系統中采用的高解析度攝像機均由47 萬像素的CCD 圖像傳感器采集圖像, 經DSP 處理后輸出的PAL 制數字視頻信號不能直接在VGA 顯示器上顯示, 而在許多場合需要在VGA 顯示器上實時監視, 這就需要將隔行PAL 制數字視頻轉換為逐行視頻并提高幀頻, 再將每幀圖像放大到800×600 或1 024×768。常用的圖像放大的方法有很多種, 如最臨近賦值法、雙線性插值法、樣條插值法等[ 1] 。由于要對圖像進行實時顯示, 本文采用一種近似的雙線性插值方法對圖像進行放大。隨著微電子技術及其制造工藝的發展, 可編程邏輯器件的邏輯門密度有了很大提高, 現場可編程邏輯門陣列( FPGA) 有著邏輯資源豐富和可重復以及系統配置的靈活性, 同時隨著微處理器、專用邏輯器件以及DSP 算法以IP Core 的形式嵌入到FPGA 中[ 2] , FPGA 的功能越來越強, 因此FPGA 在現代電子系統設計中發揮著越來越重要的作用。本課題的設計就是采用VHDL 描述, 基于FPGA 來實現的。

    標簽: PAL-VGA FPGA 轉換器

    上傳時間: 2013-12-03

    上傳用戶:aa54

  • 基于FPGA的VGA控制器設計與實現

    利用FPGA 設計一個類似點陣LCD 顯示的VGA 顯示控制器,可實現文字及簡單的圖表顯示。工作時只需將要顯示內容轉換成對應字模送入FPGA,即可實現相應內容的顯示。關鍵詞:FPGA;VGA;顯示控制 隨著數字圖像處理的應用領域的不斷擴大,其實時處理技術成為研究的熱點。EDA(電子設計自動化)技術的迅猛發展為數字圖像實時處理技術提供了硬件基礎。其中FPGA 的特點適用于進行一些基于像素級的圖像處理[1]。LCD 和CRT 顯示器作為一種通用型顯示設備,如今已經廣泛應用于工作和生活中。與嵌入式系統中常用的顯示器件相比,它具有顯示面積大、色彩豐富、承載信息量大、接口簡單等優點,如果將其應用到嵌入式系統中,可以顯著提升產品的視覺效果。為此,嘗試將VGA 顯示的控制轉化到FPGA 來完成實現。

    標簽: FPGA VGA 制器設計

    上傳時間: 2013-10-26

    上傳用戶:lgd57115700

  • 基于 FPGA 的 SDTV-HDTV 轉換的研究與設計

    一種采用Altera Cyclone Ⅲ FPGA將標準清晰度電視(SDTV)轉換成高清晰度電視(HDTV)的方法.用圖像插值技術,充分利用了原始圖像,實現視頻格式水平方向上行內像素點的增加及垂直方向上行數的提升,滿足高清晰度電視格式的標準輸出.整個上變換模塊的復雜度低,易于硬件實現,完成了專用格式轉換芯片的功能,在工程應用中有利于提高系統的集成度和靈活性.

    標簽: SDTV-HDTV FPGA 轉換

    上傳時間: 2013-11-22

    上傳用戶:lansedeyuntkn

  • 基于MTSAT衛星數據的云掩膜閾值算法

    使用ABI Cloud Mask算法,結合多種基礎的表數據,對MTSAT-1R衛星圖像進行了云掩膜分類。將衛星圖像中的像素成功分為了4類:“晴空”“似晴空”“似云”“云” 。實驗結果表明,本掩膜計算方便,達到了進一步計算下一步數據的要求。

    標簽: MTSAT 衛星數據 掩膜 閾值

    上傳時間: 2013-10-19

    上傳用戶:xauthu

  • Fastwel單板計算機模塊參數

    Fastwel是一款基于AMD Geode LX800(500MHz)處理器的單板計算機,PC\104支持PCI(32位和16位ISA)。支持Linux,嵌入式Windows XP,QNX。CPB905的所有組件,包括CPU和板載內存均使用焊接從而提供高抗振性。并有一組豐富的接口:2個快速以太網端口,7個COM端口,4個USB2.0端口,支持視頻輸出(CRT,TFT,LVDS),分辨率高達1920×1440像素。

    標簽: Fastwel 單板計算機 模塊 參數

    上傳時間: 2013-11-12

    上傳用戶:dengzb84

  • 基于ARM處理器S3C2440A的便攜式視頻展示臺的設計

    文中基于對微處理器S3C2440A的顯示控制模塊和高性能視頻D/A芯片ADV7120的研究,提出了一種便攜式視頻展示臺的設計方案。本方案采用130萬像素的OV9650攝像頭采集實物、文檔、圖片或者過程的圖像數據,利用S3C2440自帶的LCD控制器來產生符合VGA顯示要求的時序邏輯, ADV7120將數字RGB信號轉換成VGA顯示需要的模擬彩色信號。通過TFT-LCD掃描顯示的時序與VGA掃描顯示時序的匹配來驅動VGA顯示。測試結果表明,方案切實可行,達到正常顯示色彩信息的要求。

    標簽: S3C2440A ARM 處理器 便攜式

    上傳時間: 2013-10-24

    上傳用戶:123454

  • 基于FPGA的實時視頻信號處理平臺的設計

    提出一種基于FPGA的實時視頻信號處理平臺的設計方法,該系統接收低幀率數字YCbCr 視頻信號,對接收的視頻信號進行格式和彩色空間轉換、像素和,利用片外SDRAM存儲器作為幀緩存且通過時序控制器進行幀率提高,最后通過VGA控制模塊對圖像信號進行像素放大并在VGA顯示器上實時顯示。整個設計使用Verilog HDL語言實現,采用Altera公司的EP2S60F1020C3N芯片作為核心器件并對功能進行了驗證。

    標簽: FPGA 實時視頻 信號處理平臺

    上傳時間: 2015-01-01

    上傳用戶:shizhanincc

  • 基于FPGA實現固定倍率的圖像縮放

    基于FPGA硬件實現固定倍率的圖像縮放,將2維卷積運算分解成2次1維卷積運算,對輸入原始圖像像素先進行行方向的卷積,再進行列方向的卷積,從而得到輸出圖像像素。把圖像縮放過程設計為一個單元體的循環過程,在單元體內部,事先計算出卷積系數。

    標簽: FPGA 倍率 圖像

    上傳時間: 2013-10-12

    上傳用戶:kz_zank

主站蜘蛛池模板: 京山县| 铁岭县| 邛崃市| 嘉禾县| 博白县| 仲巴县| 新和县| 明溪县| 安泽县| 远安县| 甘南县| 波密县| 波密县| 仁化县| 临城县| 芮城县| 陵水| 丰城市| 闽清县| 南城县| 临沧市| 扶沟县| 云龙县| 吉隆县| 威远县| 琼结县| 通州区| 基隆市| 福清市| 普兰店市| 临桂县| 日土县| 遵化市| 辽宁省| 六枝特区| 淮滨县| 开封市| 林西县| 土默特右旗| 定南县| 精河县|