目前計(jì)算機(jī)之間串行通訊非常普遍,針對(duì)串口通訊的通訊協(xié)議有很多,但針對(duì)串口通訊傳輸較大文件的協(xié)議目前并沒(méi)
上傳時(shí)間: 2013-04-24
上傳用戶:asd_123
30152nh文件閱讀器,nh文件瀏覽器下載
上傳時(shí)間: 2013-06-30
上傳用戶:shinesyh
Altium+Designer+Summer+08破解文件 (模板生成License網(wǎng)絡(luò)、單機(jī)版皆可)
標(biāo)簽: AltiumDesigner 08 破解文件
上傳時(shí)間: 2013-04-24
上傳用戶:mpquest
STC頭文件,stc89系列, STC頭文件,stc89系列。。。。
上傳時(shí)間: 2013-05-25
上傳用戶:李彥東
局域網(wǎng)內(nèi)聊天傳輸文件.rar 1、可以進(jìn)行群聊。 2、點(diǎn)中名字前的復(fù)選框要以說(shuō)消消話。 3、可以群發(fā)文件,可以發(fā)給指定的人(選中復(fù)選框),也可以發(fā)給所有人。-LAN chatting to trans
上傳時(shí)間: 2013-07-17
上傳用戶:ZHWKLIU
這個(gè)是STC單片機(jī)的全系列頭文件. 這個(gè)是STC單片機(jī)的全系列頭文件
上傳時(shí)間: 2013-04-24
上傳用戶:1054154823
本文以一個(gè)PDA項(xiàng)目為依托,在項(xiàng)目中,主要是開(kāi)發(fā)該設(shè)備的軟件。其工作包括:上層應(yīng)用程序的開(kāi)發(fā)、引導(dǎo)程序的編寫、Linux操作系統(tǒng)的移植和各種外設(shè)驅(qū)動(dòng)程序的編寫以及文件系統(tǒng)的改進(jìn)。 本文首先分析了Linux操作系統(tǒng)的虛擬文件系統(tǒng)、高速緩沖區(qū)、MTD以及驅(qū)動(dòng)程序模塊。接著,本文分析了JFFS2文件系統(tǒng)的不足,以及在大容量閃存設(shè)備中掛載速度過(guò)慢的原因。然后,本文結(jié)合JFFS2文件系統(tǒng)在開(kāi)發(fā)過(guò)程中所出現(xiàn)的各種問(wèn)題,以及在大容量閃存芯片上進(jìn)行掛載時(shí)的性能要求,對(duì)JFFS2文件系統(tǒng)作了一些實(shí)際的改進(jìn)。文中的創(chuàng)新性貢獻(xiàn)包括以下幾個(gè)方面: (1)在掃描一個(gè)擦除塊之前,首先把擦除塊中的所有內(nèi)容讀進(jìn)內(nèi)存。然后,在內(nèi)存中進(jìn)行所有的判斷操作以及拷貝,這樣就可以減少I/O操作。另外,由于所有的拷貝操作都在內(nèi)存中進(jìn)行,所以掛載速度就可以有所提升。 (2)通過(guò)加入“空閑區(qū)域管理節(jié)點(diǎn)”對(duì)閃存中的空閑區(qū)域進(jìn)行管理。這樣,在掃描的過(guò)程中,一旦發(fā)現(xiàn)該節(jié)點(diǎn)就可以跳過(guò)它所描述的空閑區(qū)域,從而加快掛載的速度。 (3)在掃描的階段中對(duì)有效數(shù)據(jù)實(shí)體進(jìn)行硬鏈接數(shù)的計(jì)算,因此,臨時(shí)目錄節(jié)點(diǎn)就不需要?jiǎng)?chuàng)建了,這樣也免除了臨時(shí)目錄的刪除步驟,所以對(duì)掛載速度也有明顯的提高。 最后,基于以上的研究與改進(jìn),結(jié)合本項(xiàng)目的實(shí)際要求,對(duì)大容量閃存設(shè)備的JFFS2文件系統(tǒng)的掛載過(guò)程進(jìn)行了改進(jìn)的實(shí)踐。
標(biāo)簽: FLASH ARM 嵌入式閃存 實(shí)踐
上傳時(shí)間: 2013-07-26
上傳用戶:damozhi
在STC89C516RD+單片機(jī)上實(shí)現(xiàn)的SD卡讀寫,F(xiàn)AT32文件系統(tǒng)基本讀寫程序
標(biāo)簽: FAT 32 文件系統(tǒng) 源碼
上傳時(shí)間: 2013-06-27
上傳用戶:s藍(lán)莓汁
通用異步收發(fā)器UART(Universal Asynchronous Receiver/Transmitter)是廣泛使用的串行傳輸協(xié)議。串行外設(shè)用到異步串行接口一般采用專用集成電路實(shí)現(xiàn)。但是這類芯片一般包含許多輔助模塊,而時(shí)常不需要使用完整的UART的功能和輔助功能,或者當(dāng)在FPGA上設(shè)計(jì)時(shí),需要將UART功能集成到FPGA內(nèi)部而不能使用芯片。藍(lán)牙主機(jī)控制器接口則是實(shí)現(xiàn)主機(jī)設(shè)備與藍(lán)牙模塊之間互操作的控制部件。當(dāng)在使用藍(lán)牙設(shè)備的時(shí)候尤其是在監(jiān)控場(chǎng)所,接口控制器在控制數(shù)據(jù)與計(jì)算機(jī)的傳輸上就起了至關(guān)重要的作用。 論文針對(duì)信息技術(shù)的發(fā)展和開(kāi)發(fā)過(guò)程中的實(shí)際需要,設(shè)計(jì)了一個(gè)藍(lán)牙HCI-UART(Host Controller Interface-Universal Asynchronous Receiver/Transmitter)控制接口的模塊。使用VHDL將其核心功能集成,既可以單獨(dú)使用,也可集成到系統(tǒng)芯片中,并且整個(gè)設(shè)計(jì)緊湊、穩(wěn)定且可靠,其用途廣泛,具有一定的使用價(jià)值。 本設(shè)計(jì)采用TOP-DOWN設(shè)計(jì)方法,整體上分為UART接口和藍(lán)牙主機(jī)控制器接口兩部分。首先根據(jù)UART和藍(lán)牙主機(jī)控制器接口的實(shí)現(xiàn)原理和設(shè)計(jì)指標(biāo)要求進(jìn)行系統(tǒng)設(shè)計(jì),對(duì)系統(tǒng)劃分模塊以及各個(gè)模塊的信號(hào)連接;然后進(jìn)行模塊設(shè)計(jì),設(shè)計(jì)出每個(gè)模塊的功能,并用VHDL語(yǔ)言編寫代碼來(lái)實(shí)現(xiàn)模塊功能;再使用ISE8.2I自帶的仿真器對(duì)各模塊進(jìn)行功能仿真和時(shí)序仿真;最后進(jìn)行硬件驗(yàn)證,在Virtex-II開(kāi)發(fā)板上對(duì)系統(tǒng)進(jìn)行功能驗(yàn)證。實(shí)現(xiàn)了發(fā)送、接收和波特率發(fā)生等功能,驗(yàn)證了結(jié)果,表明設(shè)計(jì)正確,功能良好,符合設(shè)計(jì)要求。
標(biāo)簽: HCIUART FPGA 藍(lán)牙 控制
上傳時(shí)間: 2013-04-24
上傳用戶:tianyi223
本文研究了藍(lán)牙的跳頻算法,結(jié)合SystemView和Matlab兩種軟件,對(duì)其跳頻內(nèi)核進(jìn)行仿真和分析。同時(shí),對(duì)一種特別用于藍(lán)牙的跳頻改進(jìn)方案——鏈路狀態(tài)歷史紀(jì)錄表的方法進(jìn)行研究。關(guān)鍵字: 藍(lán)牙
標(biāo)簽: 藍(lán)牙 技術(shù)研究 改進(jìn)算法 跳頻
上傳時(shí)間: 2013-07-06
上傳用戶:小草123
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1