匯編語(yǔ)言---程式設(shè)計(jì),暫存器安排,程式規(guī)格,變數(shù)法,對(duì)稱法,虛擬法
標(biāo)簽: 匯編語(yǔ)言 暫存器 對(duì)稱 程式設(shè)計(jì)
上傳時(shí)間: 2014-01-19
上傳用戶:wang0123456789
qemu性能直逼VMware的仿真器QEMU 的模擬速度約為實(shí)機(jī)的 25%;約為 Bochs 的 60 倍。Plex86、User-Mode-Linux、VMware 和 Virtual PC 則比 QEMU 快一點(diǎn),但 Bochs 需要特定的 Kernel Patch;User-Mode-Linux 的 Guest System 必須為 Linux;VMware 和 Virtual PC 則需要在 Guest System 上安裝特定的 Driver,且它們是針對(duì)作業(yè)系統(tǒng)而進(jìn)行模擬,並不能說(shuō)是完整的模擬器。所以 QEMU 仍不失為極優(yōu)秀的 x86 模擬器。
標(biāo)簽: VMware User-Mode-Linux Virtual Bochs
上傳時(shí)間: 2014-06-04
上傳用戶:bakdesec
自己寫的鎖存器程序,用VHDL語(yǔ)言實(shí)現(xiàn),望大家指教
標(biāo)簽: 鎖存器 程序
上傳時(shí)間: 2013-12-31
上傳用戶:wyc199288
需要工具: 1. Python 2.3 以上 2. BOA Constructor Python設(shè)定檔介面程式設(shè)計(jì) 這段程式碼主要是把資料儲(chǔ)存到config.txt這個(gè)檔案中,我們將資料以 \n[_config_]\n 來(lái)作區(qū)隔,以便將來(lái)將資料讀出來(lái)時(shí)可以知道所存放的資料到底是屬於哪一各部分的資料。
標(biāo)簽: Python Constructor config 2.3
上傳時(shí)間: 2014-01-17
上傳用戶:zhenyushaw
為什么編寫本函數(shù)庫(kù)? 目前好多電力方面的抄表器由于其RAM內(nèi)存及FLASH閃存的空間都比較小,沒(méi)有辦法象java那樣調(diào)用各種基于各種大型數(shù)據(jù)庫(kù)的外界jar包進(jìn)行數(shù)據(jù)采集工作。為此,dbf這種簡(jiǎn)單的結(jié)構(gòu)型數(shù)據(jù)庫(kù)成為手選。另外,因?yàn)槌砥饕蟮臄?shù)據(jù)格式也比較簡(jiǎn)單,選用這種結(jié)構(gòu)型的最貼合實(shí)際。
標(biāo)簽: FLASH RAM 編寫 函數(shù)庫(kù)
上傳時(shí)間: 2014-02-11
上傳用戶:電子世界
altera Quartus II TLC晶片控制 可控制暫存器,手動(dòng)調(diào)整內(nèi)碼。 (含電路)
標(biāo)簽: Quartus altera TLC 控制
上傳時(shí)間: 2016-02-13
上傳用戶:Zxcvbnm
模擬存器內(nèi)存分配,有C語(yǔ)言編寫 模擬存器內(nèi)存分配,有C語(yǔ)言編寫
標(biāo)簽: 模擬 內(nèi)存分配
上傳時(shí)間: 2014-01-14
上傳用戶:kikye
計(jì)數(shù)器 鎖存器 12位寄存器 帶load,clr等功能的寄存器 雙向腳(clocked bidirectional pin) 一個(gè)簡(jiǎn)單的狀態(tài)機(jī) 一個(gè)同步狀態(tài)機(jī) 用狀態(tài)機(jī)設(shè)計(jì)的交通燈控制器 數(shù)據(jù)接口 一個(gè)簡(jiǎn)單的UART 測(cè)試向量(Test Bench)舉例: 加法器源程序 相應(yīng)加法器的測(cè)試向量test bench)
標(biāo)簽: load 計(jì)數(shù)器 位寄存器 鎖存器
上傳時(shí)間: 2014-01-16
上傳用戶:bjgaofei
簡(jiǎn)易數(shù)字頻率計(jì)利用復(fù)雜可編程邏輯器件FPGA,VHDL編程將所有功能模塊集成在一塊芯片上。功能模塊包括時(shí)基脈沖發(fā)生器、計(jì)數(shù)器、數(shù)據(jù)鎖存器和顯示電路4部分。設(shè)計(jì)時(shí)先分別設(shè)計(jì)各功能模塊,并調(diào)試得到正確仿真結(jié)果,然后將各個(gè)功能模塊組合起來(lái)。最后作整體仿真、下載,得到實(shí)物。由于采用純數(shù)字硬件設(shè)計(jì)制作,穩(wěn)定性、可靠性遠(yuǎn)遠(yuǎn)高于使用單片機(jī)或模擬方式實(shí)現(xiàn)的系統(tǒng),外圍電路簡(jiǎn)單。該數(shù)字頻率計(jì)達(dá)到預(yù)期要求,實(shí)現(xiàn)了可變量程測(cè)量,測(cè)量范圍0.1Hz—9999MHz,精度可達(dá)0.1Hz。
標(biāo)簽: FPGA VHDL 模塊 分
上傳時(shí)間: 2016-03-20
上傳用戶:qq521
用 Atmega8 實(shí)現(xiàn)D觸發(fā)鎖存器的功能
標(biāo)簽: Atmega8 觸發(fā) 鎖存器
上傳時(shí)間: 2014-01-24
上傳用戶:開(kāi)懷常笑
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1