亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

螺旋板

  • CAN總線開發(fā)板源代碼與原理圖

    一種CAN總線開發(fā)板的所有源代碼與原理圖

    標(biāo)簽: CAN 總線 開發(fā)板 原理圖

    上傳時間: 2013-06-10

    上傳用戶:mqien

  • RTL8019以太網(wǎng)開發(fā)板資料

    使用最常用的RTL8019芯片的以太網(wǎng)開發(fā)板全部資料,包括源程序、原理圖等。

    標(biāo)簽: 8019 RTL 以太網(wǎng) 開發(fā)板

    上傳時間: 2013-07-23

    上傳用戶:Neal917

  • Protel四層板與內(nèi)層分割教程

    Protel四層板與內(nèi)層分割教程,上手者實用教程。

    標(biāo)簽: Protel 四層板 分割 教程

    上傳時間: 2013-06-19

    上傳用戶:neibuzhuzu

  • 板級測試指南

    中英文對照,描述板級測試的各個方面,并提出板極測試可能出現(xiàn)的問題

    標(biāo)簽: 板級測試

    上傳時間: 2013-08-03

    上傳用戶:xzt

  • FL2440開發(fā)板底板原理圖

    FL2440開發(fā)板底板原理圖,支持WINCE6.0,LINUX2.60,安卓系統(tǒng)

    標(biāo)簽: 2440 FL 開發(fā)板 底板原理圖

    上傳時間: 2013-04-24

    上傳用戶:拔絲土豆

  • 高速并行信號處理板數(shù)據(jù)接口與控制的FPGA設(shè)計

    隨著信息社會的發(fā)展,人們要處理的各種信息總量變得越來越大,尤其在處理大數(shù)據(jù)量與實時處理數(shù)據(jù)方面,對處理設(shè)備的要求是非常高的。為滿足這些要求,實時快速的各種CPU、處理板應(yīng)運而生。這類CPU與板卡處理數(shù)據(jù)速度快,效率高,并且不斷的完善與發(fā)展。此類板卡要求與外部設(shè)備通訊,同時也要進(jìn)行內(nèi)部的數(shù)據(jù)交換,于是板卡的接口設(shè)備調(diào)試與內(nèi)部數(shù)據(jù)交換也成為必須要完成的工作。本文所作的工作正是基于一種高速通用信號處理板的外部接口和內(nèi)部數(shù)據(jù)通道的設(shè)計。 本文首先介紹了通用信號處理板的應(yīng)用開發(fā)背景,包括此類板卡使用的處理芯片、板上設(shè)備、發(fā)展概況以及和外部相連的各種總線概況,同時說明了本人所作的主要工作。 其次,介紹了PCI接口的有關(guān)規(guī)范,給出了通用信號處理板與CPCI的J1口的設(shè)計時序;介紹了DDR存儲器的概況、電平標(biāo)準(zhǔn)以及功能寄存器,并給出了與DDR.存儲器接口的設(shè)計時序;介紹了片上主要數(shù)據(jù)處理器件TS-202的有關(guān)概況,設(shè)計了板卡與DSP的接口時序。 再次,介紹了Altera公司FPGA的程序設(shè)計流程,并使用VHDL語言編程完成各個模塊之間的數(shù)據(jù)傳遞,并重點介紹了DDR控制核的編寫。 再次,介紹了WDM驅(qū)動程序的結(jié)構(gòu),程序設(shè)計方法等。 最后,通過從工控機(jī)向通用信號處理板寫連續(xù)遞增的數(shù)據(jù)驗證了整個系統(tǒng)已經(jīng)正常工作。實現(xiàn)了信號處理板內(nèi)部數(shù)據(jù)通道設(shè)計以及與外部接口的通訊;并且還提到了對此設(shè)計以后地完善與發(fā)展。 本文所作的工作如下: 1、設(shè)計完成了處理板各接口時序,使處理板可以從接口接受/發(fā)送數(shù)據(jù)。 2、完成了FPGA內(nèi)部的數(shù)據(jù)通道的設(shè)計,使數(shù)據(jù)可以從CPCI準(zhǔn)確的傳送到DSP進(jìn)行處理,并編寫了DSP的測試程序。 3、完成了DDR SDRAM控制核的VHDL程序編寫。 4、完成了PCI驅(qū)動程序的編寫。

    標(biāo)簽: FPGA 高速并行 信號處理板 數(shù)據(jù)接口

    上傳時間: 2013-06-30

    上傳用戶:唐僧他不信佛

  • SYSTEM-6410實用型核心板.pdf

    三星官方6410核心板原理圖,經(jīng)典,與大家分享

    標(biāo)簽: SYSTEM 6410 核心板

    上傳時間: 2013-04-24

    上傳用戶:tiantian

  • 星載SAR高速FPGA預(yù)處理板的研制

    合成孔徑雷達(dá)的實時信號處理系統(tǒng),可以分成相對獨立的幾個階段,即A/D變換和緩存、距離向預(yù)處理器、方位向預(yù)處理器、距離向壓縮處理、轉(zhuǎn)置存儲器、方位向壓縮處理、逆轉(zhuǎn)置存儲器.合成孔徑雷達(dá)預(yù)處理的目的,就是緩解高處理數(shù)據(jù)率和低傳輸數(shù)據(jù)率的矛盾,使得在不太影響成像質(zhì)量的前提下,盡量減少傳輸?shù)臄?shù)據(jù)率,有利于后續(xù)處理的硬件實現(xiàn),做到實時處理.論文結(jié)合電子所合成孔徑雷達(dá)實時成像處理系統(tǒng),設(shè)計開發(fā)了基于Xilinx Virtex-E FPGA的星載SAR高速預(yù)處理板,該信號處理板處理能力強,結(jié)構(gòu)緊湊,運行效率高;其硬件電路的設(shè)計思路和結(jié)構(gòu)形式有很強的通用性和使用價值.論文重點研究了預(yù)處理的核心部分—固定系數(shù)FIR濾波器的設(shè)計問題.而固定系數(shù)FIR濾波器的實現(xiàn)問題的重點又是FPGA內(nèi)部的固定系數(shù)FIP濾波器實現(xiàn)問題,針對FPGA內(nèi)部的查找表資源,我們選擇目前流行的分布式算法來實現(xiàn)FIR濾波器的設(shè)計.對比于預(yù)處理器中其他濾波器設(shè)計方案,基于FPGA分布式算法的FIR濾波器的設(shè)計,避免了乘累加運算,提高了系統(tǒng)運行的速度并且節(jié)省了大量的FPGA資源.并且由于FPGA可編程的特性,所以可以靈活的改變?yōu)V波器的系數(shù)和階數(shù).所設(shè)計的電路簡單高速,工作正常、可靠,完全滿足了預(yù)處理器設(shè)計的技術(shù)要求.隨著超大規(guī)模集成電路技術(shù),高密度存儲器技術(shù),計算機(jī)技術(shù)的發(fā)展,一個全數(shù)字化的機(jī)載實時成像處理系統(tǒng)的研制,已經(jīng)不是非常困難的事情了.而在現(xiàn)有條件下,全數(shù)字化的高分辨率星載實時成像處理系統(tǒng)的研制,將是一個非常具有挑戰(zhàn)意義的課題,論文以星載SAR的預(yù)處理器設(shè)計為例,拋磚引玉,希望對未來全數(shù)字化星載實時成像處理系統(tǒng)的研制起到一定參考價值.

    標(biāo)簽: FPGA SAR 星載 預(yù)處理

    上傳時間: 2013-07-03

    上傳用戶:lanhuaying

  • ARM開發(fā)板原理圖

    ARM開發(fā)板原理圖,有了這個圖,可以自己做一個簡易的圖,從而加深自己知識的理解。

    標(biāo)簽: ARM 開發(fā)板原理圖

    上傳時間: 2013-07-17

    上傳用戶:zhangyigenius

  • LED顯示屏單元板芯片介紹

    LED顯示屏單元板芯片介紹 IC的管腳功能 IC芯片分別:74HC245、74HC595、74HC138、74HC04、4953。各IC管腳功能如下: A: 74HC245功能是放大及緩沖。各引腳如圖 20 和1接電源(+5V) 19腳和10腳接電源地(GND)

    標(biāo)簽: LED 顯示屏 單元板 芯片介紹

    上傳時間: 2013-05-17

    上傳用戶:小楊高1

主站蜘蛛池模板: 辽宁省| 绥棱县| 漳平市| 海伦市| 曲周县| 邯郸市| 西昌市| 广丰县| 靖远县| 华坪县| 武平县| 怀宁县| 赤水市| 荆州市| 平安县| 高雄县| 遂平县| 莎车县| 西贡区| 隆安县| 苏尼特右旗| 长岭县| 阳原县| 庆城县| 泽州县| 长治市| 麦盖提县| 阜城县| 杨浦区| 连山| 城口县| 鄂伦春自治旗| 崇仁县| 通州市| 江油市| 盱眙县| 潮安县| 宜州市| 工布江达县| 安达市| 沂南县|