二次雷達(dá)(Secondary Surveillance Radar)是民航空中管制(Air Traffic Control)和軍事敵我識別(Identification Friend or Foe)系統(tǒng)中的關(guān)鍵部分,由于這兩個應(yīng)用領(lǐng)域都要求很高的可靠性和穩(wěn)定性,因此,二次雷達(dá)一直是國內(nèi)外雷達(dá)信號處理領(lǐng)域的研究熱點(diǎn).傳統(tǒng)的機(jī)載二次雷達(dá)應(yīng)答器普遍采用中小規(guī)模集成電路和分立元件設(shè)計(jì),其穩(wěn)定性和可靠性差,實(shí)時處理能力也很有限,無法完成高密度、大容量的應(yīng)答.針對這些缺陷,本論文提出一種全新的應(yīng)答數(shù)字信號處理器硬件結(jié)構(gòu),即FPGA+DSP的混合結(jié)構(gòu).這種硬件體系結(jié)構(gòu)的特點(diǎn)是可靠性高,集成度高,通用性強(qiáng),適于模塊化設(shè)計(jì),處理速度快,能實(shí)時處理多個應(yīng)答信號,以及進(jìn)行置信度分析和生成報表.此項(xiàng)目中,本文作者主要負(fù)責(zé)FPGA部分硬件設(shè)計(jì).FPGA主要完成雙通道數(shù)據(jù)采集、產(chǎn)生視頻信號和旁瓣抑制信號、計(jì)算當(dāng)前飛機(jī)相對本地接收天線的方位和距離、與DSP實(shí)時交換數(shù)據(jù)、上傳報表等功能.論文詳細(xì)分析了接收機(jī)信號處理算法在FPGA中的硬件實(shí)現(xiàn)方案,在提高系統(tǒng)可靠性、堅(jiān)固性以及FPGA資源的合理利用方面做了深入的探討.同時給出不同層次關(guān)鍵模塊的HDL實(shí)現(xiàn)及其時序仿真結(jié)果.
標(biāo)簽: FPGA 機(jī)載 二次雷達(dá) 硬件系統(tǒng)
上傳時間: 2013-04-24
上傳用戶:西伯利亞狼
在無線通信系統(tǒng)中,信號在傳輸過程中由于多徑效應(yīng)和信道帶寬的有限性以及信道特性的不完善性導(dǎo)致不可避免地產(chǎn)生碼間串?dāng)_(Intersymbol Interference).為了克服碼間串?dāng)_所帶來的信號畸變,則必須在接收端增加均衡器,以補(bǔ)償信道特性,正確恢復(fù)發(fā)送序列.盲均衡器由于不需要訓(xùn)練序列,僅利用接收信號的統(tǒng)計(jì)特性就能對信道特性進(jìn)行均衡,消除碼間串?dāng)_,成為近年來通信領(lǐng)域研究的熱點(diǎn)課題.本課題采用已經(jīng)取得了很多研究成果的Bussgang類盲均衡算法,主要因?yàn)樗挠?jì)算復(fù)雜度小,便于實(shí)時實(shí)現(xiàn),具有較好的性能.本文探討了以FPGA(Field Programmable Gates Array)為平臺,使用Verilog HDL(Hardware Description Language)語言設(shè)計(jì)并實(shí)現(xiàn)基于Bussgang類型算法的盲均衡器的硬件系統(tǒng).本文簡要介紹了Bussgang類型盲均衡算法中的判決引導(dǎo)LMS(DDLMS)和常模(CMA)兩種算法和FPGA設(shè)計(jì)流程.并詳細(xì)闡述了基于FPGA的信道盲均衡器的設(shè)計(jì)思想、設(shè)計(jì)結(jié)構(gòu)和Verilog設(shè)計(jì)實(shí)現(xiàn),以及分別給出了各個模塊的結(jié)構(gòu)框圖以及驗(yàn)證結(jié)果.本課題所設(shè)計(jì)和實(shí)現(xiàn)的信道盲均衡器,為電子設(shè)計(jì)自動化(EDA)技術(shù)做了有益的探索性嘗試,對今后無線通信系統(tǒng)中的單芯片可編程系統(tǒng)(SOPC)的設(shè)計(jì)運(yùn)用有著積極的借鑒意義.
上傳時間: 2013-07-25
上傳用戶:cuibaigao
Internet現(xiàn)已成為社會重要的信息流通渠道。嵌入式系統(tǒng)能夠連接到 Internet上面將信息傳送到幾乎世界上的任何一個地方。嵌入式設(shè)備與Internet的結(jié)合代表著嵌入式系統(tǒng)和網(wǎng)絡(luò)技術(shù)的真正未來。隨著IPv6的應(yīng)用,設(shè)備都可能獲得一個全球唯一的IP地址,通過IP地址和互聯(lián)網(wǎng)相連成為一個網(wǎng)絡(luò)設(shè)備。因此隨著電子技術(shù)和Internet技術(shù)的發(fā)展使的家用電子電器產(chǎn)品步向智能化網(wǎng)絡(luò)化的智能家居方向。智能家居是集成微電子技術(shù)與控制技術(shù)當(dāng)前嵌入式系統(tǒng)典型的代表。 本文將嵌入式技術(shù)與電力載波通信協(xié)議X-10技術(shù)結(jié)合起來來實(shí)現(xiàn)智能家居控制系統(tǒng),著重研究智能家居控制系統(tǒng)的核心一基于ARM核的智能家居網(wǎng)關(guān)軟硬件設(shè)計(jì)。智能家居網(wǎng)關(guān)是一個嵌入式WEB服務(wù)器,用戶通過登陸智能家居網(wǎng)關(guān)進(jìn)而實(shí)現(xiàn)對智能家居網(wǎng)關(guān)的遠(yuǎn)程控制操作,智能家居網(wǎng)關(guān)將接收到的用戶命令進(jìn)行“翻譯”之后向家庭電力線發(fā)送X-10指令,實(shí)現(xiàn)對家庭設(shè)備的控制。 本文首先分析基于ARM的智能家居控制系統(tǒng)的原理及X-10技術(shù);然后給出具體基于ARM平臺的硬件電路設(shè)計(jì),本文在以LPC2210為處理器實(shí)現(xiàn)智能家居控制系統(tǒng)的設(shè)計(jì)中,給出詳細(xì)設(shè)計(jì)步驟與過程。本系統(tǒng)主要電路包括有電源電路、鍵盤電路、LCD顯示電路、存儲電路、網(wǎng)口電路、及X-10電力載波電路等等;其次ARM平臺軟件實(shí)現(xiàn)是本文的一個重點(diǎn)。本文主要分三步來實(shí)現(xiàn):第一步實(shí)現(xiàn)了在LPC2200系列處理器上的嵌入式操作系統(tǒng)uC/OS-Ⅱ的移植、第二步實(shí)現(xiàn)TCP/IP協(xié)議棧LWIP在嵌入式操作系統(tǒng)上的移植、第三步實(shí)現(xiàn)WEB服務(wù)器的組建以及應(yīng)用軟件設(shè)計(jì)。最后系統(tǒng)在搭建完軟硬件平臺之后,進(jìn)入調(diào)試結(jié)果環(huán)節(jié)。系統(tǒng)運(yùn)行后本人使用本地示波器觀看波形,然后通過對波形的解析與X-10指令的對照來驗(yàn)證基于ARM的智能家居控制系統(tǒng)的可行性,進(jìn)而實(shí)現(xiàn)了X-10信息家電與Internet的互連控制。
標(biāo)簽: ARM 智能家居控制系統(tǒng)
上傳時間: 2013-06-04
上傳用戶:WS Rye
串行數(shù)字接口SDI是目前使用最廣泛的數(shù)字視頻接口。它是遵循SMPTE-259M和EBtJ-Tech-3267標(biāo)準(zhǔn)制定的,己經(jīng)被世界上眾多數(shù)字視頻設(shè)備生產(chǎn)廠家普遍采納并作為標(biāo)準(zhǔn)視頻接口,主要用在非線性編輯系統(tǒng)、視頻服務(wù)器、虛擬演播室以及數(shù)字切換矩陣和數(shù)字光端機(jī)等場合。 以往的SDI接口在實(shí)現(xiàn)方法上有成本高、靈活性低等缺點(diǎn),針對這些不足,本文在研究串行數(shù)字接口工作原理的基礎(chǔ)上,提出了一種基于FPGA的標(biāo)清串行數(shù)字接口(SD-SDI)的設(shè)計(jì)方案,并使用SOPC Builder構(gòu)成一個Nios II處理器系統(tǒng),將SDI接口以IP核形式嵌入到FPGA內(nèi)部,從而提高系統(tǒng)的集成度,使之具有視頻數(shù)據(jù)處理速度快、實(shí)時性強(qiáng)、性價比高的特點(diǎn)。具體研究內(nèi)容包括: 1.在分析SDI接口的硬件結(jié)構(gòu)和工作原理的基礎(chǔ)上,提出了串行數(shù)字接口的嵌入式系統(tǒng)設(shè)計(jì)方法,完成了SDI接口卡的FPGA芯片內(nèi)部配置以及驅(qū)動電路、均衡電路、電源電路等硬件電路設(shè)計(jì)。 2.采用軟邏輯方法實(shí)現(xiàn)SDI接口的傳輸功能,進(jìn)行了具體的模塊化設(shè)計(jì)與仿真。 3.引入Nios II嵌入式軟核處理器對數(shù)據(jù)進(jìn)行處理,設(shè)計(jì)了視頻圖像數(shù)據(jù)的采集程序。 該傳輸系統(tǒng)以Altera公司的Cyclone II EP2C35F672C8為核心芯片,通過發(fā)送和接收電路的共同作用,能夠完成標(biāo)清數(shù)字視頻信號的傳輸,初步確立了以SDI接口為數(shù)據(jù)源的視頻信號傳輸系統(tǒng)的整體模式和框架。
上傳時間: 2013-04-24
上傳用戶:標(biāo)點(diǎn)符號
隨著信息產(chǎn)業(yè)的不斷發(fā)展,人們對數(shù)據(jù)傳輸速率要求越來越高,從而對數(shù)據(jù)發(fā)送端和接收端的性能都提出了更高的要求。接收機(jī)的一個重要任務(wù)就是在于克服各種非理想因素的干擾下,從接收到的被噪聲污染的數(shù)據(jù)信號中提取同步信息,并進(jìn)而將數(shù)據(jù)正確的恢復(fù)出來。而數(shù)據(jù)恢復(fù)電路是光纖通信和其他許多類似數(shù)字通信領(lǐng)域中不可或缺的關(guān)鍵電路,其性能決定了接收端的總體性能。 目前,數(shù)據(jù)恢復(fù)電路的結(jié)構(gòu)主要有“時鐘提取”和“過采樣”兩種結(jié)構(gòu)。基于“過采樣”的數(shù)據(jù)恢復(fù)方法的關(guān)鍵是過采樣,即通過引入?yún)⒖紩r鐘,并增加時鐘源個數(shù)的方式來代替第一種方法中的“時鐘提取”。與“時鐘提取”的數(shù)據(jù)恢復(fù)方法相比,基于“過采樣”的數(shù)據(jù)恢復(fù)方法在性能上還有較大的差距,但是后者擁有高帶寬、立即鎖存能力、較低的等待時間和更高的抖動容限,更易于通過數(shù)字的方法實(shí)現(xiàn),實(shí)現(xiàn)更簡單,成本更低,并且這是一種數(shù)字化的模擬技術(shù)。如果能通過“過采樣”方法在普通的邏輯電路上實(shí)現(xiàn)622.08Mb/s甚至更高速率的數(shù)據(jù)恢復(fù),并將它作為一個IP模塊來代替專用的時鐘恢復(fù)芯片,這無疑將是性能和成本的較好結(jié)合。 本文主要研究“過采樣”數(shù)據(jù)恢復(fù)電路的基本原理,通過全數(shù)字的設(shè)計(jì)方法,給出了在低成本可編程器件FPGA上實(shí)現(xiàn)數(shù)據(jù)恢復(fù)電路兩種不同的過采樣的實(shí)現(xiàn)方案,即基于時鐘延遲的過采樣和基于數(shù)據(jù)延遲的過采樣。基于時鐘延遲的過采樣數(shù)據(jù)恢復(fù)電路方案,通過測試驗(yàn)證,其最高恢復(fù)的數(shù)據(jù)傳輸率可達(dá)到640Mb/s。測試結(jié)果表明,采用該方案實(shí)現(xiàn)的時鐘恢復(fù)電路可工作在光纖通信系統(tǒng)STM-4速率級,即622.08MHz頻率上,各方面指標(biāo)基本符合要求。
標(biāo)簽: FPGA 光接收機(jī) 數(shù)據(jù)恢復(fù) 電路
上傳時間: 2013-04-24
上傳用戶:axxsa
擴(kuò)展頻譜通信技術(shù),它的突出優(yōu)點(diǎn)是保密性好,抗干擾性強(qiáng).隨著通信系統(tǒng)與現(xiàn)代計(jì)算機(jī)軟、硬件技術(shù)與微電子技術(shù)發(fā)展,越來越多的通信系統(tǒng)構(gòu)建于這種技術(shù)之上.在實(shí)際擴(kuò)頻通信系統(tǒng)工程中,用得比較普遍的是直擴(kuò)方式和跳頻方式,它們的不同在于直擴(kuò)是采取隱藏的方式對抗干擾,而跳頻采取躲避的方式. 西方國家早在20世紀(jì)50年代就開始對跳頻通信進(jìn)行研究,在上個世紀(jì)末的幾次局部戰(zhàn)爭中,跳頻電臺得到了普遍的應(yīng)用.跳頻通信的發(fā)展促進(jìn)了其對抗技術(shù)的發(fā)展,目前,世界主要幾個軍事先進(jìn)的國家,已經(jīng)研究出高性能的跳頻通信對抗設(shè)備,國內(nèi)這方面的發(fā)展相對國外差距比較大. 未來戰(zhàn)爭是科學(xué)技術(shù)的斗爭,研究跳頻通信對抗勢在必行.基于這種目的,本文研究和設(shè)計(jì)了跳頻檢測的FPGA實(shí)現(xiàn),利用基于時頻分析的處理方法,完成了跳頻信號檢測的FPGA實(shí)現(xiàn),通過測試,表明系統(tǒng)達(dá)到了設(shè)計(jì)要求,可以滿足實(shí)際的需要.主要內(nèi)容包括: 1.概述了跳頻檢測接收研究的發(fā)展動態(tài),闡述了擴(kuò)展頻譜通信及短時傅立葉變換的原理. 2.分析了基于快速傅立葉變換(FFT)處理跳頻信號,檢測跳頻的可行性,利用FFT檢測頻譜的原理,合理使用頻譜采樣策略,做到了增加頻譜利用率,提高了檢測概率和分析信噪比;利用抽取內(nèi)插技術(shù)完成數(shù)據(jù)速率的轉(zhuǎn)換,使其滿足后續(xù)信號的處理要求;利用同相和正交的DDC實(shí)現(xiàn)結(jié)構(gòu),完成對跳頻信號的解跳. 3.設(shè)計(jì)完成了跳頻信號檢測與接收系統(tǒng)的FPGA實(shí)現(xiàn),其主要包括:數(shù)據(jù)速率變換的實(shí)現(xiàn),FIR低通濾波器的實(shí)現(xiàn),快速傅立葉變換(FFT)的實(shí)現(xiàn),下變頻的實(shí)現(xiàn)等.在濾波器的實(shí)現(xiàn)中,提出了兩種設(shè)計(jì)方法:基于常系數(shù)乘法器和分布式算法濾波器,分析了上述兩種方法的優(yōu)缺點(diǎn),選擇用分布式算法實(shí)現(xiàn)設(shè)計(jì)中的低通濾波器;在快速傅立葉變換實(shí)現(xiàn)中,分析了基2和基4的算法結(jié)構(gòu),并分別實(shí)現(xiàn)了基2和基4的算法,滿足了不同場合對處理器的要求.在下變頻的設(shè)計(jì)中,使用濾波器的多相結(jié)構(gòu)完成抽取的實(shí)現(xiàn),并使用低通濾波器使信號帶寬滿足指標(biāo)的要求.此外,設(shè)計(jì)中還包括雙端口RAM的實(shí)現(xiàn),比較模塊的實(shí)現(xiàn)、數(shù)據(jù)緩存模塊和串并轉(zhuǎn)換模塊的實(shí)現(xiàn). 4.介紹了實(shí)現(xiàn)系統(tǒng)的硬件平臺.
標(biāo)簽: 跳頻信號 檢測 接收系統(tǒng)
上傳時間: 2013-04-24
上傳用戶:zttztt2005
正交頻分復(fù)用技術(shù)(OFDM)是未來寬帶無線通信中的關(guān)鍵技術(shù)。隨著用戶對實(shí)時多媒體業(yè)務(wù),高速移動業(yè)務(wù)需求的迅速增加,OFDM由于其頻譜效率高,抗多徑效應(yīng)能力強(qiáng),抗干擾性能好等特點(diǎn),該技術(shù)正得到了廣泛的應(yīng)用。 OFDM系統(tǒng)的子載波之間必須保持嚴(yán)格的正交性,因此對符號定時和載波頻偏非常敏感。本課題的主要任務(wù)是分析各種算法的性能的優(yōu)劣,選取合適的算法進(jìn)行FPGA的實(shí)現(xiàn)。 本文首先簡要介紹了無線信道的傳輸特性和OFDM系統(tǒng)的基本原理,進(jìn)而對符號同步和載波同步對接收信號的影響做了分析。然后對比了非數(shù)據(jù)輔助式同步算法和數(shù)據(jù)輔助式同步算法的不同特點(diǎn),決定采用數(shù)據(jù)輔助式同步算法來解決基于IEEE 802.16-2004協(xié)議的突發(fā)傳輸系統(tǒng)的同步問題。最后部分進(jìn)行了算法的實(shí)現(xiàn)和仿真,所有實(shí)現(xiàn)的仿真均在QuartusⅡ下按照IEEE 802.16-2004協(xié)議的符號和前導(dǎo)字的結(jié)構(gòu)進(jìn)行。 本文的主要工作:(1)采用自相關(guān)和互相關(guān)聯(lián)合檢測算法同時完成幀到達(dá)檢測和符號同步估計(jì),只用接收數(shù)據(jù)的符號位做相關(guān)運(yùn)算,有效地解決了判決門限需要變化的問題,同時也減少了資源的消耗;(2)在時域分?jǐn)?shù)倍頻偏估計(jì)時,利用基于流水線結(jié)構(gòu)的Cordic模塊計(jì)算長前導(dǎo)字共軛相乘后的相角,求出分?jǐn)?shù)倍頻偏的估計(jì)值;(3)采用滑動窗口相關(guān)求和的方法估計(jì)整數(shù)倍頻偏值,在此只用頻域數(shù)據(jù)的符號位做相關(guān)運(yùn)算,有效地解決了傳統(tǒng)算法估計(jì)速度慢的缺點(diǎn),同時也減少了資源的消耗。
上傳時間: 2013-05-23
上傳用戶:宋桃子
普通GPS接收機(jī)在特殊環(huán)境下,如在高樓林立的城市中心,林木遮擋的森林公路,特別是在隧道和室內(nèi)環(huán)境的情況下,由于衛(wèi)星信號非常微弱,載噪比(Carrier Noise Ratio,C/No)通常都在34dB-Hz以下,很難有效捕獲到衛(wèi)星信號,導(dǎo)致無法正常定位。惡劣條件下的定位有廣闊的發(fā)展和應(yīng)用前景,特別是在交通事故、火災(zāi)和地震等極端環(huán)境下,快速準(zhǔn)確定位當(dāng)事者所處位置對于降低事態(tài)損失和營救受傷者是極為重要的。歐美和日本等發(fā)達(dá)國家也都制定了相應(yīng)的提高惡劣條件下高靈敏度定位能力的發(fā)展政策。而高靈敏度GPS接收機(jī)定位的關(guān)鍵在于GPS微弱信號的處理。 本課題的主要研究內(nèi)容是針對GPS微弱信號改進(jìn)處理方法。針對傳統(tǒng)GPS接收機(jī)信號捕獲中的串行搜索方法提出了基于批處理的微弱信號捕獲方法,來提高低信噪比情況下微弱信號的捕獲能力,實(shí)現(xiàn)快速高靈敏度的準(zhǔn)確捕獲;針對捕獲微弱信號處理大量數(shù)據(jù)導(dǎo)致的運(yùn)算量激增,運(yùn)用雙塊零拓展(Double Block Zero Padding,DBZP)處理方法減少運(yùn)算量同時縮短捕獲時間。針對傳統(tǒng)GPS接收機(jī)延遲鎖相環(huán)跟蹤算法提出了基于卡爾曼濾波的新型捕獲算法,減小延遲鎖相環(huán)失鎖造成的信號跟蹤丟失概率,來提高惡劣環(huán)境下低信噪比信號的跟蹤能力,實(shí)現(xiàn)微弱信號的連續(xù)可靠跟蹤。通過提高GPS微弱信號的捕獲與跟蹤能力,進(jìn)而使GPS接收機(jī)在惡劣環(huán)境下衛(wèi)星信號微弱時能夠?qū)崿F(xiàn)較好的定位與導(dǎo)航。 通過擬合GPS接收機(jī)實(shí)際接收到的原始數(shù)據(jù),構(gòu)造出不同載噪比的數(shù)字信號,分別對提出的針對微弱信號的捕獲與跟蹤算法進(jìn)行仿真比較驗(yàn)證,結(jié)果表明,對接收機(jī)后端信號處理部分作出的算法改進(jìn)使得GPS接收機(jī)可以更好的處理微弱信號,并且具有較高的靈敏度和精度。文章同時針對提出的數(shù)據(jù)處理特征使用FPGA技術(shù)對算法主要的數(shù)據(jù)處理部分進(jìn)行了初步的構(gòu)架實(shí)現(xiàn)并進(jìn)行了板級驗(yàn)證,結(jié)果表明,利用FPGA技術(shù)可以較好的實(shí)現(xiàn)算法的數(shù)據(jù)處理功能。文章最后給出了結(jié)論,通過提出的基于批處理和基于DBZP方法的捕獲算法以及基于卡爾曼濾波的信號跟蹤算法,可以有效地解決微弱GPS信號處理的難題,進(jìn)而實(shí)現(xiàn)微弱信號環(huán)境下的定位與導(dǎo)航。
標(biāo)簽: FPGA GPS 信號實(shí)時處理
上傳時間: 2013-04-24
上傳用戶:變形金剛
短波通信由于其固有的優(yōu)點(diǎn),在無線通信特別是軍事通信中有著很重要的應(yīng)用,國內(nèi)外對短波電臺以及高速調(diào)制解調(diào)器的研究也是相當(dāng)多,然而有些硬件結(jié)構(gòu)相似的電臺信號特征差異卻很大,這極大地限制了不同電臺間的互通互連。而軟件無線電用軟件代替部分硬件,可以通過不同軟件模塊來實(shí)現(xiàn)不同的功能,因此利用軟件無線電,可以在相同的硬件平臺上,實(shí)現(xiàn)多種短波數(shù)字化業(yè)務(wù),而本文重點(diǎn)研究的就是基于軟件無線電的短波串行體制。 首先對短波串行體制標(biāo)準(zhǔn)進(jìn)行了詳細(xì)地研究,并對發(fā)射端實(shí)現(xiàn)方法進(jìn)行了具體的說明。其次闡述了中頻數(shù)字接收機(jī)相關(guān)基本理論,在研究信號采樣理論、多速率數(shù)字信號處理理論、濾波器設(shè)計(jì)理論、FPGA硬件數(shù)字算法等基礎(chǔ)上,并結(jié)合實(shí)際應(yīng)用要求,提出了適合于FPGA實(shí)現(xiàn)的數(shù)字化中頻處理系統(tǒng)方案,對系統(tǒng)進(jìn)行了仿真,驗(yàn)證了系統(tǒng)方案的可行性,然后通過Verilog編程完成了數(shù)字下變頻的FPGA實(shí)現(xiàn),效果較好。最后對接收端的基帶處理方法進(jìn)行了一些探索。
標(biāo)簽: FPGA DSP 數(shù)字化 接收機(jī)
上傳時間: 2013-07-19
上傳用戶:czh415
當(dāng)前數(shù)字電視方興未艾,但是數(shù)字電視的普及需要很長的一個過程.在這個過程中我們既要利用現(xiàn)有的模擬電視系統(tǒng),同時又要逐步的提高模擬電視的收視質(zhì)量.目前市場上出現(xiàn)一種基于數(shù)字處理方法提高傳統(tǒng)模擬電視信號接收質(zhì)量的... 被引用次數(shù): 5
標(biāo)簽: FPGA 視頻 處理系統(tǒng)
上傳時間: 2013-07-20
上傳用戶:lanhuaying
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1