數(shù)字電子技術(shù)基礎(chǔ)實(shí)驗(yàn)+標(biāo)準(zhǔn)集成電路數(shù)據(jù)手冊(cè)--TTL電路 高速CMOS電路接口電路 電子書(shū)4本合集電子、通信、計(jì)算機(jī)、信息與自動(dòng)控制等專(zhuān)業(yè)開(kāi)設(shè)的《數(shù)字電子技術(shù)
基礎(chǔ)》及其實(shí)驗(yàn)等專(zhuān)業(yè)基礎(chǔ)課,旨在加深學(xué)生對(duì)理論知識(shí)的理解,培養(yǎng)學(xué)
生分析、設(shè)計(jì)、組裝和調(diào)試數(shù)字電路的基本技能,掌握科學(xué)的實(shí)驗(yàn)方法,
為以后其它專(zhuān)業(yè)課的學(xué)習(xí)打下堅(jiān)實(shí)的基礎(chǔ)。為此,應(yīng)加強(qiáng)各種形式的實(shí)踐
活動(dòng)。
隨著科學(xué)技術(shù)的發(fā)展,尤其是微電子技術(shù)和計(jì)算機(jī)技術(shù)的發(fā)展,數(shù)字電
路的實(shí)驗(yàn)手段不斷得到更新、完善和發(fā)展。除了采用常規(guī)的 TTL、COMS 器件
(邏輯門(mén)電路,觸發(fā)器,計(jì)數(shù)器等)進(jìn)行實(shí)驗(yàn)外,以后將逐步走向使用 PLD
(可編程邏輯器件)進(jìn)行實(shí)驗(yàn)、開(kāi)發(fā)。采用 CPLD/FPGA 可編程邏輯器件,借
助計(jì)算機(jī)輔助設(shè)計(jì)軟件進(jìn)行數(shù)字電路的設(shè)計(jì),這種硬件軟件化的方法具有設(shè)
計(jì)容易,修改和調(diào)試方便的優(yōu)點(diǎn),有效的提高了實(shí)驗(yàn)效率。
本書(shū)根據(jù)教育部啟動(dòng)的“面向 21 世紀(jì)高等工程教育教學(xué)內(nèi)容和課程體
系改革計(jì)劃”的要求,在廠(chǎng)家所提供的資料及設(shè)備基礎(chǔ)上編寫(xiě)而成,涵蓋了
《數(shù)字電子技術(shù)基礎(chǔ)》課程全部實(shí)驗(yàn)內(nèi)容,建立一種綜合性、開(kāi)放性、設(shè)計(jì)
性和創(chuàng)造性的實(shí)驗(yàn)教學(xué)模式,可根據(jù)專(zhuān)業(yè)教學(xué)要求選擇實(shí)驗(yàn)內(nèi)容。
實(shí)驗(yàn)內(nèi)容的安排遵循由淺入深,由易到難的原則,考慮不同層次需要,
既有測(cè)試、驗(yàn)證的內(nèi)容,也有設(shè)計(jì)、研究的內(nèi)容,可以充分發(fā)揮學(xué)生的主動(dòng)
性和創(chuàng)造性,進(jìn)一步提高學(xué)生的實(shí)驗(yàn)技能和理論分析能力。
標(biāo)簽:
數(shù)字電子
集成電路
ttl
cmos
接口
上傳時(shí)間:
2022-03-20
上傳用戶(hù):