針對(duì)超聲波應(yīng)用系統(tǒng)易受噪聲干擾以及超聲波信號(hào)的空間衰減現(xiàn)象影響, 從而要求 超聲波傳感器工作在其最佳特性的特點(diǎn), 論證了驅(qū)動(dòng)脈沖信號(hào)的控制精度對(duì)傳感器工作特 性的影響, 給出了傳感器驅(qū)動(dòng)信號(hào)脈沖寬度與傳感器頻率之間的最佳關(guān)系式, 提出了采用復(fù) 雜可編程邏輯器件(CPLD) 產(chǎn)生傳感器驅(qū)動(dòng)控制信號(hào)的方法, 將該方法應(yīng)用于一超聲波流 量計(jì)測(cè)量系統(tǒng)中, 得到了比傳統(tǒng)型單片機(jī)控制電路更好的控制精度和控制效果。
標(biāo)簽: 超聲波 信號(hào) 應(yīng)用系統(tǒng) 干擾
上傳時(shí)間: 2014-01-12
上傳用戶:qunquan
首先介紹了Visual C++開(kāi)發(fā)環(huán)境及概要性地介紹了基于MFC 的應(yīng)用程 序,然后詳細(xì)講解了圖形和文本輸出、對(duì)話框和Windows 標(biāo)準(zhǔn)控件、菜單、工具欄、狀態(tài) 欄、文檔視圖、數(shù)據(jù)庫(kù)、組件與ActiveX 控件、動(dòng)態(tài)鏈接庫(kù)、多線程及網(wǎng)絡(luò)等編程技術(shù)。
標(biāo)簽: Visual MFC 開(kāi)發(fā)環(huán)境
上傳時(shí)間: 2014-11-27
上傳用戶:agent
將PID 控制與模糊控制的簡(jiǎn)便性、靈活性以及魯棒性融為一體,構(gòu)造了一個(gè)參數(shù)自整定模糊PID 控制器. 通過(guò)模糊控制規(guī)則在線調(diào)整PID 控制器的參數(shù),并利用MATLAB 語(yǔ)言結(jié)合具體實(shí)例方便而快速地實(shí)現(xiàn)了該控制器的計(jì)算機(jī)仿真. 仿真結(jié)果表明:該控制方法提高了控制系統(tǒng)的動(dòng)、靜態(tài)特性,使系統(tǒng)獲得了較好的性能.
標(biāo)簽: PID MATLAB 參數(shù) 模糊控制
上傳時(shí)間: 2016-05-09
上傳用戶:sardinescn
編寫完整的VLAN構(gòu)建方案。包括所需設(shè)備以及詳細(xì)列明各個(gè)步驟。 利用實(shí)驗(yàn)室提供的設(shè)備完成VLAN構(gòu)建。測(cè)試其可用性。 通過(guò)各種方式記錄構(gòu)建過(guò)程。如照片,文字記錄等等。 編寫完善的構(gòu)建報(bào)告書(shū)。寫明構(gòu)建過(guò)程中所遇到的問(wèn)題,解決方法,體會(huì)和總結(jié)等等。
上傳時(shí)間: 2014-09-07
上傳用戶:維子哥哥
由于快速性的要求,空中對(duì)準(zhǔn)在大失準(zhǔn)角下進(jìn)行.仿真結(jié)果證實(shí)了該方法的可行性。
標(biāo)簽:
上傳時(shí)間: 2013-12-18
上傳用戶:songyue1991
加權(quán)核函數(shù)的靜態(tài)雜波抑制效果以及殘留噪聲的高斯性和獨(dú)立性檢驗(yàn)實(shí)驗(yàn)結(jié)果演示程序。 另外,包括Uniform和Gabor加權(quán)核函數(shù)相結(jié)合的靜態(tài)雜波抑制效果以及殘留噪聲的高斯性和獨(dú)立性檢驗(yàn)實(shí)驗(yàn)結(jié)果演示程序。
標(biāo)簽: 加權(quán) 核函數(shù) 雜波 實(shí)驗(yàn)結(jié)果
上傳時(shí)間: 2014-07-27
上傳用戶:561596
包括相鄰幀差分結(jié)果的高斯性和獨(dú)立性檢驗(yàn)實(shí)驗(yàn)結(jié)果演示程序。
標(biāo)簽: 幀 差分 實(shí)驗(yàn)結(jié)果 高斯
上傳時(shí)間: 2016-05-10
上傳用戶:gtf1207
PHILIPS MF RC500 高整合性ISO 14443A reader IC Datasheet
標(biāo)簽: Datasheet PHILIPS 14443A reader
上傳時(shí)間: 2016-05-10
上傳用戶:小儒尼尼奧
可計(jì)算性與計(jì)算復(fù)雜性課件是計(jì)算機(jī)學(xué)科研究生階段的必修課程,非常重要,有助于對(duì)計(jì)算機(jī)理論的學(xué)習(xí)
標(biāo)簽: 計(jì)算 研究生 計(jì)算機(jī)
上傳時(shí)間: 2016-05-10
上傳用戶:kristycreasy
介紹了一種基于大規(guī)模FPGA及高性能DSP芯片的機(jī)載雷達(dá)信號(hào)處理嵌入式系統(tǒng)的設(shè)計(jì)方案及設(shè)計(jì)實(shí)現(xiàn)。 采用標(biāo)準(zhǔn)的VME總線及基于FPGA內(nèi)嵌MGT的高速串行互連技術(shù),具有實(shí)時(shí)性強(qiáng)、集成度高以及軟硬件可編程易于系統(tǒng) 擴(kuò)展及重構(gòu)的特點(diǎn)。
上傳時(shí)間: 2016-05-11
上傳用戶:youmo81
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1