逆變器作為光伏陣列和電網(wǎng)接口的主要設(shè)備,它的性能決定著整個光伏發(fā)電系統(tǒng)的性能。為了將光伏陣列產(chǎn)生的電能最大限度地饋入電網(wǎng),并提高其運行的穩(wěn)定度、可靠性和精確度,必須對并網(wǎng)逆變器的主電路拓撲選擇、濾波器參數(shù)設(shè)計及其控制策略選取等進行深入研究。 論文首先分析了光伏發(fā)電的國內(nèi)外發(fā)展現(xiàn)狀和應(yīng)用前景,對光伏并網(wǎng)發(fā)電系統(tǒng)的種類、結(jié)構(gòu)和并網(wǎng)標(biāo)準(zhǔn)進行了綜述。針對眾多適用于光伏并網(wǎng)的逆變器拓撲進行了詳細的比較分析,最終確定了一臺單相滿載功率1kW、并網(wǎng)電壓220V的逆變器拓撲及其主電路參數(shù),對其輸出濾波器參數(shù)進行設(shè)計,并對其進行了幅頻特性分析。 其次,詳細分析和研究逆變器的并網(wǎng)控制策略,確定了在獨立工作模式下的瞬時電壓控制策略和在并網(wǎng)工作模式下的瞬時電流控制策略。根據(jù)選定的控制策略分別對其控制系統(tǒng)進行了建模和閉環(huán)參數(shù)設(shè)計,并利用Sabet軟件進行系統(tǒng)仿真,驗證了系統(tǒng)建模和設(shè)計的正確性。 接著,在分析光伏陣列特性的基礎(chǔ)上,總結(jié)和比較了常用的幾種MPPT(Maximum Power Point Tracking)控制方法,通過擾動觀測法對并網(wǎng)逆變器輸出電流的控制,實現(xiàn)了光伏陣列的MPPT,并給出了設(shè)計方案和實驗驗證。 最后,根據(jù)以上分析結(jié)果,研制了一臺基于DSP控制的光伏并網(wǎng)逆變器的試驗樣機,并詳述了其軟硬件的設(shè)計方案,給出了相關(guān)實驗結(jié)果。
標(biāo)簽: 單相 光伏并網(wǎng) 逆變器
上傳時間: 2013-04-24
上傳用戶:天天天天
本文以濾波技術(shù)飛速發(fā)展,小波濾波優(yōu)越性的凸現(xiàn),以及虛擬儀器的易操作等良好特性為背景,以簡單易行和濾波效果良好為研究目的,展開本文信號濾波處理的研究工作。 在深入研究三種小波濾波方法原理和優(yōu)缺點的基礎(chǔ)上,本文提出了一種新的優(yōu)化濾波方法,包括以下三個方面: 首先,將靜態(tài)小波變換(SWT)應(yīng)用于濾波處理。利用SWT的平移不變性和冗余性來進行含噪信號的分解,這樣不僅彌補了正交小波變換的不足,而且提高了濾波性能。 然后,提出了基于空域相關(guān)的優(yōu)化閾值函數(shù)濾波算法。該算法把小波系數(shù)間的相關(guān)性應(yīng)用于閾值濾波。它是在構(gòu)造出基于空域相關(guān)的顯著性函數(shù)和基于顯著性函數(shù)的閾值濾波過程的基礎(chǔ)上,提出了基于空域相關(guān)的優(yōu)化閾值函數(shù),并且把極小化廣義交叉驗證(GCV)得到均方差(MSE)意義下的最優(yōu)閾值作用于該優(yōu)化閾值函數(shù)。該濾波算法不僅實現(xiàn)了噪聲的有效去除,而且信號的重要特征也保留完好; 最后,引入了新型鎖相環(huán)--正交鎖相環(huán)(QPLL)。鑒于QPLL不僅具有鎖定范圍寬、入鎖速度快、鎖定后精度高的性能,而且還具有良好的抑制諧波、噪聲的能力,以及對波形畸變不敏感等良好特性,所以QPLL的引入達到了信號鎖定和優(yōu)化濾波的目的,使優(yōu)化濾波方法的設(shè)計更具新意,而且取得了更好的濾波效果。 為了驗證優(yōu)化濾波方法,本文搭建了實驗平臺,它是由FPGA信號采集部分和LabVIEW軟件濾波處理兩個部分構(gòu)成。通過傳感器采集信號,經(jīng)過A/D轉(zhuǎn)換后送入FPGA。以FPGA為CPU控制A/D轉(zhuǎn)換,并進行波形數(shù)據(jù)緩存,在接收到LabVIEW的命令后,將存儲的數(shù)據(jù)送給串口。在LabVIEW中,從串口檢測所需的波形數(shù)據(jù),然后通過優(yōu)化濾波方法將數(shù)據(jù)進行濾波處理,最后在前面板中把實驗結(jié)果顯示出來。 實驗結(jié)果表明,該優(yōu)化濾波方法不僅能實現(xiàn)優(yōu)良的濾波功能,而且簡單易行,是一種有效的濾波方法。
上傳時間: 2013-07-20
上傳用戶:gokk
有機發(fā)光顯示器件(OrganicLight-EmittingDiodes,OLEDs)作為下一代顯示器倍受關(guān)注,它具有輕、薄、高亮度、快速響應(yīng)、高清晰度、低電壓、高效率和低成本等優(yōu)點,完全可以媲美CRT、LCD、LED等顯示器件。作為全固化顯示器件,OLED的最大優(yōu)越性是能夠與塑料晶體管技術(shù)相結(jié)合實現(xiàn)柔性顯示,應(yīng)用前景非常誘人。OLED如此眾多的優(yōu)點和廣闊的商業(yè)前景,吸引了全球眾多研究機構(gòu)和企業(yè)參與其研發(fā)和產(chǎn)業(yè)化。然而,OLED也存在一些問題,特別是在發(fā)光機理、穩(wěn)定性和壽命等方面還需要進一步的研究。要達到這些目標(biāo),除了器件的材料,結(jié)構(gòu)設(shè)計外,封裝也十分重要。 本論文的主要工作是利用現(xiàn)有的材料,從綠光OLED器件制作工藝、發(fā)光機理,結(jié)構(gòu)和封裝入手,首先,探討了作為陽極的ITO玻璃表面處理工藝和ITO玻璃的光刻工藝。ITO表面的清潔程度嚴(yán)重影響著光刻質(zhì)量和器件的最終性能;ITO表面經(jīng)過氧等離子處理后其表面功函數(shù)增大,明顯提高了器件的發(fā)光亮度和發(fā)光效率。 其次,針對光刻、曝光工藝技術(shù)進行了一系列相關(guān)實驗,在光刻工藝中,光刻膠的厚度是影響光刻質(zhì)量的一個重要因素,其厚度在1.2μm左右時,光刻效果理想。研究了OLED器件陰極隔離柱成像過程中的曝光工藝,摸索出了最佳工藝參數(shù)。 然后采用以C545T作為綠光摻雜材料制作器件結(jié)構(gòu)為ITO/CuPc(20nm)/NPB(100nm)/Alq3(80nm):C545T(2.1%摻雜比例)/Alq3(70nm)/LiF(0.5nm)/Al(1,00nm)的綠光OLED器件。最后基于以上器件采用了兩種封裝工藝,實驗一中,在封裝玻璃的四周涂上UV膠,放入手套箱,在氮氣保護氣氛下用紫外冷光源照射1min進行一次封裝,然后取出OLED片,在ITO玻璃和封裝玻璃接口處涂上UV膠,真空下用紫外冷光源照射1min,固化進行二次封裝。實驗二中,在各功能層蒸鍍完成后,又在陰極的外面蒸鍍了一層薄膜封裝層,然后再按實驗一的方法進行封裝。薄膜封裝層的材料分別為硒(Se)、碲(Te)、銻(Sb)。分別對兩種封裝工藝器件的電流-電壓特性、亮度-電壓特性、發(fā)光光譜及壽命等特性進行了測試與討論。通過對比,研究發(fā)現(xiàn)增加薄膜封裝層器件的壽命比未加薄膜封裝層器件壽命都有所延長,其中,Se薄膜封裝層的增加將器件的壽命延長了1.4倍,Te薄膜封裝層的增加將器件的壽命延長了兩倍多,Sb薄膜封裝層的增加將器件的壽命延長了1.3倍,研究還發(fā)現(xiàn)薄膜封裝層基本不影響器件的電流-電壓特性、色坐標(biāo)等光電性能。最后,分別對三種薄膜封裝層材料硒(Se)、碲(Te)、銻(Sb)進行了研究。
上傳時間: 2013-07-11
上傳用戶:liuwei6419
本文主要研究采用以太網(wǎng)接口芯片RTL8019AS和TCP/IP協(xié)議實現(xiàn)嵌入式WEB服務(wù)器,此服務(wù)器可以使各種帶串口的工控設(shè)備和數(shù)據(jù)采集設(shè)備很容易地連接到Internet,這樣就能夠利用Internet實現(xiàn)對各種嵌入式設(shè)備的低成本遠程訪問和資源共享。 本研究實現(xiàn)的嵌入式WEB服務(wù)器以STC89C51系列單片機為核心,用其串口作為與嵌入式設(shè)備的接口,用RTL8019AS芯片和RJ-45作為以太網(wǎng)接口,并通過軟件實現(xiàn)RS-232與TCP/IP協(xié)議的轉(zhuǎn)換,通過以太網(wǎng)實現(xiàn)嵌入式設(shè)備與遠程計算機之間的雙向數(shù)據(jù)通信,給出了硬件設(shè)計和軟件實現(xiàn)方案。硬件主要研究微控制器和以太網(wǎng)控制芯片之間的接口設(shè)計和以太網(wǎng)控制芯片RTL8019AS的驅(qū)動。軟件部分研究實現(xiàn)了TCP/IP的各層協(xié)議,包含了ARP、IP、ICMP、UDP、TCP、HTTP等,在實際中得以應(yīng)用,如對于蓄電池電壓的遠程檢測等。 研究結(jié)果表明,利用嵌入式WEB服務(wù)器將嵌入式設(shè)備連入Internet網(wǎng)絡(luò)是切實可行的。經(jīng)實驗測試整個系統(tǒng)占用資源少,成本較低、移植性較好,能夠完成常用的相關(guān)網(wǎng)絡(luò)通訊功能,網(wǎng)絡(luò)數(shù)據(jù)傳輸可靠性較好。
上傳時間: 2013-04-24
上傳用戶:liucf
可重構(gòu)計算技術(shù)兼具通用處理器(General-Purpose Processor,GPP)和專用集成電路(Application Specific Integr—ated Circuits,ASIC)的特點,既可以提供硬件高速的特性,又具有軟件可以重新配置的特性。而動態(tài)部分可重構(gòu)技術(shù)是可重構(gòu)計算技術(shù)的最新進展之一。該技術(shù)的要點就是在系統(tǒng)正常工作的情況下,修改部分模塊的功能,而系統(tǒng)其它模塊能夠照常運行,這樣既節(jié)約硬件資源,又增強了系統(tǒng)靈活性。 可重構(gòu)SoC既可以在處理器上進行編程又可以改變FPGA內(nèi)部的硬件結(jié)構(gòu),這使得SoC系統(tǒng)既具有處理器善于控制和運算的特點,又具FPGA靈活的重構(gòu)特點;由于處理器和FPGA硬件是在同一塊硅片上,使得它們之間的通信寬帶大大提高,這種平臺很適合于容錯算法的實現(xiàn)。 本文基于863計劃項目;動態(tài)重構(gòu)計算機的可信實現(xiàn)關(guān)鍵技術(shù),重點研究應(yīng)用于惡劣環(huán)境中FPGA自我容錯的體系結(jié)構(gòu),提出了一套完整的SoC系統(tǒng)的容錯設(shè)計方案,并研究其實現(xiàn)技術(shù),設(shè)計實現(xiàn)了實現(xiàn)該技術(shù)的硬件平臺和軟件算法,并驗證成功。 論文取得了如下的創(chuàng)新性研究成果: 1、設(shè)計了實現(xiàn)動態(tài)重構(gòu)技術(shù)的硬件平臺,包括高性能的FPGA(內(nèi)含入式處理器PowcrPC)、PROM、SRAM、FLASH、串口通信等硬件模塊。 2、說明了動態(tài)重構(gòu)技術(shù)的設(shè)計規(guī)范和設(shè)計流程,實現(xiàn)動態(tài)重構(gòu)技術(shù)。 3、提出了一種基于動態(tài)重構(gòu)實現(xiàn)容錯的方法,不需要外部處理器干預(yù),由嵌入式處理器負責(zé)管理整個過程。 4、設(shè)計并實現(xiàn)了嵌入式處理器運行時需要的軟件,主要有兩個功能,首先是從CF卡中讀入重構(gòu)所需的配置文件,并將配置文件寫進FPGA內(nèi)部的配置存儲器中,改變FPGA內(nèi)部的功能。其次,是實現(xiàn)容錯技術(shù)的算法。
標(biāo)簽: FPGA 動態(tài) 容錯技術(shù)
上傳時間: 2013-04-24
上傳用戶:edrtbme
高速數(shù)據(jù)采集系統(tǒng)在信號檢測、雷達、圖像處理、網(wǎng)絡(luò)通信等領(lǐng)域有廣泛應(yīng)用,不同的應(yīng)用要求使用不同的總線和不同的設(shè)計,但是,無論基于何種應(yīng)用,其設(shè)計的關(guān)鍵在接口的實現(xiàn)上。 @@ 隨著cPCI總線技術(shù)的發(fā)展,cPCI總線逐漸代替了PCI總線、VME總線,成為測控領(lǐng)域中最受人們青睞的總線形式。 @@ 為滿足高速采集過程中數(shù)據(jù)傳輸速度的要求和采集卡與PC機連接的機械強度的要求,本論文提出設(shè)計基于cPCI總線接口的數(shù)據(jù)采集系統(tǒng)。設(shè)計中利用單片F(xiàn)PGA芯片實現(xiàn)PCI協(xié)議,代替?zhèn)鹘y(tǒng)的FIFO芯片和串并轉(zhuǎn)換芯片,并完成對模擬電路的控制功能;并提出將應(yīng)用程序中的一部分數(shù)據(jù)讀寫操作放入動態(tài)鏈接庫中,減少因應(yīng)用程序反復(fù)調(diào)用驅(qū)動程序而造成的資源浪費和時間的延遲。 @@ 通過分析PCI總線協(xié)議,理解高頻數(shù)字電路設(shè)計方法和高速數(shù)據(jù)采集原理,本文開發(fā)了基于cPCI接口的高速數(shù)據(jù)采集系統(tǒng)。經(jīng)過綜合測試和現(xiàn)場應(yīng)用驗證表明,采集系統(tǒng)已達到了要求的性能指標(biāo)。 @@關(guān)鍵詞:FPGA;數(shù)據(jù)采集系統(tǒng);cPCI; PC
上傳時間: 2013-07-08
上傳用戶:ikemada
入研究有源濾波器各種理論的基礎(chǔ)上,綜合比較各個部分的設(shè)計 方法,對一臺有源電力濾波器各部分電路進行了設(shè)計,并對有源電力濾波器補 償電流成份的計算電路使用MATLAB工具軟件進行了模擬。
標(biāo)簽: DSP 有源電力濾波器 數(shù)字控制
上傳時間: 2013-06-27
上傳用戶:ziyu_job1234
萬用表和示波器的使用方法.rar 兩個DOC文件,對初入電子行業(yè)的程序員很有幫助。
上傳時間: 2013-04-24
上傳用戶:小碼農(nóng)lz
本文提出了一種適合于嵌入式SoC的USB器件端處理器的硬件實現(xiàn)結(jié)構(gòu)。并主要研究了USB器件端處理器的RTL級實現(xiàn)及FPGA原型驗證、和ASIC實現(xiàn)研究,包括從模型建立、算法仿真、各個模塊的RTL級設(shè)計及仿真、FPGA的下載測試和ASIC的綜合分析。它的速度滿足預(yù)定的48MHz,等效門面積不超過1萬門,完全可應(yīng)用于SOC設(shè)計中。 本文重點對嵌入式USB器件端處理器的FPGA實現(xiàn)作了研究。為了準(zhǔn)確測試本處理器的運行情況,本文應(yīng)用串口傳遞測試數(shù)據(jù)入FPGA開發(fā)板,測試模塊讀入測試數(shù)據(jù),發(fā)送入PC機的主機端。通過NI-VISA充當(dāng)軟件端,檢驗測試數(shù)據(jù)的正確。
上傳時間: 2013-07-24
上傳用戶:1079836864
醫(yī)療保健行業(yè)的發(fā)展趨勢是通過非置入手段來實現(xiàn)早期疾病預(yù)測,降低病人開支,這一趨勢促使醫(yī)療成像設(shè)備在該領(lǐng)域扮演了越來越重要的角色。
上傳時間: 2013-04-24
上傳用戶:1966640071
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1