DDS(Direct Digital Synthesis直接數(shù)字頻率合成技術(shù))是廣泛應(yīng)用的信號(hào)生成方法,其優(yōu)點(diǎn)是易于程控,輸出頻率分辨率高,同時(shí)芯片的集成度高,適合于嵌入式系統(tǒng)設(shè)計(jì)。針對(duì)現(xiàn)有的壓電陶瓷電源輸出波形頻率、相位等不能程控、電路集成度不高、體積和功耗較大等問(wèn)題,本文以ARM作為控制電路核心,引入DDS技術(shù)產(chǎn)生輸出的波形信號(hào),并由集成高壓運(yùn)放將波形信號(hào)提高至輸出級(jí)的電壓和功率。 在壓電陶瓷電源硬件電路中采用了模塊化設(shè)計(jì),主要分為ARM控制電路、DDS系統(tǒng)驅(qū)動(dòng)電路和波形調(diào)理電路、高壓運(yùn)放電路等幾個(gè)部分。電源控制電路以三星公司的S3C2440控制器為核心,以觸摸屏作為人機(jī)輸入界面;DDS芯片選用ADI公司的AD9851,設(shè)計(jì)了DDS系統(tǒng)外圍驅(qū)動(dòng)電路,濾波和信號(hào)調(diào)理電路,并應(yīng)用了將DDS與鎖相環(huán)技術(shù)相結(jié)合的雜散問(wèn)題解決方案;高壓運(yùn)放電路由兩級(jí)運(yùn)放電路組成,采用了電壓控制型驅(qū)動(dòng)原理,放大電路的核心是PA92集成高壓運(yùn)放,加入了補(bǔ)償電路以提高系統(tǒng)的響應(yīng)帶寬,并在電源輸出設(shè)置了過(guò)電流保護(hù)和快速放電的放電回路。 電源軟件部分采用WINCE嵌入式系統(tǒng),根據(jù)WINCE系統(tǒng)驅(qū)動(dòng)架構(gòu)設(shè)計(jì)DDS芯片的流接口程序,編寫了流接口函數(shù)和配置文件,并將流驅(qū)動(dòng)程序集成入WINCE系統(tǒng);編寫了基于EVC的觸摸屏人機(jī)界面主程序,由主程序?qū)⒂脩糨斎雲(yún)?shù)轉(zhuǎn)換為DDS芯片的控制字,并采用動(dòng)態(tài)加載流驅(qū)動(dòng)方式將控制字送入DDS芯片實(shí)現(xiàn)了對(duì)其輸出的控制。 對(duì)電源進(jìn)行了不同典型波形輸出的測(cè)試實(shí)驗(yàn)。在實(shí)驗(yàn)中,測(cè)試了DDS信號(hào)波形輸出的精度和分辨率、電源動(dòng)態(tài)輸出精度和對(duì)信號(hào)波形的跟隨性和響應(yīng)性能。實(shí)驗(yàn)表明,壓電陶瓷電源輸出信號(hào)波形精度較高,對(duì)波形、頻率等參數(shù)改變的響應(yīng)速度快,達(dá)到電源輸出穩(wěn)定性要求。
標(biāo)簽: ARM DDS 壓電陶瓷 驅(qū)動(dòng)
上傳時(shí)間: 2013-04-24
上傳用戶:haoxiyizhong
These 8-bit shift registers feature gated serial inputs andan asynchronous clear. A LOW logic le
上傳時(shí)間: 2013-06-12
上傳用戶:qq521
隨著社會(huì)的不斷進(jìn)步,人們的生活與銀行的關(guān)系越來(lái)越密切,在銀行辦理業(yè)務(wù)占去了人們很大一部分時(shí)間,據(jù)日常生活經(jīng)驗(yàn),在銀行辦理業(yè)務(wù)的人均排隊(duì)時(shí)間達(dá)到了兩個(gè)小時(shí),這種等待大大的影響了人們的生活質(zhì)量。為了解決這個(gè)問(wèn)題,本文設(shè)計(jì)了一種具有操作方便、價(jià)格低廉等特性的銀行繳費(fèi)系統(tǒng),該系統(tǒng)以當(dāng)前強(qiáng)大的網(wǎng)絡(luò)系統(tǒng)為基礎(chǔ),能夠讓用戶足不出戶就可以向銀行繳納水、電、燃?xì)狻㈦娫挼荣M(fèi)用,極大的方便了人們的生活,具有廣泛的應(yīng)用前景。 本文首先介紹了銀行卡繳費(fèi)系統(tǒng)的硬件設(shè)計(jì)方案,包括串口、JTAG、以太網(wǎng)、音頻、USB、LCD觸摸屏等接口電路的設(shè)計(jì)及各模塊之間的關(guān)聯(lián)關(guān)系;接著詳細(xì)介紹了基于單片機(jī)的磁卡讀卡器的軟、硬件工作原理,為其設(shè)計(jì)了基于串口的驅(qū)動(dòng)程序;然后介紹了觸摸屏的工作原理,重點(diǎn)介紹了觸摸屏的校正算法。最后介紹了基于MiniGUI的繳費(fèi)通系統(tǒng)軟件的設(shè)計(jì),給出了系統(tǒng)的聯(lián)合調(diào)試結(jié)果。 本繳費(fèi)系統(tǒng)使用ARM9內(nèi)核的2440處理器作為核心處理器,其主要外設(shè)有網(wǎng)卡、磁卡讀卡器和觸摸屏,其中網(wǎng)卡用于系統(tǒng)和網(wǎng)絡(luò)的連接,提供局域網(wǎng)、電話線、ADSL三種上網(wǎng)方式;讀卡器用于讀入用戶銀行卡信息;觸摸屏用于人機(jī)交互,包括用戶輸入密碼、繳費(fèi)金額及向用戶顯示歷史繳費(fèi)信息等功能。軟件部分底層采用嵌入式Linux操作系統(tǒng),使用MiniGUI集成開發(fā)環(huán)境,通過(guò)觸摸屏向用戶提供友好的人機(jī)交互界面。 文章最后針對(duì)本課題的研究?jī)?nèi)容進(jìn)行了總結(jié),指出不足并對(duì)未來(lái)發(fā)展進(jìn)行展望。
上傳時(shí)間: 2013-05-21
上傳用戶:鳳臨西北
高頻變壓器計(jì)算自動(dòng)表格,填入適當(dāng)?shù)膮?shù)自動(dòng)計(jì)算需要的電感等
標(biāo)簽: 高頻變壓器 計(jì)算 自動(dòng) 表格
上傳時(shí)間: 2013-05-18
上傳用戶:曹云鵬
隨著網(wǎng)絡(luò)、通信和微電子技術(shù)的快速發(fā)展和人民物質(zhì)生活水平的提高,視頻監(jiān)控系統(tǒng)以其直觀、方便和信息內(nèi)容豐富的特點(diǎn)而被廣泛的應(yīng)用。本文利用ARM+DSP的雙核結(jié)構(gòu),對(duì)基于ARM+DSP嵌入式的視頻監(jiān)控系統(tǒng)進(jìn)行了設(shè)計(jì)和研究。 本系統(tǒng)大致分成兩部分-DSP圖像采集處理部分和ARM實(shí)時(shí)控制應(yīng)用部分兩部分。子系統(tǒng)分別選用TMS320DM642和AT91RM9200作為兩部分的主控芯片,利用它們各自的優(yōu)勢(shì)在系統(tǒng)中發(fā)揮不同的功能。 DSP的圖像采集處理部分通過(guò)CCD攝像頭對(duì)特定的區(qū)域采集視頻圖像,并由視頻解碼芯片進(jìn)行視頻解碼處理。處理后的數(shù)字視頻信號(hào)放入DSP內(nèi)通過(guò)視頻運(yùn)動(dòng)檢測(cè)算法進(jìn)行圖像處理,以掌握是否有異常的情況發(fā)生。如果有異常情況發(fā)生,則立刻由DSP向ARM實(shí)時(shí)控制應(yīng)用部分施加中斷信號(hào),并將識(shí)別處理后的結(jié)果全部發(fā)送過(guò)去。 ARM的實(shí)時(shí)控制應(yīng)用部分實(shí)現(xiàn)對(duì)DSP圖像采集處理部分的實(shí)時(shí)控制,實(shí)現(xiàn)支持Linux平臺(tái)的硬件架構(gòu),實(shí)現(xiàn)網(wǎng)口、串口和USB等接口用于數(shù)據(jù)傳輸,實(shí)現(xiàn)圖像的顯示和友好的人機(jī)界而等等。ARM實(shí)時(shí)控制應(yīng)用部分本身不參與圖像識(shí)別和處理相關(guān)的算法實(shí)現(xiàn),而只是配合DSP將圖像處理的結(jié)果顯示出來(lái),并在恰當(dāng)?shù)臅r(shí)機(jī)觸發(fā)外部控制器實(shí)現(xiàn)一定的對(duì)外控制功能。 基于ARM+DSP架構(gòu)的視頻監(jiān)控系統(tǒng)的設(shè)計(jì)思想與實(shí)現(xiàn)原理,本系統(tǒng)分為控制模塊和視頻處理模塊,二者獨(dú)立開發(fā)和調(diào)試,通過(guò)HPI并行方式連接,提高了軟硬件任務(wù)的模塊化程度,增加了系統(tǒng)的穩(wěn)定性、可靠性和靈活性,符合嵌入式視頻監(jiān)控的功能要求,可以面對(duì)日益復(fù)雜的視頻應(yīng)用。本文還介紹了基于AT91RM9200處理器子系統(tǒng)開發(fā)板的底層BootLoader程序的開發(fā)和對(duì)Linux操作系統(tǒng)移植的過(guò)程。最后論文在設(shè)計(jì)并實(shí)現(xiàn)的基礎(chǔ)上對(duì)系統(tǒng)的改進(jìn)提出了一些新的方法和建議。
標(biāo)簽: ARMDSP 嵌入式視頻 監(jiān)控系統(tǒng)
上傳時(shí)間: 2013-06-19
上傳用戶:金宜
現(xiàn)階段,中國(guó)的自動(dòng)售貨行業(yè)蓬勃發(fā)展。作為自動(dòng)服務(wù)的核心部件,基于單片機(jī)的紙幣識(shí)別系統(tǒng)已經(jīng)越來(lái)越不能滿足市場(chǎng)需求。 本文對(duì)基于uClinux操作系統(tǒng)和S3C4510B的紙幣識(shí)別系統(tǒng)的各個(gè)方面進(jìn)行了研究。研究表明,紙幣識(shí)別系統(tǒng)要求能滿足硬實(shí)時(shí)性,但uClinux操作系統(tǒng)的實(shí)時(shí)性不強(qiáng)。由于uClinux功能強(qiáng)大,免費(fèi)且資源豐富,如能成功改進(jìn)本紙幣識(shí)別系統(tǒng)的實(shí)時(shí)性,紙幣識(shí)別系統(tǒng)將在成本,性能和功能性等方面有更大的優(yōu)勢(shì),所以對(duì)實(shí)時(shí)性進(jìn)行改進(jìn)將非常有意義。 在本紙幣識(shí)別系統(tǒng)中,紙幣特征采集子系統(tǒng)對(duì)實(shí)時(shí)性要求很高,需要滿足硬實(shí)時(shí)的要求,所以是否能滿足該子系統(tǒng)的實(shí)時(shí)性的要求,將是本紙幣識(shí)別系統(tǒng)能否很好工作的關(guān)鍵所在。通過(guò)對(duì)當(dāng)前多種uClinux實(shí)時(shí)性改進(jìn)方案進(jìn)行了解和研究,參考了RTAI和RTLinux的工作原理,提出了基于uClinux操作系統(tǒng)和S3C4510B的紙幣識(shí)別系統(tǒng)的實(shí)時(shí)性改進(jìn)方案。紙幣特征采集子系統(tǒng)主要依靠碼盤光耦產(chǎn)生的反饋信號(hào)生成硬件中斷,然后通過(guò)處理該中斷,實(shí)現(xiàn)對(duì)紙幣特征的采集。在本文提出的方案中,為了提高系統(tǒng)對(duì)硬件中斷的反應(yīng)速度,避開uClinux對(duì)中斷的慢處理,在操作系統(tǒng)與硬件之間建立了一個(gè)特殊的硬件抽象層來(lái)管理中斷,并將紙幣特征采集功能與操作系統(tǒng)剝離,放入一個(gè)單獨(dú)的處理單元。通過(guò)這樣的處理,使得中斷產(chǎn)生時(shí),硬件抽象層暫停uClinux操作系統(tǒng)的運(yùn)行,直接將中斷交由紙幣特征采集處理單元處理,實(shí)時(shí)的完成紙幣特征數(shù)據(jù)的采集。
標(biāo)簽: uClinux ARM 識(shí)別系統(tǒng) 實(shí)時(shí)性
上傳時(shí)間: 2013-05-24
上傳用戶:shenlan
設(shè)備狀態(tài)監(jiān)測(cè)技術(shù)是計(jì)算機(jī)科學(xué)、測(cè)試技術(shù)、信號(hào)分析與數(shù)據(jù)處理技術(shù)等相結(jié)合的一種設(shè)備運(yùn)行信息分析處理方法。將嵌入式計(jì)算機(jī)技術(shù)與數(shù)據(jù)采集技術(shù)及數(shù)字信號(hào)處理技術(shù)結(jié)合起來(lái),構(gòu)成一種體積小、便于攜帶、易于網(wǎng)絡(luò)化、造價(jià)相對(duì)較低,集信號(hào)采集、處理、存儲(chǔ)和顯示為一體的設(shè)備具有廣泛的應(yīng)用前景。 本文通過(guò)對(duì)傳統(tǒng)工控監(jiān)測(cè)技術(shù)方案以及本項(xiàng)目具體功能和指標(biāo)的分析,提出了ARM+嵌入式Linux架構(gòu)的技術(shù)方案。采用多個(gè)嵌入式設(shè)備終端作為監(jiān)測(cè)系統(tǒng)數(shù)據(jù)的采集終端,然后通過(guò)GPRS模塊連入Internet,通過(guò)Internet上的多臺(tái)主機(jī)作為監(jiān)控中心,各自運(yùn)行相應(yīng)的包括網(wǎng)絡(luò)管理功能的應(yīng)用程序,實(shí)現(xiàn)監(jiān)測(cè)數(shù)據(jù)自動(dòng)、可靠的采集、存儲(chǔ)、處理、實(shí)時(shí)顯示及實(shí)時(shí)數(shù)據(jù)遠(yuǎn)程傳輸,進(jìn)而實(shí)現(xiàn)分布式、網(wǎng)絡(luò)化和自動(dòng)化的設(shè)備監(jiān)測(cè)系統(tǒng)新模式。 本文首先介紹了嵌入式技術(shù)的國(guó)內(nèi)外研發(fā)現(xiàn)狀。給出了嵌入式監(jiān)測(cè)系統(tǒng)總體設(shè)計(jì)方案。根據(jù)系統(tǒng)的功能和要求的技術(shù)指標(biāo),在綜合比較現(xiàn)有各種嵌入式操作系統(tǒng)的基礎(chǔ)上,分析了使用嵌入式Linux操作系統(tǒng)構(gòu)造嵌入式系統(tǒng)的優(yōu)點(diǎn)和缺陷,選定了嵌入式Linux操作系統(tǒng)作為本次設(shè)計(jì)的操作系統(tǒng);選擇了samsung公司基于ARM920T內(nèi)核的處理器S3C2410X作為嵌入式處理器;簡(jiǎn)單介紹了S3C2410X的工作模式,并設(shè)計(jì)了系統(tǒng)的硬件和軟件結(jié)構(gòu)方案。 這種基于嵌入式終端的工控監(jiān)測(cè)系統(tǒng)主要由控制中心和嵌入式監(jiān)測(cè)終端兩大部分組成。本文所主要涉及的就是該系統(tǒng)中的嵌入式監(jiān)測(cè)終端部分,主要進(jìn)行了嵌入式監(jiān)測(cè)終端的硬件設(shè)計(jì),嵌入式操作系統(tǒng)ARM-Linux的移植,建立交叉編譯環(huán)境,制作根文件系統(tǒng),軟件部分主要是對(duì)驅(qū)動(dòng)程序和終端應(yīng)用程序的設(shè)計(jì)與實(shí)現(xiàn)進(jìn)行了研究和介紹。重點(diǎn)介紹并了FPGA設(shè)備驅(qū)動(dòng)程序的實(shí)現(xiàn)以及應(yīng)用程序中的液晶顯示部分與實(shí)數(shù)EFT算法以及幾種數(shù)字信號(hào)的平均算法的C語(yǔ)言實(shí)現(xiàn),最后,對(duì)本論文進(jìn)行了總結(jié),并指出了后續(xù)工作中需要注意的問(wèn)題。 基于ARM-Linux的工控監(jiān)測(cè)系統(tǒng)的研制對(duì)于監(jiān)測(cè)網(wǎng)絡(luò)化是一個(gè)有益的嘗試,它的研制成功將會(huì)給工廠帶來(lái)更大的經(jīng)濟(jì)效益。
標(biāo)簽: ARMLinux 工控 監(jiān)測(cè)系統(tǒng)
上傳時(shí)間: 2013-07-20
上傳用戶:gjzeus
偏振模色散(PMD)是限制光通信系統(tǒng)向高速率和大容量擴(kuò)展的主要障礙,尤其是160Gb/s光傳輸系統(tǒng)中,由PMD引起的脈沖畸變現(xiàn)象更加嚴(yán)重。為了克服PMD帶來(lái)的危害,國(guó)內(nèi)外已經(jīng)開始了對(duì)PMD補(bǔ)償?shù)难芯俊5悄壳暗难a(bǔ)償系統(tǒng)復(fù)雜、成本高且補(bǔ)償效果不理想,因此采用前向糾錯(cuò)(FEC)和偏振擾偏器配合抑制PMD的方法,可以實(shí)現(xiàn)低成本的PMD補(bǔ)償。 在實(shí)驗(yàn)中將擾偏器連入光時(shí)分復(fù)用系統(tǒng),通過(guò)觀察其工作前后的脈沖波形,發(fā)現(xiàn)擾偏器的應(yīng)用改善了系統(tǒng)的性能。隨著系統(tǒng)速率的提高,對(duì)擾偏器速率的要求也隨之提高,目前市場(chǎng)上擾偏器的速率無(wú)法滿足160Gb/s光傳輸系統(tǒng)要求。通過(guò)對(duì)偏振擾偏器原理的分析,決定采用高速控制電路驅(qū)動(dòng)偏振控制器的方法來(lái)實(shí)現(xiàn)高速擾偏器的設(shè)計(jì)。擾偏器采用鈮酸鋰偏振控制器,其響應(yīng)時(shí)間小于100ns,是目前偏振控制器能夠達(dá)到的最高速率,但是將其用于160Gb/s高速光通信系統(tǒng)擾偏時(shí),這個(gè)速率仍然偏低,因此,提出采用多段鈮酸鋰晶體并行擾偏的方法,彌補(bǔ)鈮酸鋰偏振控制器速率低的問(wèn)題。通過(guò)對(duì)幾種處理器的分析和比較,選擇DSP+FPGA作為控制端,DSP芯片用于產(chǎn)生隨機(jī)數(shù)據(jù),F(xiàn)PGA芯片具有豐富的I/O引腳,工作頻率高,可以實(shí)現(xiàn)大量數(shù)據(jù)的快速并行輸出。這樣的方案可以充分發(fā)揮DSP和FPGA各自的優(yōu)勢(shì)。另外對(duì)數(shù)模轉(zhuǎn)換芯片也要求響應(yīng)速度快,本論文以FPGA為核心,完成了FPGA與其它芯片的接口電路設(shè)計(jì)。在QuartusⅡ集成環(huán)境中進(jìn)行FPGA的開發(fā),使用VHDL語(yǔ)言和原理圖輸入法進(jìn)行電路設(shè)計(jì)。 本文設(shè)計(jì)的偏振擾偏器在高速控制電路的驅(qū)動(dòng)下,可以實(shí)現(xiàn)大量的數(shù)據(jù)處理,采用多段鈮酸鋰晶體并行工作的方法,可以提高偏振擾偏器的速率。利用本方案制作的擾偏器具有高擾偏速率,適合應(yīng)用于160Gb/s光通信系統(tǒng)中進(jìn)行PMD補(bǔ)償。
上傳時(shí)間: 2013-04-24
上傳用戶:suxuan110425
隨著空間科學(xué)任務(wù)的增加,需要處理的空間科學(xué)數(shù)據(jù)量激增,要求建立一個(gè)高速的空間數(shù)據(jù)連接網(wǎng)絡(luò).高速?gòu)?fù)接器作為空間飛行器星上網(wǎng)絡(luò)的關(guān)鍵設(shè)備,其性能對(duì)整個(gè)空間數(shù)據(jù)網(wǎng)絡(luò)的性能起著重要影響.該文闡述了利用先入先出存儲(chǔ)器FIFO進(jìn)行異步速率調(diào)整,應(yīng)用VHDL語(yǔ)言和可編程門陣列FPGA技術(shù),對(duì)多個(gè)信號(hào)源數(shù)據(jù)進(jìn)行數(shù)據(jù)打包、信道選通調(diào)度和多路復(fù)接的方法.設(shè)計(jì)中,用VHDL語(yǔ)言對(duì)高速?gòu)?fù)接器進(jìn)行行為級(jí)建模,為了驗(yàn)證這個(gè)模型,首先使用軟件進(jìn)行仿真,通過(guò)編寫testbench程序模擬FIFO的動(dòng)作特點(diǎn),對(duì)程序輸入信號(hào)進(jìn)行仿真,在軟件邏輯仿真取得預(yù)期結(jié)果后,繼續(xù)設(shè)計(jì)硬件電路,設(shè)計(jì)出的實(shí)際電路實(shí)現(xiàn)了將來(lái)自兩個(gè)不同速率的信源數(shù)據(jù)(1394總線數(shù)據(jù)和1553B總線數(shù)據(jù))復(fù)接成一路符合CCSDS協(xié)議的位流業(yè)務(wù)數(shù)據(jù).在實(shí)驗(yàn)調(diào)試中對(duì)FPGA的輸出數(shù)據(jù)進(jìn)行檢驗(yàn),同時(shí)對(duì)設(shè)計(jì)方法進(jìn)行驗(yàn)證.驗(yàn)證結(jié)果完全符合設(shè)計(jì)目標(biāo).應(yīng)用硬件可編程邏輯芯片F(xiàn)PGA設(shè)計(jì)高速?gòu)?fù)接器,大幅度提高了數(shù)據(jù)的復(fù)接速率,可應(yīng)用于未來(lái)的星載高速數(shù)據(jù)系統(tǒng)中,能夠完成在軌系統(tǒng)的數(shù)據(jù)復(fù)接任務(wù).
上傳時(shí)間: 2013-07-17
上傳用戶:wfl_yy
數(shù)字信息在有噪聲的信道中傳輸時(shí),受到噪聲的影響,誤碼總是不可避免的。根據(jù)香農(nóng)信息理論,只要使Es/N0足夠大,就可以達(dá)到任意小的誤碼率。采用差錯(cuò)控制編碼,即信道編碼技術(shù),可以在一定的Es/N0條件下有效地降低誤碼率。按照對(duì)信息元處理方式不同,信道編碼分為分組碼與卷積碼兩類。卷積碼的k0和n0較小,實(shí)現(xiàn)最佳譯碼與準(zhǔn)最佳譯碼更加容易。卷積碼運(yùn)用廣泛,被ITU選入第三代移動(dòng)通信系統(tǒng),作為包括WCDMA,CDMA2000和TD-SCDMA在內(nèi)的信道編碼的標(biāo)準(zhǔn)方案。 本文研究了CDMA2000業(yè)務(wù)通道中的幀結(jié)構(gòu),對(duì)CDMA2000系統(tǒng)中的卷積碼特性及維特比譯碼的性能限進(jìn)行了分析,并基于MATLAB平臺(tái)做了相應(yīng)的譯碼性能仿真。我們?cè)O(shè)計(jì)了一種可用于CDMA2000通信系統(tǒng)的通用、高速維特比譯碼器。該譯碼器在設(shè)計(jì)上具有以下創(chuàng)新之處:(1)采用通用碼表結(jié)構(gòu),支持可變碼率;幀控制模塊和頻率控制器模塊的設(shè)計(jì)中采用計(jì)數(shù)器、定時(shí)器等器件實(shí)現(xiàn)了可變幀長(zhǎng)、可變數(shù)據(jù)速率的數(shù)據(jù)幀處理方式。(2)結(jié)合流水線結(jié)構(gòu)思想,利用四個(gè)ACS模塊并行運(yùn)行,加快數(shù)據(jù)處理速度;在ACS模塊中,將路徑度量值存貯器的存儲(chǔ)結(jié)構(gòu)進(jìn)行優(yōu)化,防止數(shù)據(jù)讀寫的阻塞,縮短存儲(chǔ)器讀寫時(shí)間,使譯碼器的處理速度更快。(3)為了防止路徑度量值和幸存路徑長(zhǎng)度的溢出,提出了保護(hù)處理策略。我們還將設(shè)計(jì)結(jié)果在APEXEP20K30E芯片上進(jìn)行了硬件實(shí)現(xiàn)。該譯碼器芯片具有可變的碼率和幀長(zhǎng)處理能力,可以運(yùn)行于40MHZ系統(tǒng)時(shí)鐘下,內(nèi)部最高譯碼速度可達(dá)625kbps。本文所提出的維特比譯碼器硬件結(jié)構(gòu)具有很強(qiáng)的通用性和高速性,可以方便地應(yīng)用于CDMA2000移動(dòng)通信系統(tǒng)。
上傳時(shí)間: 2013-06-24
上傳用戶:lingduhanya
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1